0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
WV3HG264M64EEU534D4MG

WV3HG264M64EEU534D4MG

  • 厂商:

    WEDC

  • 封装:

  • 描述:

    WV3HG264M64EEU534D4MG - 1GB - 2x64Mx64 DDR2 SDRAM UNBUFFERED - White Electronic Designs Corporation

  • 数据手册
  • 价格&库存
WV3HG264M64EEU534D4MG 数据手册
White Electronic Designs WV3HG264M64EEU-D4 ADVANCED* 1GB – 2x64Mx64 DDR2 SDRAM UNBUFFERED FEATURES 200-pin, dual in-line memory module (SO-DIMM) Fast data transfer rates: PC2-6400*, PC2-5300*, PC2-4200 and PC2-3200 Utilizes 800*, 667*, 533 and 400 Mb/s DDR2 SDRAM components VCC = 1.8V ±0.1V VCCSPD = 1.7V to 3.6V JEDEC standard 1.8V I/O (SSTL_18-compatible) Differential data strobe (DQS, DQS#) option Four-bit prefetch architecture DLL to align DQ and DQS transitions with CK Multiple internal device banks for concurrent operation Supports duplicate output strobe (RDQS/RDQS#) Programmable CAS# latency (CL): 3, 4, 5 and 6 Adjustable data-output drive strength On-die termination (ODT) Posted CAS# latency: 0, 1, 2, 3 and 4 Serial Presence Detect (SPD) with EEPROM 64ms: 8,192 cycle refresh Gold edge contacts Dual Rank RoHS compliant JEDEC Package option • 200 Pin (SO-DIMM) • PCB – 30.00mm (1.181") TYP. DESCRIPTION The WV3HG264M64EEU is a 2x64Mx64 Double Data Rate DDR2 SDRAM high density SO-DIMM. This memory module consists of sixteen 64Mx8 bit with 4 banks DDR2 Synchronous DRAMs in FBGA packages, mounted on a 200-pin SO-DIMM FR4 substrate. * This product is under development, is not qualified or characterized and is subject to change or cancellation without notice. NOTE: Consult factory for availability of: • Vendor source control options • Industrial temperature option OPERATING FREQUENCIES PC2-3200 Clock Speed CL-tRCD-tRP * Consult factory for availability PC2-4200 266MHz 4-4-4 PC2-5300* 333MHz 5-5-5 PC2-6400* 400MHz 6-6-6 200MHz 3-3-3 February 2006 Rev. 2 1 White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com White Electronic Designs PIN CONFIGURATION PIN# SYMBOL PIN# SYMBOL PIN# SYMBOL PIN# SYMBOL 51 DQS2 101 A1 151 DQ42 1 VREF 2 VSS 52 DM2 102 A0 152 DQ46 53 VSS 103 VCC 153 DQ43 3 VSS 4 DQ4 54 VSS 104 VCC 154 DQ47 5 DQ0 55 DQ18 105 A10/AP 155 VSS 6 DQ5 56 DQ22 106 BA1 156 VSS 7 DQ1 57 DQ19 107 BA0 157 DQ48 8 VSS 58 DQ23 108 RAS# 158 DQ52 9 VSS 59 VSS 109 WE# 159 DQ49 10 DM0 60 VSS 110 CS0# 160 DQ53 11 DQS0# 61 DQ24 111 VCC 161 VSS 12 VSS 62 DQ28 112 VCC 162 VSS 13 DQS0 63 DQ25 113 CAS# 163 NC 14 DQ6 64 DQ29 114 ODT0 164 CK1 65 VSS 115 CS1# 165 VSS 15 VSS 16 DQ7 66 VSS 116 A13 166 CK1# 17 DQ2 67 DM3 117 VCC 167 DQS6# 18 VSS 68 DQS3# 118 VCC 168 VSS 19 DQ3 69 NC 119 ODT1 169 DQS6 20 DQ12 70 DQS3 120 NC 170 DM6 21 VSS 71 VSS 121 VSS 171 VSS 22 DQ13 72 VSS 122 VSS 172 VSS 23 DQ8 73 DQ26 123 DQ32 173 DQ50 74 DQ30 124 DQ36 174 DQ54 24 VSS 25 DQ9 75 DQ27 125 DQ33 175 DQ51 26 DM1 76 DQ31 126 DQ37 176 DQ55 27 VSS 77 VSS 127 VSS 177 VSS 28 VSS 78 VSS 128 VSS 178 VSS 29 DQS1# 79 CKE0 129 DQS4# 179 DQ56 30 CK0 80 CKE1 130 DM4 180 DQ60 31 DQS1 81 VCC 131 DQS4 181 DQ57 32 CK0# 82 VCC 132 VSS 182 DQ61 83 NC 133 VSS 183 VSS 33 VSS 34 VSS 84 NC 134 DQ38 184 VSS 35 DQ10 85 NC 135 DQ34 185 DM7 36 DQ14 86 NC 136 DQ39 186 DQS7# 137 DQ35 187 VSS 37 DQ11 87 VCC 38 DQ15 88 VCC 138 VSS 188 DQS7 39 VSS 89 A12 139 VSS 189 DQ58 40 VSS 90 A11 140 DQ44 190 VSS 41 VSS 91 A9 141 DQ40 191 DQ59 42 VSS 92 A7 142 DQ45 192 DQ62 43 DQ16 93 A8 143 DQ41 193 VSS 44 DQ20 94 A6 144 VSS 194 DQ63 45 DQ17 95 VCC 145 VSS 195 SDA 46 DQ21 96 VCC 146 DQS5# 196 VSS 47 VSS 97 A5 147 DM5 197 SCL 48 VSS 98 A4 148 DQS5 198 SA0 49 DQS2# 99 A3 149 VSS 199 VCCSPD 50 NC 100 A2 150 VSS 200 SA1 WV3HG264M64EEU-D4 ADVANCED PIN NAMES Pin Name CK0,CK1 CK0#, CK1# CKE0, CKE1 RAS# CAS# WE# CS0#, CS1# A0-A9, A11-A13 A10/AP BA0,BA1 ODT0,ODT1 SCL SDA SA1,SA0 DQ0-DQ63 DM0-DM7 DQS0-DQS7 DQS0#-DQS7# VCC VSS VREF VCCSPD NC Function Clock Inputs, positive line Clock Inputs, negative line Clock Enables Row Address Strobe Column Address Strobe Write Enable Chip Selects Address Inputs Address Input/Auto precharge SDRAM Bank Address On-die termination control Serial Presence Detect (SPD) Clock Input SPD Data Input/Output SPD address Data Input/Output Data Masks Data strobes Data strobes complement Core and I/O Power Ground Input/Output Reference SPD Power Spare pins, No connect February 2006 Rev. 2 2 White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com White Electronic Designs WV3HG264M64EEU-D4 ADVANCED FUNCTIONAL BLOCK DIAGRAM 3 ohm + 5% ? CKE1 ODT1 CS1# CKE0 ODT0 CS0# DQS0 DQS0# DM0 DQ0 DQ1 DQ2 DQ3 DQ4 DQ5 DQ6 DQ7 DQS CS0# O D DQS# T DM 0 I/O 0 I/O 1 I/O 2 I/O 3 I/O 4 I/O 5 I/O 6 I/O 7 C K E 0 DQS CS1# O D DQS# T DM 1 I/O 0 I/O 1 I/O 2 I/O 3 I/O 4 I/O 5 I/O 6 I/O 7 C K E 1 DQS4 DQS4# DM4 DQ32 DQ33 DQ34 DQ35 DQ36 DQ37 DQ38 DQ39 DQS CS0# O D DQS# T DM 0 I/O 0 I/O 1 I/O 2 I/O 3 I/O 4 I/O 5 I/O 6 I/O 7 C K E 0 DQS CS1# O D DQS# T DM 1 I/O 0 I/O 1 I/O 2 I/O 3 I/O 4 I/O 5 I/O 6 I/O 7 C K E 1 DQS1 DQS1# DM1 DQ8 DQ9 DQ10 DQ11 DQ12 DQ13 DQ14 DQ15 DQS CS0# O DQS# D DM T 0 I/O 8 I/O 9 I/O 10 I/O 11 I/O 12 I/O 13 I/O 14 I/O 15 C K E 0 DQS CS1# O DQS# D DM T 1 I/O 8 I/O 9 I/O 10 I/O 11 I/O 12 I/O 13 I/O 14 I/O 15 C K E 1 DQS5 DQS5# DM5 DQ40 DQ41 DQ42 DQ43 DQ44 DQ45 DQ46 DQ47 DQS CS0# O DQS# D DM T 0 I/O 8 I/O 9 I/O 10 I/O 11 I/O 12 I/O 13 I/O 14 I/O 15 C K E 0 DQS CS1# O DQS# D DM T 1 I/O 8 I/O 9 I/O 10 I/O 11 I/O 12 I/O 13 I/O 14 I/O 15 C K E 1 DQS2 DQS2# DM2 DQ16 DQ17 DQ18 DQ19 DQ20 DQ21 DQ22 DQ23 DQS CS0# O D DQS# T DM 0 I/O 0 I/O 1 I/O 2 I/O 3 I/O 4 I/O 5 I/O 6 I/O 7 C K E 0 DQS CS1# O D DQS# T DM 1 I/O 0 I/O 1 I/O 2 I/O 3 I/O 4 I/O 5 I/O 6 I/O 7 C K E 1 DQS6 DQS6# DM6 DQ48 DQ49 DQ50 DQ51 DQ52 DQ53 DQ54 DQ55 DQS CS0# O D DQS# T DM 0 I/O 0 I/O 1 I/O 2 I/O 3 I/O 4 I/O 5 I/O 6 I/O 7 C K E 0 DQS CS1# O D DQS# T DM 1 I/O 0 I/O 1 I/O 2 I/O 3 I/O 4 I/O 5 I/O 6 I/O 7 C K E 1 DQS3 DQS3# DM3 DQ24 DQ25 DQ26 DQ27 DQ28 DQ29 DQ30 DQ31 DQS CS0# O D DQS# T DM 0 I/O 8 I/O 9 I/O 10 I/O 11 I/O 12 I/O 13 I/O 14 I/O 15 C K E 0 DQS CS1# O D DQS# T DM 1 I/O 8 I/O 9 I/O 10 I/O 11 I/O 12 I/O 13 I/O 14 I/O 15 C K E 1 DQS7 DQS7# DM7 DQ56 DQ57 DQ58 DQ59 DQ60 DQ61 DQ62 DQ63 DQS CS0# O D DQS# T DM 0 I/O 8 I/O 9 I/O 10 I/O 11 I/O 12 I/O 13 I/O 14 I/O 15 C K E 0 DQS CS1# O D DQS# T DM 1 I/O 8 I/O 9 I/O 10 I/O 11 I/O 12 I/O 13 I/O 14 I/O 15 C K E 1 3 ohm BA0 - BA1 A0 - A13 RAS# CAS# WE# ± 5% DDR2 SDRAMs DDR2 SDRAMs DDR2 SDRAMs DDR2 SDRAMs DDR2 SDRAMs SCL SA0 SA1 SCL A0 SPD A1 A2 WP * Clock Wiring Clock Input SDA DDR2 SDRAMs 8 DDR2 SDRAMs 8 DDR2 SDRAMs *CK0/CK0# *CK1/CK1# * Wire per Clock Loading Table/Wiring Diagrams VCCSPD VREF VCC VSS Serial PD DDR2 SDRAMs DDR2 SDRAMs, VCC, VCCQ and VCCL DDR2 SDRAMs, SPD Notes : 1. All resistor values are 22 ohms ± 5% unless otherwise specified 2. BAx, Ax, RAS#, CAS#, WE# resistors : 3.0 Ohms ±5%. February 2006 Rev. 2 3 White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com White Electronic Designs DC OPERATING CONDITIONS All voltages referenced to VSS Rating Parameter Supply Voltage I/O Reference Voltage I/O Termination Voltage Symbol VCC VREF VTT Min. 1.7 0.49 x VCC VREF-0.04 Type 1.8 0.50 x VCC VREF WV3HG264M64EEU-D4 ADVANCED Max. 1.9 0.51 x VCC VREF+0.04 Units V V V Notes 1 2 Notes: 1. VREF is expected to equal VCC/2 of the transmitting device and to track variations in the DC level of the same. Peak-to-peak noise on VREF may not exceed +/-1percent of the DC value. Peak-to-peak AC noise on VREF may not exceed +/-2 percent of VREF. This measurement is to be taken at the nearest VREF bypass capacitor. 2. VTT in sot applied directly to the device. VTT is a system supply for signal termination resistors, is expected to be set equal to VREF and must track variations in the DC level of VREF. ABSOLUTE MAXIMUM RATINGS Symbol VCC VIN, VOUT TSTG IL Parameter Voltage on VCC pin relative to VSS Voltage on any pin relative to VSS Storage Temperature Input leakage current; Any input 0V
WV3HG264M64EEU534D4MG 价格&库存

很抱歉,暂时无法提供与“WV3HG264M64EEU534D4MG”相匹配的价格&库存,您可以联系我们找货

免费人工找货