0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
ADCMP551BRQ

ADCMP551BRQ

  • 厂商:

    AD(亚德诺)

  • 封装:

    SSOP-16_4.9X3.9MM

  • 描述:

    IC COMPARATOR PECL/LVPECL 16QSOP

  • 数据手册
  • 价格&库存
ADCMP551BRQ 数据手册
单电源、高速 PECL/LVPECL比较器 ADCMP551/ADCMP552/ADCMP553 单电源 输入至输出传播延迟:500 ps 过驱消散时间:125 ps 差分PECL/LVPECL输出 差分锁存控制 内部锁存上拉电阻 电源抑制:> 70 dB 脉冲宽度:700 ps(最小值) 等效输入上升时间带宽:> 750 MHz 典型输出上升/下降时间:500 ps 可编程迟滞 应用 自动测试设备 高速仪器仪表 示波分析仪与逻辑分析仪前端 窗口比较器 高速线路接收机 阈值检测 峰值检测 高速触发器 患者诊断 磁盘读取通道检测 手持式测试仪器 零交越检测器 线路接收机和信号恢复 时钟驱动器 功能框图 HYS* NONINVERTING INPUT INVERTING INPUT Q OUTPUT ADCMP551/ ADCMP552/ ADCMP553 Q OUTPUT LATCH ENABLE INPUT LATCH ENABLE INPUT *ADCMP552 ONLY 04722-001 特性 图1. 概述 ADCMP551/ADCMP552/ADCMP553均为单电源、高速比 较器,采用ADI公司的专有XFCB工艺制造。这些器件的传 播延迟为500 ps,过驱消散小于125 ps。过驱消散是对不同 过驱条件下传播延迟差异的量度,它是高速比较器的一个 特别重要的特性。ADCMP552上提供单独的可编程迟滞引 脚。 差分输入级使传播延迟可以保持一致,共模范围为–0.2 V 至VCCI – 2.0 V。输出为互补数字信号,与PECL和3.3V LVPECL逻辑系列完全兼容。这些输出提供充足的驱动电 流,可直接驱动采用50 Ω电阻端接至VCCO - 2 V的传输线 路。上述器件还提供锁存输入,并可采用跟踪、跟踪保持 或采样保持工作模式。锁存输入引脚内置上拉电阻;当上 拉电阻断开时,可将锁存置于跟踪模式。 ADCMP551/ADCMP552/ADCMP553的额定温度范围均为 –40°C至 +85°C工 业 温 度 范 围 。 ADCMP551采 用 16引 脚 QSOP封 装 ; ADCMP552采 用 20引 脚 QSOP封 装 ; ADCMP553采用8引脚MSOP封装。 Rev. 0 Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Trademarks and registered trademarks are the property of their respective owners. One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 www.analog.com Fax: 781.326.8703 © 2004 Analog Devices, Inc. All rights reserved. ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。 ADCMP551/ADCMP552/ADCMP553 目录 技术规格 ............................................................................................3 时钟定时恢复.............................................................................11 绝对最大额定值...............................................................................5 优化高速性能.............................................................................11 散热考虑 .......................................................................................5 比较器传播延迟消散 ...............................................................11 ESD警告 ........................................................................................5 比较器迟滞 .................................................................................12 引脚配置和功能描述 ......................................................................6 最低输入压摆率要求 ...............................................................12 典型工作特性 ...................................................................................8 典型应用电路 .................................................................................13 时序信息 ..........................................................................................10 外形尺寸 ..........................................................................................14 应用信息 ..........................................................................................11 订购指南 .....................................................................................14 修订历史 2004年10月—修订版0:初始版 Rev. 0 | Page 2 of 16 ADCMP551/ADCMP552/ADCMP553 技术规格 除非另有说明,VCCI = 3.3 V,VCCO = 3.3 V,TA = 25°C。 表1. 电气特性 参数 直流输入特性 输入电压范围 输入差分电压范围 输入失调电压 输入失调电压通道匹配 失调电压温度系数 输入偏置电流 输入偏置电流温度系数 输入失调电流 输入电容 输入电阻(差分模式) 输入电阻(共模模式) 有效增益 共模抑制比 迟滞 锁存使能特性 锁存使能电压范围 锁存使能差分电压范围 锁存使能输入高电流 锁存使能输入低电流 LE电压(开路) LE电压(开路) 锁存建立时间 锁存保持时间 锁存至输出延迟 锁存最小脉冲宽度 直流输出特性 输出电压—高电平 输出电压—低电平 交流输出特性 上升时间 下降时间 交流输出特性(ADCMP553) 上升时间 下降时间 交流性能 传播延迟 符号 条件 最小值 VOS −IN = 0 V, +IN = 0 V −0.2 −3 −10.0 ∆V OS/dT IIN −IN = −0.2 V, +IN = +1.3 V −28.0 −3.0 CIN AV CMRR VCM = −0.2 V 至 +1.3 V RHYS = ∞ @ VCCI – 0.8 V @ VCCI – 1.8 V 未连接锁存输入端 未连接锁存输入端 tS tH tPLOH, tPLOL tPL VOD = 250 mV VOD = 250 mV VOD = 250 mV VOD = 250 mV VOH VOL PECL 50 Ω 至 V DD − 2.0 V PECL 50 Ω 至 V DD − 2.0 V tR tF 10%至90% 10%至90% 典型值 最大值 ±2.0 ±1.0 2.0 -6.0 -5.0 ±1.0 1.0 1800 1000 60 76 ±0.5 VCCI – 1.8 0.4 −150 −150 VCCI – 0.15 VCCI/2 – 0.075 VCCI – 2.0 +3 +10.0 +5.0 +3.0 V V mV mV µV/°C µA nA/°C µA pF kΩ kΩ dB dB mV VCCI – 0.8 1.0 +150 +150 VCCI VCCI/2 + 0.075 V V µA µA V V ps ps ps ps VCCO − 0.78 VCCO − 1.54 V V 100 100 450 700 VCCO − 1.15 VCCO − 2.00 单位 510 490 ps ps 440 410 ps ps VOD = 1 V VOD = 20 mV VOD = 1 V VOD = 1 V 500 625 0.25 35 ps ps ps/°C ps 器件内通道间传播延迟偏斜 VOD = 1 V 35 ps 过驱消散 过驱消散 压摆率消散 脉冲宽度消散 占空比消散 共模电压消散 20 mV ≤ VOD ≤ 100 mV 50 mV ≤ VOD ≤ 1.0 V 0.4 V/ns ≤ SR ≤ 1.33 V/ns 700 ps ≤ PW ≤ 10 ns 33 MHz, 1 V/ns, VCM = 0.5 V 1 V 摆幅, 0.3 V ≤ VCM ≤ 0.8 V 75 75 75 25 10 10 ps ps ps ps ps ps 传播延迟温度系数 传播延迟偏斜—上升跳变至下降跳变 tR tF tPD ∆t PD/dT Rev. 0 | Page 3 of 16 ADCMP551/ADCMP552/ADCMP553 参数 交流性能(续) 等效输入上升时间带宽1 最大反转率 最小脉冲宽度 RMS随机抖动 器件间传播延迟偏斜 电源(ADCMP551/ADCMP552) 输入电源电流 输出电源电流 输出电源电流 输入电源电压 输出电源电压 正电源差分 功耗 功耗 直流电源抑制比—VCCI 直流电源抑制比—VCCO 电源(ADCMP553) 正电源电流 正电源电流 正电源电压 功耗 功耗 直流电源抑制比—VCC 符号 条件 BWEQ 0 V至1 V摆幅,2 V/ns >50%输出摆幅 ΔtPD< 25 ps VOD= 250 mV,1.3 V/ns, 500 MHz,50%占空比 PWMIN IVCCI IVCCO VCCI VCCO VCCO − VCCI PD 3.3 V时 3.3 V无负载时 3.3 V带负载时 双路 双路 双路,无负载 双路,带负载 8 3 40 3.135 3.135 –0.2 40 90 PSRRVCCI PSRRVCCO IVCC VCC PD 3.3 V无负载时 3.3 V带负载时 双路 双路,无负载 双路,带负载 3.135 PSRRVCC 迟滞(仅限ADCMP552) 可编程迟滞 1 最小值 0 典型值 最大值 单位 750 800 700 1.1 MHz MHz ps ps 50 ps 12 5 55 3.3 3.3 55 110 75 85 9 35 3.3 30 60 70 17 9 70 5.25 5.25 +2.3 75 130 mA mA mA V V V mW mW dB dB 13 42 5.25 42 75 mA mA V mW mW dB 40 mV 等效输入上升时间带宽假定一阶输入响应,并由以下公式计算得出:BWEQ = .22/√ (trCOMP2 - trIN2),其中trIN为比较器所施加的20/80输入转换时间,trCOMP为 经过比较器输入数字化处理的有效转换时间。 Rev. 0 | Page 4 of 16 ADCMP551/ADCMP552/ADCMP553 绝对最大额定值 表2 参数 电源电压 输入电源电压(VCCI至GND) 输出电源电压(VCCO至GND) 地差分电压 输入电压 输入共模电压 差分输入电压 输入电压(锁存控制) 输出 输出电流 温度 工作温度(环境) 工作温度(结温) 存储温度范围 额定值 −0.5 V至+6.0 V −0.5 V至+6.0 V −0.5 V至+0.5 V 注意,超出上述绝对最大额定值可能会导致器件永久性损 坏。这只是额定最值,不表示在这些条件下或者在任何其 它超出本技术规范操作章节中所示规格的条件下,器件能 够正常工作。长期在绝对最大额定值条件下工作会影响器 件的可靠性。 散热考虑 −0.5 V至+3.5 V -4.0 V至+4.0 V −0.5 V至+5.5 V ADCMP551 16引脚QSOP封装的θJA(结至环境热阻)在静止空 气中为104°C/W。 30 mA ADCMP552 20引脚QSOP封装的θJA(结至环境热阻)在静止空 气中为80°C/W。 −40°C至+85°C 125°C −65°C至+150°C ADCMP553 8引脚MSOP封装的θJA(结至环境热阻)在静止空 气中为130°C/W。 ESD警告 ESD(静电放电)敏感器件。静电电荷很容易在人体和测试设备上累积,可高达4000 V,并可能在 没有察觉的情况下放电。尽管本产品具有专用ESD保护电路,但在遇到高能量静电放电时,可能 会发生永久性器件损坏。因此,建议采取适当的ESD防范措施,以避免器件性能下降或功能丧 失。 Rev. 0 | Page 5 of 16 ADCMP551/ADCMP552/ADCMP553 引脚配置和功能描述 VCCO 1 LEA 4 LEA 5 ADCMP551 TOP VIEW (Not to Scale) 14 VCCO 13 LEB VCCI 6 11 AGND –INA 7 10 –INB +INA 8 9 +INB ADCMP552 LEA 5 TOP VIEW (Not to Scale) LEA 6 12 LEB 04722-002 VCCO 3 18 QB VCCO 4 图2. ADCMP551 16引脚QSOP引脚配置 16 LEB 15 LEB VCCI 7 14 AGND –INA 8 13 –INB +INA 9 12 +INB HYSA 10 11 HYSB 8 AGND LEA 1 17 VCCO LEA 2 ADCMP553 7 VCC +INA 3 TOP VIEW (Not to Scale) 6 QA –INA 4 5 QA 04722-004 15 QB QA 2 19 QB QA 3 04722-003 16 QB QA 1 20 VCCO QA 2 图3. ADCMP552 20引脚QSOP引脚配置 图4. ADCMP553 8引脚MSOP引脚配置 表3. 引脚功能描述 ADCMP551 3, 14 1 引脚编号 ADCMP552 1, 4, 17, 20 2 2 ADCMP553 引脚名称 功能 6 VCCO QA 逻辑电源引脚。 通道A的两个互补输出之一。如果同相输入端的模拟电压大于反相输入端 的模拟电压(假设比较器处于比较模式),则QA为逻辑高电平。有关更多 信息,参见LEA引脚描述。 3 5 QA 通道A的两个互补输出之一。如果同相输入端的模拟电压大于反相输入端 的模拟电压(假设比较器处于比较模式),则QA为逻辑低电平。有关更多 信息,参见LEA引脚描述。 4 5 2 LEA 通道A锁存使能的两个互补输出之一。在比较模式(逻辑高电平)下,输出 跟踪比较器的输入变化。在锁存模式(逻辑低电平)下,输出将反映比较器 置入锁存模式之前的输入状态。LEA必须与LEA一起驱动。 5 6 1 LEA 通道A锁存使能的两个互补输出之一。在比较模式(逻辑高电平)下,输出 跟踪比较器的输入变化。在锁存模式(逻辑低电平)下,输出将反映比较器 置入锁存模式之前的输入状态。LEA必须与LEA一起驱动。 6 7 7 8 4 VCCI −INA 8 9 3 +INA 9 10 11 12 HYSA HYSB +INB 10 13 −INB 11 14 输入电源引脚。 通道A的差分输入级反相模拟输入。反相A输入必须与同相A输入一起驱 动。 通道A的差分输入级同相模拟输入。同相A输入必须与反相A输入一起驱 动。 可编程迟滞。 可编程迟滞。 通道B的差分输入级同相模拟输入。同相B输入必须与反相B输入一起驱 动。 通道B的差分输入级反相模拟输入。反相B输入必须与同相B输入一起驱 动。 模拟地。 8 AGND Rev. 0 | Page 6 of 16 ADCMP551/ADCMP552/ADCMP553 ADCMP551 12 引脚编号 ADCMP552 15 13 ADCMP553 引脚名称 功能 LEB 通道B锁存使能的两个互补输入之一。在比较模式(逻辑低电平)下,输出 跟踪比较器的输入变化。在锁存模式(逻辑高电平)下,输出将反映比较器 置入锁存模式之前的输入状态。LEB必须与LEB一起驱动。 16 LEB 通道B锁存使能的两个互补输入之一。在比较模式(逻辑低电平)下,输出 跟踪比较器的输入变化。在锁存模式(逻辑高电平)下,输出将反映比较 器置入锁存模式之前的输入状态。LEB必须与LEB一起驱动。 15 18 QB 通道B的两个互补输出之一。如果同相输入端的模拟电压大于反相输入端 的模拟电压(假设比较器处于比较模式),QB则输出逻辑低电平。有关更 多信息,参见LEB引脚描述。 16 19 QB 通道B的两个互补输出之一。如果同相输入端的模拟电压大于反相输入端 的模拟电压(假设比较器处于比较模式),则QB输出逻辑高电平。有关更 多信息,参见LEB引脚描述。 VCC 正电源引脚。 7 Rev. 0 | Page 7 of 16 ADCMP551/ADCMP552/ADCMP553 典型工作特性 除非另有说明,VCCI = 3.3 V,VCCO = 3.3 V,TA = 25°C。 –6.5 –5 –6.6 –8 –9 –6.7 –6.8 –6.9 –7.0 –7.1 –7.2 –7.3 –7.4 –10 –0.2 0.1 0.4 0.7 1.0 1.3 NONINVERTING INPUT VOLTAGE (INVERTING VOLTAGE = 0.5V) –7.5 –40 2.00 2.4 1.95 2.3 1.90 2.2 1.80 1.75 1.70 1.65 04722-006 1.60 1.55 0 20 40 TEMPERATURE (°C) 60 0 20 40 TEMPERATURE (°C) 60 80 RISE 2.1 2.0 1.9 1.8 1.7 FALL 1.6 04722-012 1.85 –20 –20 图8. 输入偏置电流与温度的关系 OUTPUT RISE AND FALL (V) OFFSET VOLTAGE (mV) 图5. 输入偏置电流与输入电压的关系 1.50 –40 04722-008 +IN INPUT BIAS CURRENT (µA) (+IN = 0.5V, –IN = 0V) –7 04722-005 INPUT BIAS CURRENT (µA) –6 1.5 1.4 80 图6. 输入失调电压与温度的关系 0 0.25 0.50 0.75 1.00 TIME (ns) 1.25 1.50 1.75 图9. 输出上升和下降与时间的关系 460 525 450 RISE RISE 440 TIME (ps) 505 495 FALL 430 420 FALL 485 0 10 20 30 40 50 TEMPERATURE (°C) 60 70 80 400 –40 –30 –20 –10 90 图7. ADCMP551/2上升/下降时间与温度的关系 04722-010 475 –40 –30 –20 –10 410 04722-007 TIME (ps) 515 0 10 20 30 40 50 TEMPERATURE (°C) 60 70 图10. ADCMP553上升/下降时间与温度的关 Rev. 0 | Page 8 of 16 80 90 ADCMP551/ADCMP552/ADCMP553 515 505 504 510 500 495 490 480 –40 –30 –20 –10 04722-011 485 0 10 20 30 40 50 TEMPERATURE (°C) 60 70 80 502 501 500 499 498 497 04722-014 PROPAGATION DELAY (ps) PROPAGATION DELAY (ps) 503 505 496 495 –0.2 90 0.1 0.4 0.7 1.0 INPUT COMMON MODE VOLTAGE (V) 图11. 传播延迟与温度的关系 图14. 传播延迟与共模电压的关系 25 100 80 60 40 20 0 0.2 0.4 0.6 OVERDRIVE VOLTAGE (V) 0.8 20 15 10 5 0 –5 0.7 1.0 140 100 120 80 60 40 20 10 RHYS (kΩ) 2.7 3.7 4.7 5.7 6.7 PULSE WIDTH (ns) 7.7 8.7 9.7 100 80 60 40 20 0 1 图13. 比较器迟滞与RHYS的关系 04722-025 PROGRAMMED HYSTERESIS (mV) 120 0 100 1.7 图15. 传播延迟误差与脉冲宽度的关系 04722-009 PROGRAMMED HYSTERESIS (mV) 图12. 传播延迟与过驱电压的关系 04722-015 PROPAGATION DELAY ERROR (ps) 120 04722-012 PROPAGATION DELAY ERROR (ps) 140 0 1.3 0 50 100 150 IHYS (µA) 200 250 图16. 比较器迟滞与IHYS的关系 Rev. 0 | Page 9 of 16 300 ADCMP551/ADCMP552/ADCMP553 时序信息 LATCH ENABLE 50% LATCH ENABLE tS tPL tH DIFFERENTIAL INPUT VOLTAGE VIN VREF ± VOS VOD tPDL tPLOH Q OUTPUT 50% tF tPDH tPLOL tR 04722-016 50% Q OUTPUT 图17. 系统时序图 图17显示ADCMP55x系列的比较和锁存功能。表4为图中的术语描述。 表4. 时序描述 符号 tPDH 时序 描述 输入至输出高电平延迟时间 从输入信号跨过基准点(±输入失调电压)到50%输出低高转换点的传播延迟时间 tPDL 输入至输出低电平延迟时间 从输入信号跨过基准点(±输入失调电压)到50%输出高低转换点的传播延迟时间 tPLOH 锁存使能至输出高电平延迟时间 从50%锁存使能信号低高转换点到50%输出低高转换点的传播延迟时间 tPLOL 锁存使能至输出低电平延迟时间 从50%锁存使能信号低高转换点到50%输出高低转换点的传播延迟时间 tH 最短保持时间 tPL tS 最小锁存使能脉冲宽度 最短建立时间 锁存使能信号负向转换后,输入信号必须保持不变,以便在输出端采集并保持 的最短时间 锁存使能信号必须处于高电平,以便采集输入信号变化的最短时间 锁存使能信号负向转换前,输入信号必须发生变化,以便在输出端采集并保持 的最短时间 tR 输出上升时间 输出从低电平转换至高电平(在20%和80%两点处所测)所需的时间 tF 输出下降时间 输出从高电平转换至低电平(在20%和80%两点处所测)所需的时间 VOD 过驱电压 差分输入和基准输入电压之间的差值 Rev. 0 | Page 10 of 16 ADCMP551/ADCMP552/ADCMP553 时钟定时恢复 应用信息 ADCMP55x系列比较器为超高速器件。因此,必须采用高 速设计技术来实现最佳性能。所有ADCMP55x设计中,最 关键的就是采用了低阻抗接地层。要获得适当的高速性 能,建议使用一层作为地平面(多层电路板的一层)。可在 电路板的表面采用连续导电层来建立接地层,仅必需的信 号通道部分中断。接地层可提供低电感地,能够消除整个 电路板中接地反弹所引起的不同接地点的任何电位差。适 当的接地层还可以将电路板上的杂散电容影响降至最低。 在高速应用中,为电源提供旁路电容同样也非常重要。各 电源引脚与地之间的0.5英寸范围内应配置一个1 μF旁路电 解电容。这些电容可减少电源的任何潜在电压纹波。另 外,应在ADCMP55x与地之间尽量靠近电源引脚连接一个 10 nF陶瓷电容。高频切换期间,这些电容用作器件的电荷 库。 LATCH ENABLE输入端为低电平有效(锁存)。如果未使用 锁存功能,则LATCH ENABLE输入引脚可以保持断开。锁 存引脚上的内部上拉电阻可将锁存设为透明模式。如果要 使用锁存,则输入端需要施加有效的PECL电压,才能正常 工作。PECL电压应以为VCCI参考。 ADCMP551/ADCMP552中有两个比较器,有时其中一个并 不在使用。未用比较器的输入端不应保持悬空。除非将输 出端强制为固定状态,否则内部高增益可能导致输出端发 生振荡(可能会影响正在使用的比较器)。只要确保两个输 入端至少相距一个二极管压降,同时按上文所述正确地连 接LATCH ENABLE和LATCH ENABLE和输入端,就可以轻 松做到这一点。 比较器通常用于在数字系统中恢复时钟定时信号。即使只 有几十厘米的距离传输,高速方波都会因杂散电容和电感 而出现失真。此外,布局不佳或端接不当也会导致传输线 路中出现反射,进一步导致信号波形失真。使用高速比较 器则可恢复失真波形,同时保持最短延迟。 优化高速性能 与任何高速比较器放大器一样,应采用适当的设计和布局 技术来确保ADCMP55x达到最佳性能。高速电路的性能限 制可以简单地归咎于杂散电容、不合理的接地阻抗或其它 布局问题。 要最大程度地发挥ADCMP55x的高速优势,一个重要考量 就是尽可能降低从信号源到输入端的电阻。源电阻和等效 输入电容两者结合,可导致输入端出现滞后响应,进而造 成输出延迟。ADCMP55x的输入电容和输入引脚到地的杂 散电容相结合,则导致数皮法的等效电容。3 kΩ源电阻加 上5 pF输入电容可产生15 ns的时间常数,明显比ADCMP55x 的500 ps慢。源阻抗应远低于100 Ω才能达到最佳性能。 由于会产生杂散电容和电感,因此应避免使用插口。若采 用适当的高速技术,当比较器输入信号通过开关阈值时, ADCMP55x应不会出现振荡。 比较器传播延迟消散 ADCMP55x经过特别设计,可降低20 mV至1 V输入过驱范 围内的传播延迟消散。传播延迟过驱消散是指过驱度数变 化(输入超过开关点的距离)所导致的传播延迟变化。由于 ADCMP55x对输入变化的敏感度远低于大多数比较器设 计,因此最终可获得更高的定时精度。 适当使用PECL端接可获得最佳性能。ADCMP55x的射级开 路输出端设计为通过50 Ω电阻端接至VCCO − 2.0 V,或任何 其它等效PECL端接。如果高速PECL信号的路由距离必须 超过1厘米,则可能需要采用微带线或带状线技术来确保 适当的转换时间,并防止输出振铃。 Rev. 0 | Page 11 of 16 ADCMP551/ADCMP552/ADCMP553 在ATE、台式仪器和核子检测仪表等重要定时应用中,传 播延迟消散是一个重要特性。过驱消散定义为输入过驱条 件 发 生 变 化 时 传 播 延 迟 的 变 化 情 况 (图 18)。 对 于 ADCMP55x,过驱从20 mV变为1 V时,过驱消散的典型值 为125 ps。由于ADCMP55x的正向输入和负向输入延迟相 同,因此该特性适用于正负两种过驱情况。 电流源也可与HYS引脚搭配使用。图16显示施加于HYS引 脚的电流与所产生的迟滞之间的关系。 –VH 2 +VH 2 0V INPUT 1 1.5V OVERDRIVE INPUT VOLTAGE 20mV OVERDRIVE VREF ± VOS 04722-018 OUTPUT 图19. 比较器迟滞传递函数 图18. 传播延迟消散 120 在噪声环境中,或者比较器不便在输入信号达到开关阈值 时进行状态变换时,给比较器增加迟滞通常会有所帮助。 具有迟滞特性的比较器传递函数如图19所示。如果输入电 压从负向达到阈值,则比较器在输入跨越+VH/2时从0切换 为1。新的开关阈值变为−VH/2。比较器会保持1状态,直 到从正向跨越−VH/2阈值。这样,除非超过以±VH/2为边界 的范围,否则以0 V为中心的噪音输入不会引起比较器切换 状态。 PROGRAMMED HYSTERESIS (mV) 比较器迟滞 输出至输入的正反馈通常用于在比较器中产生迟滞(图 23)。采用此方法的主要问题在于迟滞量因输出逻辑电平而 异,从而造成迟滞不能在零周围对称分布。 在ADCMP552中,迟滞通过可编程迟滞引脚生成。HYS引 脚至VCCI的电阻产生电流输入器件,利用该电流来生成迟 滞。以此种方式生成的迟滞与输出摆幅无关,并且在跳变 点周围对称分布。图20所示为迟滞与电阻的关系曲线。 100 80 60 40 20 04722-019 DISPERSION Q OUTPUT 04722-017 0 0 100 10 RHYS (kΩ) 1 图20. 比较器迟滞传递函数 最低输入压摆率要求 对于所有高速比较器,必须达到最小压摆率,才能确保输 入跨越阈值时器件不会发生振荡。此种振荡现象部分归咎 于比较器的高输入带宽和封装的寄生效应。ADI公司推荐 使用1 V/μs或更快的压摆率,以确保实现干净的输出转换。 如果压摆率小于1 V/μs,则应增加迟滞来减少振荡。 Rev. 0 | Page 12 of 16 ADCMP551/ADCMP552/ADCMP553 典型应用电路 VIN VREF VIN + ADCMP551/ ADCMP552/ ADCMP553 – OUTPUTS VREF ADCMP551/ ADCMP552/ ADCMP553 HYS OUTPUTS 0Ω TO 80kΩ ALL RESISTORS 50Ω, UNLESS OTHERWISE NOTED 图21. 高速采样电路 +VREF VIN + ADCMP551/ ADCMP552/ ADCMP553 – 图23. 利用HYS控制引脚来增加迟滞 VIN OUTPUTS + ADCMP551/ ADCMP552/ ADCMP553 – 100Ω LATCH ENABLE INPUTS VCCO –2V ALL RESISTORS 50Ω UNLESS OTHERWISE NOTED 50Ω 50Ω 50Ω 100Ω 图24. 如何将PECL输出与具有50 Ω到地输入的仪器实现接口 OUTPUTS 04722-021 –VREF 50Ω (VCCO – 2V) × 2 VCCO –2V + ADCMP551/ ADCMP552/ ADCMP553 – VCCO – 2.0V 04722-024 ALL RESISTORS 50Ω VCCI 04722-026 VCCO – 2V 04722-020 LATCH ENABLE INPUTS 图22. 高速窗口比较器 Rev. 0 | Page 13 of 16 ADCMP551/ADCMP552/ADCMP553 外形尺寸 0.341 BSC 20 11 0.154 BSC 1 0.236 BSC 10 PIN 1 0.065 0.049 0.010 0.004 0.069 0.053 0.025 BSC COPLANARITY 0.004 0.012 0.008 SEATING PLANE 8° 0° 0.010 0.006 0.050 0.016 COMPLIANT TO JEDEC STANDARDS MO-137AD 图25. 20引脚紧缩小型封装[QSOP] (RQ-20) 尺寸单位:inches 0.193 BSC 3.00 BSC 8 9 16 0.154 BSC 1 3.00 BSC 1 0.236 BSC 8 5 4.90 BSC 4 PIN 1 0.65 BSC PIN 1 0.069 0.053 0.065 0.049 0.010 0.025 0.004 BSC COPLANARITY 0.004 0.012 0.008 SEATING PLANE 1.10 MAX 0.15 0.00 0.010 0.006 8° 0° 0.050 0.016 0.38 0.22 COPLANARITY 0.10 0.23 0.08 SEATING PLANE COMPLIANT TO JEDEC STANDARDS MO-187AA COMPLIANT TO JEDEC STANDARDS MO-137AB ] 图26. 16引脚紧缩小型封装[QSOP] (RQ-16) 尺寸单位:inches 图27. 8引脚超小型封装[MSOP] (RM-8) 尺寸单位:mm 订购指南 型号 ADCMP551BRQ ADCMP552BRQ ADCMP553BRM EVAL-ADCMP551BRQ EVAL-ADCMP552BRQ 温度范围 −40°C至+85°C −40°C至+85°C −40°C至+85°C 0.80 0.60 0.40 8° 0° 封装描述 16引脚QSOP 20引脚QSOP 8引脚MSOP 评估板 评估板 Rev. 0 | Page 14 of 16 封装选项 RQ-16 RQ-20 RM-8 标识 B53 ADCMP551/ADCMP552/ADCMP553 注释 Rev. 0 | Page 15 of 16 ADCMP551/ADCMP552/ADCMP553 注释 © 2004 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D04722–0–10/04(0) Rev. 0 | Page 16 of 16
ADCMP551BRQ 价格&库存

很抱歉,暂时无法提供与“ADCMP551BRQ”相匹配的价格&库存,您可以联系我们找货

免费人工找货