0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
ADG5434BRUZ

ADG5434BRUZ

  • 厂商:

    AD(亚德诺)

  • 封装:

    TSSOP20_6.5X4.4MM

  • 描述:

    IC SWITCH QUAD SPST 20TSSOP

  • 数据手册
  • 价格&库存
ADG5434BRUZ 数据手册
高压防闩锁型三/四通道 SPDT开关 ADG5433/ADG5434 产品特性 功能框图 无闩锁现象 ADG5433 人体模型(HBM)ESD额定值:8 kV S1A D1 低导通电阻:13.5 Ω S1B ±9 V至±22 V双电源供电 S3B 9 V至40 V单电源供电 D3 S2B 最大额定电源电压:48 V S3A D2 ±15V、±20V、+12V、+36V的供电条件下有 S2A 详细的技术指标模拟信号范围:VSS至VDD LOGIC 应用 09207-001 IN1 IN2 IN3 EN 继电器替代方案 SWITCHES SHOWN FOR A LOGIC 1 INPUT. 自动测试设备 图1. ADG5433 TSSOP和LFCSP_WQ 数据采集 ADG5434 仪器仪表 S4A S1A 航空电子 D4 D1 音频和视频开关 S1B S4B S2B S3B 通信系统 D3 D2 S3A S2A LOGIC 09207-002 IN1 IN2 IN3 IN4 SWITCHES SHOWN FOR A LOGIC 1 INPUT. 图2. ADG5434 TSSOP 概述 产品特色 ADG5433和ADG5434均为单芯片工业CMOS模拟开关,分 1. 别内置三个/四个独立可选的单刀双掷(SPDT)开关。 所有通道均采用先开后合式开关,防止开关通道时发生瞬 时短路。ADG5433(LFCSP和TSSOP封装)提供EN输入,用 来使能或禁用器件。禁用时,所有通道均关断。 这些开关具有超低导通电阻和导通电阻平坦度,对于低失 真性能至关重要的数据采集和增益切换的应用堪称理想解 决方案。 沟道隔离可防止闩锁。电介质沟道将P沟道与N沟道晶 体管分开,保证即使在严重过压状况下,也不会发生闩 锁现象。 2. 低导通电阻RON。 3. 双电源供电。对于双极性模拟信号应用,ADG5433/ ADG5434可以采用最高±22 V的双电源供电。 4. 单电源供电。对于单极性模拟信号应用,ADG5433/ ADG5434可以采用最高40 V的单电源供电。 5. 3 V逻辑兼容数字输入:VINH = 2.0 V, VINL = 0.8 V. 6. 无需VL逻辑电源 Rev. B Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Trademarks and registered trademarks are the property of their respective owners. One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 www.analog.com Fax: 781.461.3113 ©2010–2012 Analog Devices, Inc. All rights reserved. ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。 ADG5433/ADG5434 目录 特性.................................................................................................. 1 每通道连续电流,Sx或Dx ................................................... 8 应用.................................................................................................. 1 绝对最大额定值............................................................................ 9 功能框图 ......................................................................................... 1 ESD警告..................................................................................... 9 概述................................................................................................. 1 引脚配置和功能描述 ................................................................. 10 产品特色 ......................................................................................... 1 典型性能参数 .............................................................................. 12 修订历史 ......................................................................................... 2 测试电路 ....................................................................................... 16 技术规格 ......................................................................................... 3 术语................................................................................................ 18 ±15 V双电源 ............................................................................. 3 沟道隔离 ....................................................................................... 19 ±20 V双电源 ............................................................................ 4 应用信息 ....................................................................................... 20 12 V单电源................................................................................ 5 外形尺寸 ....................................................................................... 21 36 V单电源 .............................................................................. 6 订购指南.................................................................................. 22 修订历史 2012年5月—修订版A至修订版B 删除汽车应用信息(通篇)............................................................ 1 更改订购指南 ............................................................................. 22 删除“汽车应用级产品”部分.................................................... 22 2011年6月—修订版0至修订版A 更改特性部分 ............................................................................... 1 更改表2的ISS参数 ......................................................................... 5 更改图4 ........................................................................................ 10 更新外形尺寸 ............................................................................. 21 更改订购指南 .............................................................................. 22 增加“汽车应用级产品”部分..................................................... 22 2010年10月—修订版0:初始版 Rev. B | Page 2 of 24 ADG5433/ADG5434 技术规格 ±15 V双电源 除非另有说明,VDD = +15 V ± 10%,VSS = −15 V ± 10%,GND = 0 V。 表1. 参数 模拟开关 模拟信号范围 导通电阻RON 通道间导通电阻 匹配∆RON 导通电阻平坦度RFLAT (ON) 漏电流 源极关断泄漏IS (Off) 漏极关断泄漏ID (Off) 通道接通泄漏ID (On)、IS (On) 25°C 13.5 15 0.3 0.8 1.8 2.2 ±0.05 ±0.25 ±0.1 ±0.4 ±0.1 ±0.4 −40°C 至 +85°C −40°C 至 +125°C 单位 测试条件/注释 VDD 至 VSS V Ω(典型值) Ω(最大值) Ω(典型值) VS = ±10 V,IS = −10 mA;参见图26 VDD = +13.5 V,VSS = −13.5 V VS = ±10 V,IS = −10 mA 18 22 1.3 1.4 2.6 3 Ω(最大值) Ω(典型值) Ω(最大值) ±1 ±7 ±4 ±30 ±4 ±30 nA(典型值) nA(最大值) nA(典型值) nA(最大值) nA(典型值) nA(最大值) 2.0 V(最小值) 0.8 V(最大值) µA(典型值) µA(最大值) pF(典型值) VS = ±10 V,IS = −10 mA VDD = +16.5 V,VSS = −16.5 V VS = ±10 V,VD = 10 V;参见图29 VS = ±10 V,VD = 10 V;参见图29 VS = VD = ±10 V;参见图25 数字输入 输入高电压VINH 输入低电压VINL 输入电流IINL或IINH 数字输入电容CIN 动态特性1 转换时间tTRANSITION 0.002 ±0.1 6 先开后合时间延迟tD 157 207 160 196 91 106 45 电荷注入QINJ 130 关断隔离 −60 通道间串扰 −60 总谐波失真加噪声 0.01 −3 dB带宽 插入损耗 145 −0.9 CS (Off) CD (Off) CD (On), CS (On) 14 24 53 tON (EN) tOFF (EN) 245 272 241 274 138 140 21 Rev. B | Page 3 of 24 ns(典型值) ns(最大值) ns(典型值) ns(最大值) ns(典型值) ns(最大值) ns(典型值) ns(最小值) pC(典型值) VIN = VGND 或 VDD RL = 300 Ω,CL = 35 pF VS = 10 V RL = 300 Ω,CL = 35 pF VS = 10 V;参见图34 RL = 300 Ω,CL = 35 pF VS = 10 V;参见图34 RL = 300 Ω,CL = 35 pF VS1 = VS2 = 10 V;参见图33 VS = 0 V,RS = 0 Ω,CL = 1 nF; 参见图35 dB(典型值) RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图28 dB(典型值) RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图27 %(典型值) RL = 1 kΩ,15 V p-p,f = 20 Hz至20 kHz; 参见图30 MHz(典型值) RL = 50 Ω,CL = 5 pF;参见图31 dB(典型值) RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图31 pF(典型值) VS = 0 V,f = 1 MHz pF(典型值) VS = 0 V,f = 1 MHz pF(典型值) VS = 0 V,f = 1 MHz ADG5433/ADG5434 参数 电源要求 IDD ISS 25°C −40°C 至 +85°C 45 55 0.001 µA(典型值) µA(最大值) µA(典型值) µA(最大值) V,最小值/最大值 70 1 ±9/±22 VDD/VSS 1 −40°C 至 +125°C 单位 测试条件/注释 VDD = +16.5 V,VSS = −16.5 V 数字输入 = 0 V或VDD 数字输入 = 0 V或VDD GND = 0 V 通过设计保证,但未经生产测试。 ±20 V双电源 除非另有说明,VDD = +20 V ± 10%,VSS = −20 V ± 10%,GND = 0 V。 表2 . 参数 模拟开关 模拟信号范围 导通电阻RON 通道间导通电阻 匹配∆RON 导通电阻平坦度RFLAT (ON) 25°C −40°C 至 +85°C 12.5 −40°C 至 +125°C 单位 VDD 至 VSS V Ω(典型值) 17 21 Ω(最大值) Ω(典型值) 0.8 2.3 2.7 1.3 1.4 3.1 3.5 Ω(典型值) Ω(典型值) Ω(最大值) VS = ±15 V, IS = −10 mA nA(典型值) VDD = +22 V,VSS = −22 V VS = ±15 V,VD = 15 V; 参见图29 ±0.05 漏极关断泄漏ID (Off) ±0.25 ±0.1 ±1 ±0.4 ±0.1 ±0.4 ±4 ±30 ±4 ±30 数字输入 输入高电压VINH 输入低电压VINL 输入电流IINL或IINH ±7 2.0 0.8 0.002 ±0.1 数字输入电容CIN 动态特性1 转换时间tTRANSITION 6 nA(最大值) nA(典型值) VS = VD = ±15 V;参见图25 V(最小值) V(最大值) µA(典型值) µA(最大值) pF(典型值) VIN = VGND 或V DD 先开后合时间延迟tD 电荷注入QINJ 176 ns(典型值) ns(最大值) ns(典型值) ns(最大值) ns(典型值) ns(最大值) ns(典型值) ns(最小值) pC(典型值) 关断隔离 −60 dB(典型值) 通道间串扰 −60 dB(典型值) tOFFEN 230 253 223 253 118 130 17 Rev. B | Page 4 of 24 VS = ±15 V,VD = 15 V; 参见图29 nA(最大值) nA(典型值) nA(最大值) 150 199 152 186 90 104 36 tONEN VS = ±15 V,IS = −10 mA; 参见图26 VDD = +18 V,VSS = −18 V VS = ±15 V, IS = −10 mA 14 0.3 漏电流 源极关断泄漏IS (Off) 通道接通泄漏ID (On)、IS (On) 测试条件/注释 R L = 300 Ω,CL = 35 pF VS = 10 V R L = 300 Ω,CL = 35 pF VS = 10 V;参见图34 R L = 300 Ω,CL = 35 pF VS = 10 V;参见图34 R L = 300 Ω,C L = 35 pF VS1 = VS2 = 10 V;参见图33 VS = 0 V,RS = 0 Ω,CL = 1 nF; 参见图35 RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图28 RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图27 ADG5433/ADG5434 参数 总谐波失真加噪声 25°C 0.012 −40°C 至 +85°C 单位 %(典型值) −3 dB带宽 插入损耗 140 −0.8 MHz(典型值) dB(典型值) C S (Off) C D (Off) C D (On), C (On) 15 23 52 pF(典型值) pF(典型值) pF(典型值) 电源要求 IDD ISS 50 70 0.001 测试条件/注释 RL = 1 kΩ,15 V p-p,f = 20 Hz 至20 kHz;参见图30 RL = 50 Ω,CL = 5 pF;参见图31 RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图31 VS = 0 V,f = 1 MHz VS = 0 V,f = 1 MHz VS = 0 V,f = 1 MHz VDD = +22 V,VSS = −22 V µA(典型值) 数字输入 = 0 V或VDD µA(最大值) µA(典型值) 数字输入 = 0 V或VDD µA(最大值) V,最小值/最大值 GND = 0 V 110 1 ±9/±22 VDD/VSS 1 −40°C 至 +125°C 通过设计保证,但未经生产测试。 12 V单电源 除非另有说明,VDD = 12 V ± 10%,VSS = 0 V,GND = 0 V。 表3. 参数 模拟开关 模拟信号范围 导通电阻RON 通道间导通电阻 匹配∆RON 导通电阻平坦度RFLAT (ON) 25°C −40°C 至 +85°C −40°C 至 +125°C 单位 0 V to VDD V Ω(典型值) 26 36 42 Ω(最大值) Ω(典型值) VDD = 10.8 V,VSS = 0 V VS = 0 V至10 V,IS = −10 mA 1 5.5 6.5 1.5 1.6 8 12 Ω(最大值) Ω(典型值) Ω(最大值) VS = 0 V至10 V,IS = −10 mA nA(典型值) VDD = 13.2 V,VSS = 0 V VS = 1 V/10 V,VD = 10 V/1 V; 参见图29 ±0.05 ±0.25 ±0.1 ±1 漏极关断泄漏ID (Off) ±0.4 ±0.1 ±0.4 ±4 ±30 ±4 ±30 数字输入 输入高电压VINH 输入低电压VINL 输入电流IINL或IINH 数字输入电容CIN 动态特性1 转换时间tTRANSITION tON (EN) tOFF (EN) VS = ±10 V,IS = −10 mA; 参见图26 30 0.3 漏电流 源极关断泄漏IS (Off) 通道接通泄漏ID (On)、IS (On) 测试条件/注释 ±7 2.0 0.8 0.002 ±0.1 6 220 290 228 289 90 115 357 400 370 426 131 151 Rev. B | Page 5 of 24 nA(最大值) nA(典型值) VS = 1 V/10 V,VD = 10 V/1 V; 参见图29 nA(最大值) nA(典型值) nA(最大值) VS = VD = 1 V/10 V;参见图25 V(最小值) V(最大值) µA(典型值) µA(最大值) pF(典型值) VIN = VGND 或 VDD ns(典型值) ns(最大值) ns(典型值) ns(最大值) ns(典型值) ns(最大值) RL = 300 Ω,CL = 35 pF VS = 8 V RL = 300 Ω,CL = 35 pF VS = 8 V;参见图34 RL = 300 Ω,CL = 35 pF VS = 8 V;参见图34 ADG5433/ADG5434 参数 先开后合时间延迟tD 25°C 106 −40°C 至 +85°C 电荷注入QINJ 60 关断隔离 −60 µA(最大值) 通道间串扰 −60 dB(典型值) 总谐波失真加噪声 0.1 %(典型值) −3 dB带宽 150 MHz(典型值) 插入损耗 −0.8 dB(典型值) 18 28 54 pF(典型值) pF(典型值) pF(典型值) CS (Off) CD (Off) CD (On), CS (On) 电源要求 IDD 40 50 µA(典型值) µA(最大值) V,最小值/最大值 65 9/40 VDD 1 −40°C 至 +125°C 单位 µA(典型值) 54 µA(最大值) µA(典型值) 测试条件/注释 RL = 300 Ω,CL = 35 pF VS1 = VS2 = 8 V;参见图33 VS = 6 V,RS = 0 Ω,CL = 1 nF; 参见图35 RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图28 RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图27 RL = 1 kΩ,6 V p-p,f = 20 Hz至20 kHz; 参见图30 RL = 50 Ω,CL = 5 pF; 参见图31 RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图31 V S = 0 V,f = 1 MHz V S = 0 V,f = 1 MHz V S = 0 V,f = 1 MHz VDD = 13.2 V 数字输入 = 0 V或VDD GND = 0 V,VSS = 0 V 通过设计保证,但未经生产测试。 36 V单电源 除非另有说明,VDD = 36 V ± 10%,VSS = 0 V,GND = 0 V。 表4. 参数 模拟开关 模拟信号范围 导通电阻RON 通道间导通电阻 匹配∆RON 导通电阻平坦度RFLAT (ON) 25°C −40°C 至 +85°C 14.5 −40°C 至 +125°C 单位 0 V 至V DD V Ω(典型值) VS = 0 V至30 V,IS = −10 mA; 参见图26 VDD = 32.4 V,V SS = 0 V VS = 0 V 至 30 V, IS = −10 mA 16 0.3 19 23 Ω(最大值) Ω(典型值) 0.8 3.5 4.3 1.3 1.4 5.5 6.5 Ω(最大值) Ω(典型值) Ω(最大值) VS = 0 V 至30 V,I S = −10 mA nA(典型值) VDD = 39.6 V, VSS = 0 V VS = 1 V/30 V,VD = 30 V/1 V; 参见图29 漏电流 源极关断泄漏IS (Off) ±0.05 ±0.25 ±0.1 ±1 漏极关断泄漏ID (Off) ±0.4 ±0.1 ±0.4 ±4 ±30 ±4 ±30 通道接通泄漏ID (On)、IS (On) 测试条件/注释 数字输入 输入高电压VINH ±7 2.0 0.8 输入低电压VINL 输入电流IINL或IINH 0.002 数字输入电容CIN 6 ±0.1 Rev. B | Page 6 of 24 nA(最大值) nA(典型值) nA(最大值) nA(典型值) nA(最大值) VS = 1 V/30 V,VD = 30 V/1 V; 参见图29 VS = VD = 1 V/30 V;参见图25 V(最小值) V(最大值) µA(典型值) µA(最大值) pF(典型值) VIN = VGND 或 VDD ADG5433/ADG5434 参数 动态特性1 转换时间tTRANSITION −40°C 至 +85°C −40°C 至 +125°C 274 289 238 268 127 129 单位 测试条件/注释 RL = 300 Ω,CL = 35 pF V= 18 V 先开后合时间延迟tD 180 262 176 216 98 123 50 电荷注入QINJ 150 ns(典型值) ns(最大值) ns(典型值) ns(最大值) ns(典型值) ns(最大值) ns(典型值) ns(最小值) pC(典型值) 关断隔离 −60 dB(典型值) 通道间串扰 −60 dB(典型值) 总谐波失真加噪声 0.4 %(典型值) −3 dB带宽 插入损耗 135 −1 MHz(典型值) dB(典型值) 18 28 46 pF(典型值) pF(典型值) pF(典型值) tON (EN) tOFF (EN) CS (Off) CD (Off) CD (On), CS (On) 电源要求 I DD VDD 1 25°C 21 80 100 130 9/40 通过设计保证,但未经生产测试。 Rev. B | Page 7 of 24 µA(典型值) µA(最大值) V,最小值/最大值 RL = 300 Ω,CL = 35 pF VS = 18 V;参见图34 RL = 300 Ω,CL = 35 pF VS = 18 V;参见图34 RL = 300 Ω,CL = 35 pF VS1 = VS2 = 18 V;参见图33 VS = 18 V,RS = 0 Ω,CL = 1 nF; 参见图35 RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图28 RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图27 RL = 1 kΩ,18 V p-p,f = 20 Hz至 20 kHz;参见图30 RL = 50 Ω,CL = 5 pF;参见图31 RL = 50 Ω,CL = 5 pF,f = 1 MHz; 参见图31 V S = 0 V,f = 1 MHz V S = 0 V,f = 1 MHz V S = 0 V,f = 1 MHz VDD = 39.6 V 数字输入 = 0 V或VDD GND = 0 V,VSS = 0 V ADG5433/ADG5434 每通道连续电流,Sx或Dx 表5. ADG5433 参数 连续电流,Sx或Dx VDD = +15 V,VSS = −15 V TSSOP (θJA = 112.6°C/W) LFCSP (θJA = 30.4°C/W) VDD = +20 V,VSS = −20 V TSSOP (θJA = 112.6°C/W) LFCSP (θJA = 30.4°C/W) VDD = 12 V,VSS = 0 V TSSOP (θJA = 112.6°C/W) LFCSP (θJA = 30.4°C/W) VDD = 36 V, VSS = 0 V TSSOP (θJA = 112.6°C/W) LFCSP (θJA = 30.4°C/W) 25°C 85°C 125°C 单位 80 147 58 103 36 70 mA(最大值) mA(最大值) 85 156 63 109 39 74 mA(最大值) mA(最大值) 63 116 45 84 28 53 mA(最大值) mA(最大值) 83 151 60 107 37 72 mA(最大值) mA(最大值) 25°C 85°C 125°C 单位 70 51 31 mA(最大值) 74 54 33 mA(最大值) 54 39 23 mA(最大值) 73 53 32 mA(最大值) 表6. ADG5434 参数 连续电流,Sx或Dx VDD = +15 V,V SS = −15 V TSSOP (θJA = 112.6°C/W) VDD = +20 V, VSS = −20 V TSSOP (θJA = 112.6°C/W) VDD = 12 V, VSS = 0 V TSSOP (θJA = 112.6°C/W) VDD = 36 V,V SS = 0 V TSSOP (θJA = 112.6°C/W) Rev. B | Page 8 of 24 ADG5433/ADG5434 绝对最大额定值 除非另有说明,TA = 25°C。 注意,超出上述绝对最大额定值可能会导致器件永久性损 坏。这只是额定最值,并不能以这些条件或者在任何其它 表7. 参数 VDD 至 VSS VDD 至 GND VSS 至 GND 模拟输入1 数字输入1 峰值电流,Sx或Dx引脚 ADG5433 ADG5434 连续电流,Sx或Dx2 温度范围 工作温度 存储温度 结温 热阻θJA 16引脚 TSSOP(4层板) 20引脚 TSSOP(4层板) 16引脚 LFCSP(4层板) 回流焊峰值温度, 无铅 额定值 48 V −0.3 V 至 +48 V +0.3 V 至 −48 V VSS − 0.3 V 至 VDD + 0.3 V 或30 mA,以最先出现者 为准 VSS − 0.3 V 至V DD + 0.3 V 或30 mA,以最先出现者 为准 超出本技术规范操作章节中所示规格的条件下,推断器件 能否正常工作。长期在绝对最大额定值条件下工作会影响 器件的可靠性。 任何时候只能使用一个绝对最大额定值。 ESD警告 280 mA(1 ms脉冲, 最大10%占空比) 240 mA(1 ms脉冲, 最大10%占空比) 数据 + 15% −40°C至 +125°C −65°C至 +150°C 150°C 112.6°C/W 143°C/W 30.4°C/W 260(+0/−5)°C INx、Sx和Dx引脚上的过压由内部二极管箝位。电流以给出的 最大额定值为限。 2 参见表5。 1 Rev. B | Page 9 of 24 ESD(静电放电)敏感器件。 带电器件和电路板可能会在没有察觉的情况下放 电。尽管本产品具有专利或专有保护电路,但在遇 到高能量ESD时,器件可能会损坏。因此,应当采 取适当的ESD防范措施,以避免器件性能下降或功 能丧失。 ADG5433/ADG5434 13 S2B 5 TOP VIEW (Not to Scale) VSS 12 S3B D2 6 11 D3 S2A 7 10 S3A IN2 8 9 IN3 14 GND 13 IN1 D1 1 12 EN S1B 2 ADG5433 11 VSS S2B 3 TOP VIEW (Not to Scale) 10 S3B D2 4 9 D3 NOTES 1. EXPOSED PAD IS TIED TO SUBSTRATE, VSS. 图3. ADG5433 TSSOP引脚配置 图4. ADG5433 LFCSP_WQ引脚配置 表8. ADG5433引脚功能描述 引脚编号 TSSOP LFCSP_WQ 1 15 2 16 3 1 4 2 5 3 6 4 7 5 8 6 9 7 10 8 11 9 12 10 13 14 11 12 15 16 13 14 EP 引脚名称 VDD S1A D1 S1B S2B D2 S2A IN2 IN3 S3A D3 S3B VSS EN IN1 GND Exposed Pad 描述 最高正电源电位。 源极引脚1A。该引脚可以是输入或输出。 漏极引脚1。该引脚可以是输入或输出。 源极引脚1B。该引脚可以是输入或输出。 源极引脚2B。该引脚可以是输入或输出。 漏极引脚2。该引脚可以是输入或输出。 源极引脚2A。该引脚可以是输入或输出。 逻辑控制输入2。 逻辑控制输入3。 源极引脚3A。该引脚可以是输入或输出。 漏极引脚3。该引脚可以是输入或输出。 源极引脚3B。该引脚可以是输入或输出。 最低负电源电位。在单电源供电应用中,该引脚可接地。 低电平有效数字输入。当此引脚处于高电平时,器件禁用,所有开关断开。 当此引脚处于低电平时,开关的状态取决于INx逻辑输入。 逻辑控制输入1。 地(0 V)参考。 裸露焊盘内部连接。为提高焊接接头的可靠性并实现最大散热效果,建议将 焊盘焊接到基板VSS。 表9. ADG5433 真值表 EN 1 0 0 INx X 0 1 SxA 关 关 开 SxB 关 开 关 Rev. B | Page 10 of 24 09207-005 ADG5433 IN3 7 EN S1B 4 S3A 8 14 16 S1A IN1 D1 3 IN2 6 GND S2A 5 16 15 09207-003 VDD 1 S1A 2 15 VDD 引脚配置和功能描述 IN1 1 20 IN4 S1A 2 19 S4A D1 3 18 D4 S1B 4 17 S4B 16 VDD VSS 5 ADG5434 GND 6 TOP VIEW (Not to Scale) 15 NC S2B 7 14 S3B D2 8 13 D3 S2A 9 12 S3A IN2 10 11 IN3 NC = NO CONNECT 09207-004 ADG5433/ADG5434 图5. ADG5434 TSSOP引脚配置 表10. ADG5434引脚功能描述 引脚编号 1 2 3 4 5 引脚名称 IN1 S1A D1 S1B VSS 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 GND S2B D2 S2A IN2 IN3 S3A D3 S3B NC VDD S4B D4 S4A IN4 描述 逻辑控制输入1。 源极引脚1A。该引脚可以是输入或输出。 漏极引脚1。该引脚可以是输入或输出。 源极引脚1B。该引脚可以是输入或输出。 最低负电源电位。在单电源供电应用中, 该引脚可接地。 地(0 V)参考。 源极引脚2B。该引脚可以是输入或输出。 漏极引脚2。该引脚可以是输入或输出。 源极引脚2A。该引脚可以是输入或输出。 逻辑控制输入2。 逻辑控制输入3。 源极引脚3A。该引脚可以是输入或输出。 漏极引脚3。该引脚可以是输入或输出。 源极引脚3B。该引脚可以是输入或输出。 不连接。 最高正电源电位。 源极引脚4B。该引脚可以是输入或输出。 漏极引脚4。该引脚可以是输入或输出。 源极引脚4A。该引脚可以是输入或输出。 逻辑控制输入4。 表11. ADG5434真值表 INx 0 1 SxA 关 开 SxB 开 关 Rev. 0 | Page 11 of 24 ADG5433/ADG5434 典型工作特性 25 16 TA = 25°C 20 12 VDD = +11V VSS = –11V 15 10 VDD = +13.5V VSS = –13.5V VDD = +15V VSS = –15V VDD = +16.5V VSS = –16.5V 5 TA = 25°C 14 ON RESISTANCE (Ω) ON RESISTANCE (Ω) VDD = +10V VSS = –10V VDD = +9V VSS = –9V 10 VDD = 32.4V VSS = 0V 8 VDD = 39.6V VSS = 0V VDD = 36V VSS = 0V 6 4 –14 –10 –6 –2 2 6 10 14 18 VS, VD (V) 0 09207-047 0 –18 0 5 15 20 25 30 35 40 45 VS, VD (V) 图9. 导通电阻与VS 、VD 的关系(单电源) 图6. 导通电阻与VS 、VD 的关系(双电源) 16 10 09207-046 2 25 TA = 25°C 14 ON RESISTANCE (Ω) 10 8 VDD = +22V VSS = –22V VDD = +20V VSS = –20V 6 4 TA = +125°C 15 TA = +85°C TA = +25°C 10 TA = –40°C –20 –15 –10 –5 0 5 10 15 20 VS, VD (V) 25 VDD = +15V VSS = –15V 0 –15 –10 09207-048 0 –25 VDD = 10.8V VSS = 0V –25 –20 –15 VDD = 13.2V VSS = 0V –10 VDD = 12V VSS = 0V 10 15 20 VDD = +20V VSS = –20V 20 ON RESISTANCE (Ω) VDD = 9V VSS = 0V VDD = 11V VSS = 0V TA = +125°C 15 TA = +85°C TA = +25°C 10 TA = –40°C 5 –5 0 0 –2 –4 –6 –8 VS, VD (V) –10 –12 –14 0 –20 09207-044 ON RESISTANCE (Ω) –30 VDD = 10V VSS = 0V 5 图10. 不同温度下导通电阻与VS (VD )的 关系(±15 V双电源) 25 TA = 25°C 0 VS, VD (V) 图7. 导通电阻与VS 、VD 的关系(双电源) –35 –5 09207-049 5 2 09207-045 ON RESISTANCE (Ω) 20 VDD = +18V VSS = –18V 12 –15 –10 –5 0 5 10 15 VS, VD (V) 图11. 不同温度下导通电阻与VS (VD )的 关系(±20 V双电源) 图8. 导通电阻与VS 、VD 的关系(单电源) Rev. B | Page 12 of 24 ADG5433/ADG5434 0.4 VDD = +20V VSS = –20V VBIAS = +15V/–15V 35 TA = +85°C 20 TA = +25°C 15 TA = –40°C 10 0 ID, IS (ON) – – –0.2 IS (OFF) – + –0.4 5 0 2 4 6 8 10 12 VS, VD (V) –0.6 09207-050 0 VDD = 12V VSS = 0V ID (OFF) + – 0 25 图12. 不同温度下导通电阻与VS (VD )的 关系(12 V单电源) 25 0.4 LEAKAGE CURRENT (nA) ON RESISTANCE (Ω) TA = +125°C TA = +85°C TA = +25°C TA = –40°C 5 0 5 10 15 20 25 30 35 40 VS, VD (V) ID, IS (ON) – – IS (OFF) + – 0.1 0 ID (OFF) – + –0.2 IS (OFF) – + ID (OFF) + – 0 25 0.4 LEAKAGE CURRENT (nA) ID (OFF) – + ID, IS (ON) – – 0 IS (OFF) – + –0.4 VDD = 36V VSS = 0V VBIAS = 1V/30V IS (OFF) + – 0 ID (OFF) – + ID, IS (ON) – – –0.2 IS (OFF) – + ID (OFF) + – ID (OFF) + – 0 25 50 75 TEMPERATURE (°C) 100 125 ID, IS (ON) + + –0.4 125 09207-041 LEAKAGE CURRENT (nA) IS (OFF) + – –0.2 100 0.2 ID, IS (ON) + + 0.2 75 图16. 漏电流与温度的关系 (12 V单电源) VDD = +15V VSS = –15V VBIAS = +10V/–10V 0.4 50 TEMPERATURE (°C) 图13. 不同温度下导通电阻与VS (VD )的 关系(36 V单电源) 0.6 125 ID, IS (ON) + + 0.2 –0.1 09207-051 0 100 VDD = 12V VSS = 0V VBIAS = 1V/10V 0.3 20 10 75 图15. 漏电流与温度的关系 (±20 V双电源) VDD = 36V VSS = 0V 15 50 TEMPERATURE (°C) 09207-040 25 ID (OFF) – + –0.6 0 25 50 75 TEMPERATURE (°C) 图17. 漏电流与温度的关系 (36 V单电源) 图14. 漏电流与温度的关系 (±15 V双电源) Rev. B | Page 13 of 24 100 125 09207-043 ON RESISTANCE (Ω) LEAKAGE CURRENT (nA) TA = +125°C 30 ID, IS (ON) + + IS (OFF) + – 0.2 09207-042 40 ADG5433/ADG5434 –10 –20 –30 –30 –40 –50 –60 –50 –60 –70 –80 –80 –90 –90 10k 100k 1M 10M 100M 1G FREQUENCY (Hz) NO DECOUPLING CAPACITORS –40 –70 –100 1k TA = 25°C VDD = +15V VSS = –15V DECOUPLING CAPACITORS –100 1k 10k 10M 0.12 0 TA = 25°C –10 VDD = +15V VSS = –15V VDD= 12V, VSS= 0V, VS = 6V p-p h t t p : / / w w w . a n a l o0.10 g.com/ ADA4692-4 –20 –30 0.08 THD + N (%) –40 –50 –60 TA = 25°C 0.06 VDD = 36V, VSS = 0V, VS = 18V p-p 0.04 –70 –80 VDD = 15V, VSS = 15V, VS = 15V p-p 0.02 –90 100k 1M 10M 100M 1G FREQUENCY (Hz) 0 09207-039 –100 10k VDD = 20V, VSS = 20V, VS = 20V p-p 0 5k 10k 15k 20k FREQUENCY (Hz) 图22. THD + N与频率的关系 图19. 串扰与频率的关系 350 1M 图21. ACPSRR与频率的关系 图18. 关断隔离与频率的关系 CROSSTALK (dB) 100k FREQUENCY (Hz) 09207-037 ACPSRR (dB) –20 09207-036 OFF ISOLATION (dB) –10 0 TA = 25°C VDD = +15V VSS = –15V 09207-038 0 0 TA = 25°C TA = 25°C VDD = +15V VSS = –15V –0.5 300 VDD = +20V VSS = –20V 200 INSERTION LOSS (dB) VDD = +15V VSS = –15V VDD = +36V VSS = 0V 150 100 VDD = +12V VSS = 0V 50 –2.0 –2.5 –3.0 –3.5 –4.5 10 0 10 20 VS (V) 30 40 图20. 电荷注入与源电压的关系 –5.0 1k 10k 100k 1M 图23. 带宽 Rev. B | Page 14 of 24 10M FREQUENCY (Hz) 100M 1G 09207-035 0 –20 –1.5 –4.0 09207-033 CHARGE INJECTION (pC) –1.0 250 ADG5433/ADG5434 350 300 VDD = +12V, VSS = 0V VDD = +36V, VSS = 0V 200 150 100 VDD = +15V, VSS = –15V VDD = +20V, VSS = –20V 50 0 –40 –20 0 20 40 60 80 TEMPERATURE (°C) 100 120 09207-034 TIME (ns) 250 图24. 转换时间与温度的关系 Rev. B | Page 15 of 24 ADG5433/ADG5434 测试电路 ID (ON) IS (OFF) A A VD NC = NO CONNECT Dx Sx ID (OFF) A VD VS 图25. 接通泄漏 09207-022 Dx 09207-023 Sx NC 图29. 关断泄漏 VDD VSS 0.1µF 0.1µF AUDIO PRECISION VDD Dx VIN IDS RL 1k GND 09207-031 图30. 总谐波失真加噪声(THD + N) 图26. 导通电阻 VDD VSS VDD SxA VDD 0.1µF VSS VDD VSS 0.1µF VSS RL 50 Dx SxB R 50 INx SxA INx SxB NETWORK ANALYZER NC 50 50 VS Dx VIN GND RL 50 GND VOUT VS 09207-030 CHANNEL-TO-CHANNEL CROSSTALK = 20 log INSERTION LOSS = 20 log VDD VSS 0.1µF VDD IN NETWORK ANALYZER VSS SxA NC SxB 50 50 VS Dx VIN RL 50 GND OFF ISOLATION = 20 log VOUT VS VOUT 09207-028 0.1µF VOUT WITH SWITCH VOUT WITHOUT SWITCH 图31. 带宽 图27. 通道间串扰 图28. 关断隔离 Rev. B | Page 16 of 24 VOUT 09207-029 0.1µF 0.1µF VS VOUT 09207-021 VS VOUT VS V p-p INx Dx NETWORK ANALYZER RS Sx V Sx VSS ADG5433/ADG5434 VDD VSS VIN 50% 50% VIN 50% 50% VSS VDD SxB VS 0.1µF Dx SxA VOUT RL CL 35pF INx 90% 90% VOUT GND VIN tON tOFF 09207-024 0.1µF 图32. 开关时间 0.1µF VDD VSS VDD VSS SxB VS 0.1µF VIN Dx SxA VOUT RL 300 INx VOUT 80% CL 35pF tD tD 09207-025 GND VIN 图33. 先开后合时间延迟tD VDD VSS VDD VSS 0.1µF 3V ENABLE DRIVE (VIN) ADG5433 IN1 S1A IN2 S1B VS VOUT D1 RL GND VIN 50% 0V VOUT IN3 EN 50% CL 35pF OUTPUT 0V tOFF (EN) 0.9VOUT 0.9VOUT 09207-026 0.1µF tON (EN) 图34. 使能延迟tON (EN)、tOFF (EN) VS VDD VSS VDD VSS VIN (NORMALLY CLOSED SWITCH) SxB Dx NC SxA CL 1nF INx VIN 0.1µF GND VOUT ON OFF VIN (NORMALLY OPEN SWITCH) VOUT 图35. 电荷注入 Rev. B | Page 17 of 24 ΔVOUT QINJ = CL × ΔVOUT 09207-027 0.1µF ADG5433/ADG5434 术语 IDD IDD表示正电源电流。 CIN CIN表示数字输入电容。 ISS ISS表示负电源电流。 tON (EN) tON(EN)表示在数字输入的50%点和通电的90%点之间的延 迟时间。 VD和VS VD和VS分别表示引脚D和引脚S上的模拟电压。 tOFF (EN) tOFF(EN)表示在数字输入的50%点和断电的90%点之间的延 迟时间。 RON RON表示引脚D与引脚S之间的电阻(欧姆)。 tTRANSITION 从一个地址状态切换到另一个地址状态开关导通时,数字 输入的50%点与通电的90%点之间的延迟时间。 ∆RON ΔRON表示任意两个通道的RON之差。 RFLAT(ON) RFLAT (ON)表示在额定模拟信号范围内测得的导通电阻最大值 与最小值之差。 IS (Off) IS (Off)表示开关断开时的源极漏电流。 tD tD表示从一个地址状态切换到另一个地址状态时,在两个 开关的80%点之间测得的关断时间。 关断隔离 关断隔离衡量通过断开通道耦合的无用信号。 ID (Off) ID (Off)表示开关断开时的漏极漏电流。 电荷注入 电荷注入衡量开关期间从数字输入传输到模拟输出的毛刺 脉冲。 ID (On), IS (On) ID (On)、IS (On)表示开关接通时的通道漏电流。 串扰 串扰衡量寄生电容引起的从一个通道耦合到另一个通道的 无用信号。 VINL VINL表示逻辑0的最大输入电压。 VINH VINH表示逻辑1的最小输入电压。 带宽 带宽指输出衰减3 dB的频率。 IINL和IINH IINL和IINH表示数字输入的最低和最高输入电流。 开启响应 开启响应指开关接通时的频率响应。 CD (Off) CD(Off)表示开关断开时的漏极电容,以地为参考进行测量。 总谐波失真加噪声(THD + N) 表示信号的谐波幅度加噪声与基波的比值。 CS (Off) CS(Off)表示开关断开时的源极电容,以地为参考进行测量。 交流电源抑制比(ACPSRR) ACPSRR用于衡量器件避免将电源电压引脚上的噪声和杂 散信号耦合到开关输出端的能力。器件上的直流电压通过 0.62 V p-p正弦波进行调制。输出端信号的幅度与调制幅度 的比值称为交流电源抑制比。 CD (On), CS (On) CD (On)和CS(On)表示开关接通时的电容,以地为参考进行 测量。 Rev. B | Page 18 of 24 ADG5433/ADG5434 沟道隔离 在ADG5433/ADG5434中,各CMOS开关的NMOS与PMOS NMOS PMOS P-WELL N-WELL 晶体管之间有一个绝缘氧化物层(沟道)。因此,它与结隔 离式开关不同,晶体管之间不存在寄生结,从而彻底消除 了闩锁现象。 在结隔离中,PMOS和NMOS晶体管的N井和P井形成一个 二极管;在正常工作条件下,该二极管反向偏置。但在过 压条件下,该二极管可能变成正偏。两个晶体管形成一个 硅控整流器(SCR)型电路,导致电流被显著放大,进而引 起闩锁。而在沟道隔离中则不存在该二极管,因此开关不 会发生闩锁。 TRENCH HANDLE WAFER 图36. 沟道隔离 Rev. B | Page 19 of 24 09207-032 BURIED OXIDE LAYER ADG5433/ADG5434 应用信息 ADG54xx系列开关和多路复用器为易于发生闩锁现象的仪 至±22 V的双电源供电。ADG5433/ADG5434(及同一系列中 器仪表、工业、航空航天应用和其它恶劣环境提供了稳定 的其他器件)实现了8 kV人体模型ESD额定值,安全可靠,在 可靠的解决方案;闩锁是指一种可能导致器件故障的不良 某些应用中无需采用单独的保护电路设计。 高电流状态,它在关闭电源之前会持续存在。ADG5433/ ADG5434的高电压开关支持9 V至40 V的单电源供电和±9 V Rev. B | Page 20 of 24 ADG5433/ADG5434 外形尺寸 5.10 5.00 4.90 16 9 4.50 4.40 4.30 6.40 BSC 1 8 PIN 1 1.20 MAX 0.15 0.05 0.30 0.19 0.65 BSC COPLANARITY 0.10 0.20 0.09 0.75 0.60 0.45 8° 0° SEATING PLANE COMPLIANT TO JEDEC STANDARDS MO-153-AB 图37. 16引脚超薄紧缩小型封装[TSSOP] (RU-16) 尺寸单位:mm PIN 1 INDICATOR 4.10 4.00 SQ 3.90 0.35 0.30 0.25 0.65 BSC 16 13 PIN 1 INDICATOR 12 1 EXPOSED PAD 4 2.70 2.60 SQ 2.50 9 0.80 0.75 0.70 SEATING PLANE 0.45 0.40 0.35 8 5 BOTTOM VIEW 0.05 MAX 0.02 NOM COPLANARITY 0.08 0.20 REF FOR PROPER CONNECTION OF THE EXPOSED PAD, REFER TO THE PIN CONFIGURATION AND FUNCTION DESCRIPTIONS SECTION OF THIS DATA SHEET. COMPLIANT TO JEDEC STANDARDS MO-220-WGGC. 图38. 16引脚引脚架构芯片级封装[LFCSP_WQ] 4 mm x 4 mm,超薄四方体 (CP-16-17) 图示尺寸单位:mm Rev. B | Page 21 of 24 0.20 MIN 08-16-2010-C TOP VIEW ADG5433/ADG5434 6.60 6.50 6.40 20 11 4.50 4.40 4.30 1 6.40 BSC 10 PIN 1 0.65 BSC 1.20 MAX 0.15 0.05 COPLANARITY 0.10 0.30 0.19 0.20 0.09 SEATING PLANE 8° 0° 0.75 0.60 0.45 COMPLIANT TO JEDEC STANDARDS MO-153-AC 图39. 20引脚超薄紧缩小型封装[TSSOP] (RU-20) 尺寸单位:mm 订购指南 型号1 ADG5433BRUZ ADG5433BRUZ-REEL7 ADG5433BCPZ-REEL7 ADG5434BRUZ ADG5434BRUZ-REEL7 1 温度范围 −40°C 至 +125°C −40°C 至 +125°C −40°C 至 +125°C −40°C 至 +125°C −40°C 至 +125°C 描述 16引脚超薄紧缩小型封装[TSSOP] 16引脚超薄紧缩小型封装[TSSOP] 16引脚引脚架构芯片级封装[LFCSP_WQ] 20引脚超薄紧缩小型封装[TSSOP] 20引脚超薄紧缩小型封装[TSSOP] Z = 符合RoHS标准的器件。 Rev. B | Page 22 of 24 EN 引脚 封装选项 RU-16 RU-16 CP-16-17 RU-20 RU-20 是 是 是 否 否 ADG5433/ADG5434 注释 Rev. B | Page 23 of 24 ADG5433/ADG5434 注释 ©2010–2012 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D09207sc-0-5/12(B) Rev. B | Page 24 of 24
ADG5434BRUZ 价格&库存

很抱歉,暂时无法提供与“ADG5434BRUZ”相匹配的价格&库存,您可以联系我们找货

免费人工找货