0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
ADV3222ARZ-R7

ADV3222ARZ-R7

  • 厂商:

    AD(亚德诺)

  • 封装:

    SOICN16_150MIL

  • 描述:

    IC MULTIPLEXER 4:1 16SOIC

  • 数据手册
  • 价格&库存
ADV3222ARZ-R7 数据手册
800 MHz、4:1模拟多路复用器 ADV3221/ADV3222 出色的交流性能 −3 dB带宽 800 MHz(200 mV峰峰值) 750 MHz(2 V峰峰值) 压摆率:2,400 V/μs 低功耗:75 mW (VS = ±5 V) 出色的视频性能 0.1 dB增益平坦度:100 MHz 0.02%差分增益误差/0.02°差分相位误差 (RL = 150 Ω) ADV3221是与HA4344引脚兼容的升级产品 增益:+1 (ADV3221)或+2 (ADV3222) 低串扰:−85 dB (5 MHz),−58 dB (100 MHz) 锁存控制线支持同步开关 利用高阻抗输出禁用功能,多个器件可以相连,且不会向输 出总线提供负载 16引脚SOIC 功能框图 08652-001 特性 图1. 应用 高速信号的路由,包括: 视频信号(NTSC、PAL、S、SECAM、YUV、RGB) 压缩视频信号(MPEG、小波) 3级数字视频信号(HDB3) 数据通信 电信 概述 ADV3221和ADV3222是高速、高压摆率、缓冲4:1模拟多路 复用器,−3 dB信号带宽大于800 MHz,通道开关的1%建立 时间少于20 ns。两款器件的串扰低于−58 dB,隔离性能为 −67 dB(100 MHz),因而适合许多高速应用。差分增益误差 和差分相位误差分别优于0.02%和0.02°,驱动75 Ω后部端接 负载时的0.1 dB增益平坦度达100 MHz,堪称各类信号开关 的理想之选。 ADV3221/ADV3222内置一个输出缓冲器,可以将其置于 高阻态。因此多路输出可以连在一起,实现级联信号级, 同 时 关 断 通 道 不 会 向 输 出 总 线 提 供 负 载 。 ADV3221和 ADV3222的增益分别为+1和+2,二者均采用±5 V电源电, 空闲功耗低于7.5 mA。通道开关通过锁存控制线执行,因而 可以在具有多个ADV3221/ADV3222器件的环境中实现同 步更新。 ADV3221/ADV3222采用16引脚SOIC封装,工作温度范围 为−40°C至+85°C工业温度范围。 Rev. 0 Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Trademarks and registered trademarks are the property of their respective owners. One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 www.analog.com Fax: 781.461.3113 ©2010 Analog Devices, Inc. All rights reserved. ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。 ADV3221/ADV3222 目录 特性.....................................................................................................1 应用.....................................................................................................1 功能框图 ............................................................................................1 概述.....................................................................................................1 修订历史 ............................................................................................2 技术规格 ............................................................................................3 时序和逻辑特性 ......................................................................4 绝对最大额定值...............................................................................6 热阻 ............................................................................................6 功耗 ............................................................................................6 ESD警告 ....................................................................................6 引脚配置和功能描述 ......................................................................7 典型工作特性 ...................................................................................8 电路图 ..............................................................................................16 工作原理 ..........................................................................................17 应用信息 ..........................................................................................18 CK1/CK2操作.........................................................................18 电路布局 .................................................................................18 端接 ..........................................................................................18 容性负载 .................................................................................18 外形尺寸 ..........................................................................................19 订购指南 .................................................................................19 修订历史 2010年3月—修订版0:初始版 Rev. 0 | Page 2 of 20 ADV3221/ADV3222 技术规格 除非另有说明,VS = ±5 V,TA = 25°C,RL = 150 Ω,CL = 2 pF,ADV3221增益G = +1,ADV3222增益G = +2。 表1 参数 动态性能 −3 dB带宽 增益平坦度 传播延迟 建立时间 压摆率 噪声/失真性能 差分增益误差 差分相位误差 总串扰 关断隔离(输入至输出) 输入二阶交调点(仅适用于ADV3222) 输入三阶交调点(仅适用于ADV3222) 输出1 dB压缩点(仅适用于ADV3222) 输入电压噪声 直流性能 增益误差 增益匹配 输出特性 输出阻抗 输出禁用电容 输出漏电流 输出电压范围 短路电流 输入特性 输入失调电压 输入失调电压漂移 输入电压范围 输入电容 输入电阻 输入偏置电流 开关特性 使能导通时间 开关时间,2 V阶跃信号 开关瞬变(毛刺) 测试条件/注释 ADV3221 ADV3222 最小值 典型值 最大值 最小值 典型值 最大值 单位 200 mV p-p 2 V p-p 0.1 dB, 200 mV p-p 0.1 dB, 2 V p-p 2 V p-p 1%,2 V阶跃信号 2 V阶跃信号,峰值 1000 750 100 100 700 5 2400 800 750 100 100 650 5 2700 MHz MHz MHz MHz ps ns V/µs NTSC或PAL NTSC或PAL f = 100 MHz f = 5 MHz f = 100 MHz,一个通道 f = 70 MHz, RL= 100 Ω f = 70 MHz, RL= 100 Ω f = 70 MHz, RL= 100 Ω 10 MHz至100 MHz 0.01 0.01 −87 −100 −67 0.02 0.02 −58 −85 −72 54 17 18.5 17 % 度 dB dB dB dBm dBm dBm nV/√Hz 16 1 无负载 RL= 150 Ω 通道与通道间,空载 直流,使能 禁用 禁用 禁用 无负载 RL= 150 Ω 50% A0至1%建立时间 IN0至IN1开关 Rev. 0 | Page 3 of 20 0.75 1 0.02 0.04 1 ±2.9 ±2.8 最差情况(所有配置) 任意开关配置 输出使能 输出使能 1 0.75 1 1 Ω MΩ pF µA V V mA 1 2.8 2 ±3 ±3 50 ±5 ±10 ±3 1.8 10 5 15 20 28 ±2.9 ±2.75 ±21 1 12 3 2 ±3 ±3 50 ±5 ±10 ±1.5 1.8 10 6 15 20 55 % % % ±21 12 mV µV/°C V pF MΩ µA ns ns mV p-p ADV3221/ADV3222 参数 ADV3221 ADV3222 最小值 典型值 最大值 最小值 典型值 最大值 单位 测试条件/注释 电源 电源电流 V+,输出使能,空载 V+,输出禁用(CS高电平) V−,输出使能,空载 V−,输出使能(CS高电平) 7 1.6 8 2.0 7.5 1.8 9 2.2 mA mA 7 1.6 8 2.0 7.5 1.8 9 2.2 mA mA ±5.5 V dB dB +85 °C °C/W ±4.5 电源电压范围 电源抑制(PSR) f = 100 kHz f = 1 MHz 温度 工作温度范围 结至环境热阻(θJA) ±5.5 ±4.5 −70 −60 静止空气 工作时(静止空气) −40 −65 −55 +85 −40 81 81 时序和逻辑特性 表2 参数 A0,A1,CS建立时间 符号 t1 最小值 20 典型值 最大值 单位 ns CK1脉宽 t2 40 ns CK1至CK2 脉冲间隔 t3 40 ns CK2脉宽 t4 40 ns A0,A1,CS 保持时间 t5 20 ns 表3. 逻辑电平 VIH A0, A1, CK1,CK2 ,CS VIL A0, A1,CK1,CK2,CS IIH A0, A1, CS IIL A0, A1, CS IIH CK1,CK2 IIL CK1,CK2 +2.0 V(最小值) +0.8 V(最大值) ±2 μA(最大值) ±2 μA(最大值) 最大+60 µA 最大+10 µA Rev. 0 | Page 4 of 20 ADV3221/ADV3222 时序和编程图 t1 t2 1 t3 CK1 0 t4 1 CK2 0 t5 08652-002 1 A0, A1, CS 0 图2. 时序图 CK1 CK2 A0 A1 OUTPUT XX IN0 图3. 编程示例 Rev. 0 | Page 5 of 20 IN1 HIGH-Z 08652-003 CS ADV3221/ADV3222 绝对最大额定值 功耗 额定值 12 V V−至V+ 0 V至V+ (V+ − 1 V)至(V− + 1 V) 瞬时 50 mA -65℃至+150℃ -40℃至+85℃ 300°C 150°C 注意,超出上述绝对最大额定值可能会导致器件永久性损 坏。这只是额定最值,不表示在这些条件下或者在任何其 它超出本技术规范操作章节中所示规格的条件下,器件能 够正常工作。长期在绝对最大额定值条件下工作会影响器 件的可靠性。 热阻 θJA针对最差条件,即将器件焊接在电路板上以实现表贴封装。 ADV3221/ADV3222采用±5 V电源供电,可以驱动最低150 Ω 的负载,因而可能存在多种不同的功耗。为此,必须注意 根据环境温度调整工作条件。 ADV3221和ADV3222采用16引脚窄体SOIC封装,结至环境 热阻(θJA)为81°C/W。为确保长期可靠性,芯片的最大容许结 温TJ不应超过125°C。即便只是暂时超过此限值,由于封装 对芯片作用的应力改变,参数性能也可能会发生变化。图4 显示了在−40°C至+85°C的环境温度范围内满足这些条件的 芯片内部功耗容许范围。图4不包括最大功耗计算中的外 部负载功耗,但包括通过芯片输出晶体管的负载电流。 1.50 表5. 热阻 封装类型 θJA θJC 单位 16引脚窄体SOIC 81 43 °C/W TJ = 125°C 1.25 1.00 0.75 0.50 15 25 35 45 55 65 AMBIENT TEMPERATURE (°C) 75 85 08652-004 参数 电源电压(V+ − V−) 模拟输入电压 数字输入电压 输出电压(禁用输出) 输出短路持续时间 输出短路电流 存储温度范围 工作温度范围 引脚温度(焊接,10秒) 结温 MAXIMUM POWER (W) 表4 图4. 芯片最大功耗与环境温度的关系 ESD警告 ESD(静电放电)敏感器件。 带电器件和电路板可能会在没有察觉的情况下放 电。尽管本产品具有专利或专有保护电路,但在 遇到高能量ESD时,器件可能会损坏。因此,应当 采取适当的ESD防范措施,以避免器件性能下降或 功能丧失。 Rev. 0 | Page 6 of 20 ADV3221/ADV3222 引脚配置和功能描述 IN0 1 16 V+ GND 2 15 A0 14 A1 ADV3221/ ADV3222 IN1 3 CS TOP VIEW IN2 5 (Not to Scale) 12 OUT 11 CK2 GND 6 13 IN3 7 10 CK1 GND 8 9 V– 08652-005 GND 4 图5. 引脚配置 表6. 引脚功能描述 引脚编号 引脚名称 1 2 3 4 5 6 7 8 9 10 IN0 GND IN1 GND IN2 GND IN3 GND V− CK1 11 CK2 12 13 OUT CS 14 15 16 A1 A0 V+ 描述 模拟输入 地 模拟输入 地 模拟输入 地 模拟输入 地 负电源 一级时钟 二级时钟 模拟输出 片选(输出使能) 选择地址最高有效位 选择地址最低有效位 正电源 表7. 真值表 CS 0 0 0 0 1 1 A1 0 0 1 1 X1 A0 0 1 0 1 X1 CK1 CK2 0 0 0 0 0 0 0 0 0 0 X表示无关。 Rev. 0 | Page 7 of 20 输出 IN0 IN1 IN2 IN3 高阻态 ADV3221/ADV3222 0pF 2pF 4.7pF 10pF 10 100 1k 10k FREQUENCY (MHz) 0pF 2pF 4.7pF 10pF 1 GAIN (dB) GAIN (dB) 100 1k 10k FREQUENCY (MHz) 08652-013 10 4 3 2 1 0 –1 –2 –3 –4 –5 –6 –7 –8 –9 –10 –11 –12 1 0.2 1k 10k 20 0pF 2pF 4.7pF 10pF VOUT (V) 0.1 –0.1 0 –0.1 0 5 10 15 TIME (ns) 20 –0.2 08652-014 VOUT (V) 100 图10. ADV3222大信号响应与容性负载的关系 (2 V峰峰值) 0 –0.2 10 FREQUENCY (MHz) 0pF 2pF 4.7pF 10pF 0.1 10k 0pF 2pF 4.7pF 10pF 图7. ADV3221大信号响应与容性负载的关系 (2 V峰峰值) 0.2 1k 图9. ADV3222小信号响应与容性负载的关系 (200 mV峰峰值) 0pF 2pF 4.7pF 10pF 1 100 FREQUENCY (MHz) 图6. ADV3221小信号响应与容性负载的关系 (200 mV峰峰值) 4 3 2 1 0 –1 –2 –3 –4 –5 –6 –7 –8 –9 –10 –11 –12 10 08652-016 1 –5 –6 –7 –8 –9 –10 –11 –12 08652-017 –5 –6 –7 –8 –9 –10 –11 –12 4 3 2 1 0 –1 –2 –3 –4 08652-015 GAIN (dB) 4 3 2 1 0 –1 –2 –3 –4 08652-012 GAIN (dB) 典型工作特性 0 5 10 15 TIME (ns) 图8. ADV3221小信号脉冲响应与容性负载的关系 (200 mV峰峰值) 图11. ADV3222小信号脉冲响应与容性负载的关系 (200 mV峰峰值) Rev. 0 | Page 8 of 20 ADV3221/ADV3222 2 0 0 –1 5 10 15 –2 08652-018 0 20 TIME (ns) 0 5 10 15 20 TIME (ns) 图12. ADV3221大信号脉冲响应与容性负载的关系 (2 V峰峰值) 08652-021 –1 –2 0pF 2pF 4.7pF 10pF 1 VOUT (V) 1 VOUT (V) 2 0pF 2pF 4.7pF 10pF 图15. ADV3222大信号脉冲响应与容性负载的关系 (2 V峰峰值) 3000 1.5 2000 1.0 1.5 4000 3000 1.0 –1000 –0.5 –1.0 –3000 –0.5 1 2 3 VOUT 4 TIME (ns) –1.5 –4000 0 1 4 VOUT 1.5 4000 1.5 3000 1.0 dv/dt 0 –1000 VOUT (V) 0.5 –0.5 SLEW RATE (V/µs) 1000 1.0 VOUT 2000 0.5 1000 dv/dt 0 0 –1000 –0.5 –2000 –1.0 –3000 –1.5 0 1 2 3 TIME (ns) 4 –1.0 –3000 –1.5 –4000 图14. ADV3221大信号下降压摆率 (3 pF负载、2 V峰峰值) 0 1 2 3 TIME (ns) 图17. ADV3222大信号下降压摆率 (3 pF负载、2 V峰峰值) Rev. 0 | Page 9 of 20 4 08652-023 –2000 08652-020 SLEW RATE (V/µs) 3 图16. ADV3222大信号上升压摆率 (3 pF负载、2 V峰峰值) 3000 0 2 TIME (ns) 图13. ADV3221大信号上升压摆率 (3 pF负载、2 V峰峰值) 2000 –1.0 –3000 –1.5 0 0 –1000 –2000 VOUT –2000 dv/dt 0 VOUT (V) 0 0.5 1000 08652-022 VOUT (V) dv/dt 0 SLEW RATE (V/µs) 0.5 VOUT (V) 1000 08652-019 SLEW RATE (V/µs) 2000 ADV3221/ADV3222 1.9 1.0 1.7 1.3 –0.5 1.1 20 1.3 30 TIME (ns) 1.1 VOUT RISING EDGE 0.9 –1.5 0.7 0 10 图21. ADV3222开关时间 100 100 6 80 5 4 –40 VOUT (mV) 2 –20 CS (V) 0 4 40 OUTPUT 3 5 OUTPUT 60 40 20 3 0 2 –20 –40 1 1 –60 0 CS –1 0 10 20 30 40 –100 08652-025 –100 50 TIME (ns) –1 0 1.9 2 VOUT (V) 1.3 TIME (ns) 40 08652-026 0.7 30 1.5 0 1.3 INPUT –0.5V 1.1 –2 0.9 –3 1.7 INPUT +0.5V –1 1.1 –2 1.9 CS INPUT –1V 20 50 2.1 1 CS (V) 1.5 10 40 2 1.7 INPUT +1V 0 0 30 3 2.1 –1 20 图22. ADV3222使能毛刺 3 CS 10 TIME (ns) 图19. ADV3221使能毛刺 1 0 CS –80 图20. ADV3221使能导通时序 0.9 –3 0.7 0 10 20 30 TIME (ns) 图23. ADV3222使能导通时序 Rev. 0 | Page 10 of 20 CS (V) –80 08652-028 –60 40 08652-029 VOUT (mV) 6 80 60 20 30 TIME (ns) 图18. ADV3221开关时间 VOUT (V) 20 CS (V) 10 08652-024 0.7 0 1.5 0 –1.0 0.9 –1.5 1.7 –0.5 VOUT RISING EDGE –1.0 1.9 A0 VOUT (V) 1.5 A0 0 VOUT FALLING EDGE 0.5 A0 (V) 0.5 2.1 A0 (V) VOUT FALLING EDGE 1.0 VOUT (V) 1.5 2.1 08652-027 1.5 ADV3221/ADV3222 INPUT +1V –1.0 20 30 40 –1.5 TIME (ns) 0.9 0.7 0 10 4 2 –20 –40 VOUT (mV) 3 OUTPUT 4 40 A0 (V) 20 5 A0 60 40 20 3 OUTPUT 0 2 –20 –40 1 1 –60 0 –80 –1 0 10 20 30 40 –100 08652-031 –100 0 –80 50 TIME (ns) 0 10 –1 30 20 40 08652-034 –60 50 TIME (ns) 图25. ADV3221开关毛刺上升沿 图28. ADV3222开关毛刺上升沿 100 80 6 100 6 80 5 5 60 4 3 0 OUTPUT 2 –20 –40 VOUT (mV) 20 4 40 A0 (V) 40 20 3 0 OUTPUT 2 –20 –40 1 A0 (V) 60 1 –60 –60 0 –100 –1 0 10 20 30 40 TIME (ns) 50 –100 图26. ADV3221开关毛刺下降沿 0 A0 –80 08652-032 A0 –80 –1 0 10 20 30 40 TIME (ns) 图29. ADV3222开关毛刺下降沿 Rev. 0 | Page 11 of 20 50 08652-035 VOUT (mV) 80 5 A0 6 100 6 80 VOUT (mV) 40 图27. ADV3222禁用时序 100 0 30 TIME (ns) 图24. ADV3221禁用时序 60 20 A0 (V) 10 1.1 –1.0 0.7 0 1.3 INPUT –0.5V 0.9 –1.5 0 –0.5 1.1 INPUT –1V 1.5 CS VOUT (V) 1.3 –0.5 CS (V) 1.5 CS 0 1.7 0.5 08652-030 VOUT (V) INPUT +0.5V 1.7 0.5 1.9 1.0 CS (V) 1.9 1.0 2.1 1.5 2.1 08652-033 1.5 ADV3221/ADV3222 4 0.75 3 2 0.50 2 1 0.25 1 0 OUTPUT 1.00 0.75 INPUT 0.50 0.25 ERROR 0 0 –1 –0.25 –0.50 –2 –0.50 –3 –0.75 –3 –0.75 –4 –1.00 –4 –1.00 –1.25 –5 –1 OUTPUT –2 –5 2 3 4 5 6 7 8 9 10 TIME (ns) –1.25 0 1 2 3 7 8 9 10 10 0 –10 –20 –20 –30 PSR (dB) 0 –10 PSR (V–) –40 PSR (V+) –50 –30 –70 –70 –80 –80 10 100 1k 10k FREQUENCY (MHz) PSR (V+) –50 –60 1 PSR (V–) –40 –60 –90 0.1 08652-037 PSR (dB) 6 图33. ADV3222建立时间 (2 V阶跃信号) 10 1 180 180 160 160 140 140 NOISE (nV/ Hz) 200 120 100 80 10k 10M 100M 100 80 40 40 20 20 10M FREQUENCY (Hz) 100M 08652-038 60 1M 1k 120 60 100k 100 图34. ADV3222 PSR 200 10k 10 FREQUENCY (MHz) 图31. ADV3221 PSR 0 1k 5 TIME (ns) 图30. ADV3221建立时间 (2 V阶跃信号) –90 0.1 4 08652-040 1 图32. ADV3221输出噪声与频率的关系 0 1k 10k 100k 1M FREQUENCY (Hz) 图35. ADV3222输出噪声与频率的关系 Rev. 0 | Page 12 of 20 08652-041 0 08652-036 –0.25 ERROR (%) 0 NOISE (nV/ Hz) ERROR (%) ERROR OUTPUT (V) 1.00 3 4 1.25 5 OUTPUT (V) INPUT 08652-039 1.25 5 ADV3221/ADV3222 –20 –20 –30 –30 –40 –50 CROSSTALK (dB) –60 –70 –80 –50 –60 –70 –80 –90 10 100 1k 10k FREQUENCY (MHz) –100 1 –30 –40 –40 –50 –50 CROSSTALK (dB) –30 –60 –70 –80 –70 –80 –90 –100 –100 –110 1k 10k FREQUENCY (MHz) –110 1 10 100 1k 10k 1k 10k FREQUENCY (MHz) 图37. ADV3221邻道串扰 图40. ADV3222邻道串扰 0 –10 –10 –20 –20 –30 –30 FEEDTHROUGH (dB) 0 –40 –50 –60 –70 –80 –40 –50 –60 –70 –80 –90 –90 –100 –100 1 10 100 FREQUENCY (MHz) 1k 10k 08652-044 FEEDTHROUGH (dB) 10k –60 –90 08652-043 CROSSTALK (dB) –20 100 1k 图39. ADV3222所有不利串扰 –20 10 100 FREQUENCY (MHz) 图36. ADV3221所有不利串扰 1 10 08652-046 1 08652-042 –110 08652-045 –90 –100 08652-047 CROSSTALK (dB) –40 图38. ADV3221关断隔离 1 10 100 FREQUENCY (MHz) 图41. ADV3222关断隔离 Rev. 0 | Page 13 of 20 ADV3221/ADV3222 1M 0 100k –10 INPUT S11 (dB) –15 10k 1k –20 –25 –30 –35 100 –40 100 1k FREQUENCY (MHz) –50 0.1 1 图42. ADV3221/ADV3222输入阻抗 100k 100k 10k 10k 1k 1k 100 100 10 10 10 100 08652-049 1M 1 1k FREQUENCY (MHz) 1 0.1 1 10k 1k 1k 100 100 10 10 1 1 0.1 0.1 10 100 FREQUENCY (MHz) 10k 10 100 1k 图46. ADV3222禁用输出阻抗 10k 1 1k FREQUENCY (MHz) 图43. ADV3221禁用输出阻抗 0.01 0.1 100 图45. ADV3221/ADV3222 S11 (包括评估板) 1M 1 0.1 10 FREQUENCY (MHz) 08652-051 10 08652-052 1 1k 10k 图44. ADV3221使能输出阻抗 0.01 0.1 1 10 100 FREQUENCY (MHz) 图47. ADV3222使能输出阻抗 Rev. 0 | Page 14 of 20 1k 10k 08652-053 10 0.1 08652-048 –45 08652-050 INPUT IMPEDANCE ( ) –5 ADV3221/ADV3222 5 4 4 4 2.0 3 3 3 1.5 0 –1 –1 –2 –2 –3 –4 140 160 180 0.5 0 0 –1 –0.5 –2 –1.0 –3 –3 –1.5 –4 –4 –2.0 –5 200 –5 TIME (ns) 0 20 80 –2.5 100 图51. ADV3222过驱恢复时 0 70 SECOND-ORDER INTERCEPT (dBm) –10 HARMONIC DISTORTION (dBc) 60 TIME (ns) 图48. ADV3221过驱恢复时间 HD3 10dBm –20 HD2 10dBm –30 –40 HD2 0dBm –50 HD3 0dBm –60 –70 100 1k INPUT FREQUENCY (MHz) 60 50 40 30 20 10 0 10 08652-055 –80 –90 10 40 100 1k 08652-058 120 1.0 OUTPUT 1 1k 08652-059 –5 100 2 INPUT VOLTAGE (V) 0 2.5 INPUT 08652-057 1 INPUT VOLTAGE (V) 2 OUTPUT 1 08652-054 2 INPUT FREQUENCY (MHz) 图52. ADV3222输入二阶交调点 (RL = 100 Ω、CL = 4 pF) 图49. ADV3222谐波失真 (RL = 100 Ω、CL = 4 pF) 30 20 18 P1dB GAIN COMPRESSION (dBm) 25 20 15 10 5 16 14 12 10 8 6 4 2 0 10 100 INPUT FREQUENCY (MHz) 1k 0 10 08652-056 THIRD-ORDER INTERCEPT (dBm) OUTPUT VOLTAGE (V) INPUT OUTPUT VOLTAGE (V) 5 5 100 FREQUENCY (MHz) 图50. ADV3222输入三阶交调点 (RL = 100 Ω、CL = 4 pF) 图53. ADV3222输出P1dB (RL = 100 Ω、CL = 4 pF) Rev. 0 | Page 15 of 20 ADV3221/ADV3222 电路图 V+ OUT 2.8pF (ADV3221) 3.0pF (ADV3222) 08652-006 V– 08652-009 IN 1.8pF 图57. ADV3221/ADV3222禁用输出 图54. ADV3221/ADV3222模拟输入 08652-007 OUT 图55. ADV3221使能模拟输出 图58. ADV3221/ADV3222逻辑输入 V+ V– 图56. ADV3222使能模拟输出 GND 08652-011 A0, A1, CK1, CK2, CS IN, OUT 图59. ADV3221/ADV3222 ESD原理图 Rev. 0 | Page 16 of 20 ADV3221/ADV3222 工作原理 ADV3221/ADV3222是双电源、高性能4:1模拟多路复用 器,针对多视频源的开关应用进行了优化。高峰值压摆率 支持大输入信号的宽带宽操作。内部补偿可提供高相位裕 量,从而实现了脉冲输入的低过冲和快速建立。ADV3221 和ADV3222的使能和禁用功耗较低,非常适合构建较大型 阵列。 ADV3221/ADV3222的结构为4个输入跨导级与一个输出跨 导级并联,后接一个单位增益缓冲器。内部电压反馈可设 置增益。ADV3221的增益为1,ADV3222则使用阻性反馈 网络和接地缓冲器,能够以2倍的增益工作(见图60)。 器件不使用时,可以通过CS逻辑输入将输出端置于低功 耗、高阻抗禁用模式。在一个系统中并联使用多个 ADV3221/ADV3222器件以构建大型开关阵列时,这一特 性很重要。 输入之间的切换通过A0、A1和CS逻辑输入控制,这些逻 辑输入通过两级异步锁存进行锁存。CK1控制第一级锁 存,CK2控制第二级锁存。锁存状态取决于CK1和CK2信 号的电平,而不是由边沿触发。当开关设计中使用多个 ADV3221/ADV3222器件时,这种双缓冲逻辑可利用CK2信 号来同步更新系统中的所有ADV3221/ADV3222器件。A0 和A1逻辑输入可选择将哪一路输入连接到输出(A1是最高 有效位,A0是最低有效位),CS逻辑输入则决定输出的使 能或禁用。 图60. ADV3222概念图 Rev. 0 | Page 17 of 20 ADV3221/ADV3222 应用信息 ADV3221和ADV3222是用于视频或RF信号开关的高速多路 复用器。二者的输出阻抗较低,因此通过选择适当的串联 端接电阻,可以根据75 Ω或50 Ω系统中的具体应用来优化 输出环境。对于复合视频应用,通常使用ADV3222(增益 为+2)来补偿输出端接的损耗。 CK1/CK2 操作 ADV3221/ADV3222为A0、A1(通道选择)和CS(输出使能)逻 辑提供一种双锁存结构。这样,在组开关应用或由多个连 接到共同输出总线的器件组成的大型多路复用器系统中, 多个器件可以同步更新。 CK1和CK2保持低电平将使ADV3221/ADV3222处于透明模 式。在这种模式下,对A0、A1和CS的所有逻辑改变都会立 即影响输入选择和输出使能/禁用。 电路布局 为了确保获得最佳性能,采用适当的高速设计技术十分重 要。应使用低电感接地层进行电源旁路,并为输入和输出 信号提供高质量返回路径。为实现最佳性能,建议利用尽 可能靠近器件本体的0.1 μF陶瓷电容来旁路电源。若要为低 频、高电流输出驱动提供存储能量,应远离器件放置10 μF 钽电容。 端接 对于阻抗受控的情况,器件的输入端和输出端需要使用端 接电阻。输入端接电阻应为接地的分流电阻,其值应与输 入走线的特征阻抗匹配。为了减少反射,应将输入端接电 阻尽可能靠近器件输入引脚放置。为使输入间串扰最小, 输入走线之间必须采用低电感屏蔽体来隔离各输入端。此 外还必须考虑接地电流路径,以使屏蔽体中的环路电流最 小,防止其构成串扰的耦合媒介。 为确保正确匹配,输出串联端接电阻应具有与输出走线的 特征阻抗相同的阻值,并且应尽可能靠近器件输出端放 置。这种布局可降低串联寄生电感的高频效应,避免影响 增益平坦度和−3 dB带宽。 容性负载 让高频输出驱动较大容性负载可能会有困难,通常会产生 频域中的峰化或时域中的过冲现象。如果这些效应变得过 大,就会引起振荡。 器件在各种容性负载下的响应见图6至图12和图15。如果发 生负载电容过大导致过冲太大或器件振荡的情况,可以使 用数十欧姆的小串联电阻来改善性能。 输入和输出信号路径应为带状线或微带线控制的阻抗。视 频系统通常使用75 Ω特征阻抗,而RF系统通常使用50 Ω阻 抗。业界有多种计算程序可用来计算产生适当特征阻抗所 需的走线几何形状。 Rev. 0 | Page 18 of 20 ADV3221/ADV3222 外形尺寸 10.00 (0.3937) 9.80 (0.3858) 4.00 (0.1575) 3.80 (0.1496) 9 16 1 8 1.27 (0.0500) BSC 0.25 (0.0098) 0.10 (0.0039) COPLANARITY 0.10 0.51 (0.0201) 0.31 (0.0122) 6.20 (0.2441) 5.80 (0.2283) 1.75 (0.0689) 1.35 (0.0531) SEATING PLANE 0.50 (0.0197) 0.25 (0.0098) 45° 8° 0° 0.25 (0.0098) 0.17 (0.0067) 1.27 (0.0500) 0.40 (0.0157) 060606-A COMPLIANT TO JEDEC STANDARDS MS-012-AC CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS (IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN. 图61. 16引脚标准小型封装[SOIC_N] 窄体 (R-16) 图示尺寸单位:mm和(inches) 订购指南 型号1 ADV3221ARZ ADV3221ARZ-RL ADV3221ARZ-R7 ADV3222ARZ ADV3222ARZ-RL ADV3222ARZ-R7 ADV3221-EVALZ ADV3222-EVALZ 1 温度范围 -40℃至+85℃ -40℃至+85℃ -40℃至+85℃ -40℃至+85℃ -40℃至+85℃ -40℃至+85℃ 封装描述 16引脚SOIC_N 16引脚SOIC_N、13”卷盘 16引脚SOIC_N、7”卷盘 16引脚SOIC_N 16引脚SOIC_N、13”卷盘 16引脚SOIC_N、7”卷盘 评估板 评估板 Z = 符合RoHS标准的器件。 Rev. 0 | Page 19 of 20 封装选项 R-16 R-16 R-16 R-16 R-16 R-16 ADV3221/ADV3222 注释 ©2010 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D08652-0-3/10(0) Rev. 0 | Page 20 of 20
ADV3222ARZ-R7 价格&库存

很抱歉,暂时无法提供与“ADV3222ARZ-R7”相匹配的价格&库存,您可以联系我们找货

免费人工找货