0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
ADV7481BBCZ-RL

ADV7481BBCZ-RL

  • 厂商:

    AD(亚德诺)

  • 封装:

    100-LFBGA,CSPBGA

  • 描述:

    IC DECODER VID HDMI 100CSBGA

  • 数据手册
  • 价格&库存
ADV7481BBCZ-RL 数据手册
集成式视频解码器与 双模HDMI/MHL接收器 ADV7481 产品特性 自适应TMDS均衡器 5 V检测和热插拔置位 分量视频处理器 任意至任意、3 × 3色彩空间转换(CSC)矩阵 对比度/亮度/色调/饱和度视频调节 用于水平同步(HS)/垂直同步(VS)/数据使能(DE)时序的时序 调节控制 视频静音功能 串行数字音频输出接口 支持HDMI/MHL音频提取 高级静音特性 兼容I2S、左对齐和右对齐音频 输出模式 提供8通道TDM输出模式 2个移动工业处理器接口(MIPI)相机串行 接口2 (CSI-2)发送器 4通道发送器,提供针对HDMI/MHL/SDP/数字输入端口 源的4/2/1通道多路复用选项 用于标清处理器(SDP)源的单通道发送器 8位数字输入/输出端口 一般特性 双线式串行微处理器单元(MPU)接口(兼容I2C) 温度等级:−40°C至+85°C 100引脚、9 mm × 9 mm、符合RoHS标准的CSP_BGA封装 通过汽车应用认证 模拟输入 支持全球NTSC/PAL/SECAM色彩解调 带自动检测功能 一个10位ADC,4倍过采样,适用于CVBS、Y/C和YPbPr 8个模拟视频输入通道,片内集成抗混叠滤波器 支持全差分、伪差分和单端 CVBS视频输入 提供差分视频输入的STB诊断 支持CVBS(复合)、Y/C(S视频)和YPbPr(分量) 视频输入 可在模拟输入间快速切换 自适应对比度增强(ACE) 出色的共模噪声抑制能力 Rovi (Macrovision)复制保护检测 高达4 V的共模输入范围解决方案 垂直消隐间隔(VBI)数据分隔器 移动高清链路(MHL)兼容型接收器 支持高带宽数字内容保护(HDCP) 认证与加密 最大像素时钟频率:75 MHz 支持高达720p/1080i (60 Hz)的 HDTV格式 每种像素模式均支持24位 支持HDCP中继器,最高支持25 KSV 自适应TMDS均衡器 高清多媒体接口(HDMI)兼容型接收器 支持HDCP认证和加密 最大像素时钟频率:162 MHz,支持高达1080p的HDTV格 式以及高达UXGA(1600 × 1200,60 Hz)的显示分辨率。 支持HDCP中继器,最高支持25 KSV 集成CEC控制器,兼容CEC 1.4 应用 便携式设备 车载信息娱乐系统(音响主机和后座 娱乐系统) HDMI中继器和视频开关 功能框图 CEC RX_5V/VBUS VBUS_EN LLC P0 TO P7 AIN1 TO AIN8 DIAG1 TO DIAG4 MHL_SENSE ADV7481 CBUS SPI SLAVE DDC HDMI/MHL RECEIVER CEC HPD EDID RAM HDCP AUDIO PROCESSOR CP CORE 8-BIT TTL INPUT/OUTPUT AFE SD CORE DIAGNOSTIC I2C SLAVE SPI_MISO SPI_MOSI SPI_SCLK SPI_CS ALSB SCLK SDATA INTERRUPTS CONTROLLER INTRQ1 TO INTRQ3 AUDIO OUTPUT FORMATTER I2S_MCLK I2S_LRCLK I2S_SCLK I2S_SDATA 4-LANE MIPI CSI-2 TRANSMITTER CLKAP/CLKAN DA0P/DA0N TO DA3P/DA3N 1-LANE MIPI CSI-2 TRANSMITTER CLKBP/CLKBN DB0P/DB0N 12046-001 RXCP/RXCN RX0P/RX0N RX1P/RX1N RX2P/RX2N DDC_SCL/ CD_PULLU P DDC_SDA HPD/CBUS CD_SENSE 图1. Rev. 0 Document Feedback Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Trademarks and registered trademarks are the property of their respective owners. One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 ©2014 Analog Devices, Inc. All rights reserved. Technical Support www.analog.com ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。 ADV7481 目录 特性....................................................................................................1 掉电时序................................................................................... 17 应用....................................................................................................1 工作原理 ........................................................................................ 18 功能框图 ...........................................................................................1 组合式HDMI/MHL接收器 ................................................... 18 修订历史 ...........................................................................................2 MHL接收器 ............................................................................. 18 概述....................................................................................................3 HDMI接收器 ........................................................................... 18 详细功能框图 ..................................................................................4 分量处理器 .............................................................................. 19 技术规格 ...........................................................................................5 模拟前端................................................................................... 19 电气特性......................................................................................5 电池短路诊断 .......................................................................... 19 模拟视频规格 .............................................................................7 标清处理器 .............................................................................. 20 MIPI视频输出规格....................................................................8 8位数字输入/输出端口 ......................................................... 20 模拟规格......................................................................................8 音频处理................................................................................... 21 时序规格......................................................................................9 MIPI CSI-2发送器................................................................... 21 绝对最大额定值........................................................................... 13 中断 ........................................................................................... 21 热阻 ........................................................................................... 13 外形尺寸 ........................................................................................ 22 ESD警告.................................................................................... 13 订购指南................................................................................... 22 引脚配置和功能描述 .................................................................. 14 汽车应用级产品...................................................................... 22 电源建议 ........................................................................................ 17 上电时序................................................................................... 17 修订历史 2014年6月—修订版0:初始版 Rev. 0 | Page 2 of 22 ADV7481 概述 ADV7481是一款集成式视频解码器和组合式HDMI®/MHL® 可检测差分输入视频信号的电池短路(STB)事件。通过对 接收器,针对具有连接能力的音响主机,并且这些音响主 输入视频信号进行交流耦合,可提供STB保护。ADV7481 机需采用智能手机或其他消费电子设备的有线、未压缩的 与外部电阻分压器搭配,可提供4 V的共模输入范围,能 数字音频/视频链路才能支持流传输,并将基于云的多媒体 够消除视频线上的大信号、共模瞬变。 内容与应用集成至汽车信息娱乐系统中。 自动增益控制(AGC)和箝位恢复电路允许ADV7481模拟视 ADV7481 MHL 2.1接收器支持的最高像素时钟频率为75 MHz, 频输入引脚的输入视频信号最高达1.0 V p-p。或者,也可 24位模式下允许高达720p/1080i的分辨率(60 Hz)。ADV7481 以旁路AGC和钳位复位电路,实现手动设置。 提 供 链 路 控 制 总 线 (CBUS), 可 处 理 链 路 层 、 转 换 层 、 CBUS电气发现以及显示数据通道(DDC)命令。系统处理器 发出的MHL边带通道(MSC)命令可通过I2C总线或专用串 行外设接口(SPI)总线处理。提供专用中断引脚(INTRQ3), 表示与CBUS有关的事件发生。 ADV7481还集成使能引脚(VBUS_EN),可动态使能或禁用 电压调节器输出,向MHL源提供5 V电压总线(VBUS)信号。 ADV7481 HDMI接收器支持的最高像素时钟频率为162 MHz, 允许高达1080p的HDTV格式,显示分辨率可高达UXGA (1600 × 1200,60 Hz)。该器件集成消费电子控制(CEC)控 制器,支持能力发现和控制(CDC)特性。HDMI输入端口 具有专用的5 V检测和热插拔(Hot Plug™)置位引脚。 HDMI/MHL接收器集成一个自适应最小化传输差分信号 (TMDS)均衡器,确保接口在长电缆条件下具有鲁棒的工 作性能。 ADV7481的SDP可解码许多复合、S视频和分量格式的模拟 基带视频信号。SDP支持全球NTSC、PAL和SECAM标准。 ADV7481具有8位数字输入/输出端口,支持高达720p/1080i 的输入和输出视频分辨率,提供8位交错式4:2:2 SDR以及 DDR模式。 为实现这些视频输入源与最新一代信息娱乐片上系统(SoC) 的无缝接口,ADV7481提供了两个MIPI® CSI-2发送器。该 4通道发送器提供4/2/1条数据通道多路复用选项,可输出 来自HDMI接收器、MHL接收器、SDP和数字输入端口的 视频。单通道发送器仅能输出来自SDP的视频。 ADV7481具有一个灵活的音频输出端口,用于输出从MHL 或HDMI流提取的音频数据。HDMI/MHL接收器具有高级 音频功能,其中包括静音控制器,用于消除音频输出中的 外来声频噪声。此外,可以将ADV7481设置为输出时分多 路复用(TDM)串行音频,支持通过单个音频输出接口端口 ADV7481单个接收器端口可接收HDMI和MHL电气信号。 传输八个多路复用串行音频通道。 通过CD_SENSE引脚进行电缆阻抗检测,可实现HDMI和 ADV7481通过双线式串行双向端口(I2C兼容型)进行编程。 MHL之间的自动检测。 ADV7481集 成 一 个 分 量 处 理 器 (CP), 用 于 处 理 来 自 HDMI/MHL接收器的视频信号。它提供的功能包括:对比 度、亮度和饱和度调节,自由运行以及HS/VS/DE时序调 节控制。 ADV7481采用先进的CMOS工艺制造,提供9 mm × 9 mm、 100引脚CSP_BGA封装,符合RoHS标准,额定温度范围为 −40°C至+85°C。 ADV7481提供汽车级和工业级版本。 ADV7481模拟前端(AFE)包含一个高速、10位模数转换器 (ADC),可在输入SDP之前将模拟视频信号数字化。 8个模拟视频输入可接受单端、伪差分和全差分复合视频 信号以及S视频和YPbPr视频信号,支持较宽范围的消费电 子和汽车视频源。 Rev. 0 | Page 3 of 22 ADV7481 详细功能框图 SCLK SDATA ALSB RESET SPI_MISO SPI_MOSI SPI_SCLK SPI_CS ADV7481 I2C SLAVE/ CONTROL SPI SLAVE CBUS CONTROLLER VBUS_EN CD_SENSE HPD/CBUS RX_5V/VBUS CEC DDC_SDA DDC_SCL/ CD_PULLUP RXCP/RXCN RX0P/RX0N RX1P/RX1N RX2P/RX2N LLC P0 P1 P2 P3 P4 P5 P6 P7 INTRQ1 INTRQ2 CBUS INTERRUPTS CONTROLLER INTRQ3 PACKET/ INFOFRAME MEMORY MHL LINK DISCOVERY BLOCK HDCP KEYS 5V DETECT AND HPD PIN CONTROLLER CEC CONTROLLER HDCP ENGINE AUDIO PROCESSOR PACKET PROCESSOR I2S_MCLK I2S_LRCLK I2S_SCLK I2S_SDATA AUDIO OUTPUT FORMATTER EDID/ REPEATER CONTROLLER PLL EQUALIZER GENERAL INTERRUPTS CONTROLLER SAMPLER HDMI/MHL PROCESSOR COLOR SPACE CONVERSION COMPONENT PROCESSOR (CP) 8-BIT TO 6-BIT DITHER BLOCK MIPI CSI-2 TRANSMITTER A CSI-2 Tx D-PHY Tx 8-BIT DIGITAL INPUT/ OUTPUT PORT CLKAP/CLKAN DA0P/DA0N DA1P/DA1N DA2P/DA2N DA3P/DA3N CLOCK PROCESSING BLOCK XTALP PLL ADLLT PROCESSING AA FILTER AA FILTER AA FILTER STANDARD DEFINITION PROCESSOR (SDP) 10-BIT ADC + SHA – ADC 2D COMB VBI SLICER COLOR DEMOD AA FILTER STANDARD AUTODETECTION DIAGNOSTICS MIPI CSI-2 TRANSMITTER B ACE DOWNDITHER CSI-2 Tx D-PHY Tx CLKBP/CLKBN DB0P/DB0N VREFP VREFN REFERENCE 图2. Rev. 0 | Page 4 of 22 12046-002 DIAG1 DIAG2 DIAG3 DIAG4 MUX BLOCK AFE AIN1 AIN2 AIN3 AIN4 AIN5 AIN6 AIN7 AIN8 OUTPUT BLOCK FIFO XTALN ADV7481 规格 电气特性 除非另有说明,所有参数均针对额定工作温度范围:AVDD = 1.71 V至1.89 V,DVDD = 1.71 V至1.89 V,PVDD = 1.71 V 至1.89 V,MVDD = 1.71 V至1.89 V,CVDD = 1.71 V至1.89 V,DVDDIO = 3.14 V至3.46 V,TVDD = 3.14 V至3.46 V。 表1. 参数 静态性能 分辨率(每个ADC) 积分非线性 差分非线性 数字输入1 符号 测试条件/注释 N INL DNL CVBS模式 CVBS模式 输入高电压 输入低电压 输入漏电流 输入电容2 晶振输入 输入高电压 输入低电压 数字输出1 VIH VIL IIN CIN 输出高电压 输出低电压 高阻抗漏电流 输出电容2 电源要求 数字电源 HDMI/MHL端子电源 HDMI/MHL比较器电源 PLL电源 MIPI发送器电源 数字输入/输出电源1 模拟电源 功耗1, 2, 3, 4 数字电源电流 单端CVBS输入 全差分和伪差分 CVBS输入 Y/C输入 YPbPr输入 HDMI输入 MHL输入 8位数字输入 VOH VOL ILEAK COUT VIH VIL DVDD TVDD CVDD PVDD MVDD DVDDIO AVDD 最小值 典型值 最大值 单位 10 SCLK, SDATA, RESET, ALSB, SPI_CS, SPI_SCLK, SPI_MOSI, LLC, 和P0至P7 DVDDIO = 3.14 V至3.46 V DVDDIO = 3.14 V至3.46 V 2 ±0.6 2 −10 XTALP XTALP LLC, P0 to P7, I2S_MCLK, I2S_SCLK, I2S_LRCLK, I2S_SDATA, SPI_MISO, SDATA, INTRQ1至INTRQ3 (配置为有效时驱动),VBUS_EN DVDDIO = 3.14 V至3.46 V,ISOURCE = 0.4 mA DVDDIO = 3.14 V至3.46 V,ISINK = 3.2 mA 工作电压:3.3 V V V µA pF 0.4 V V 2.4 20 V V µA pF 1.89 3.46 1.89 1.89 1.89 3.46 1.89 V V V V V V V 279 74.5 74.7 mA mA mA 71.3 72.8 68.1 93.5 32.5 mA mA mA mA mA 0.4 10 1.8 3.3 1.8 1.8 1.8 3.3 1.8 IDVDD Rev. 0 | Page 5 of 22 0.8 +10 10 1.2 1.71 3.14 1.71 1.71 1.71 3.14 1.71 位 LSB LSB ADV7481 参数 HDMI/MHL端子电源电流 单端CVBS输入 全差分和伪差分 CVBS输入 Y/C输入 YPbPr输入 HDMI输入 MHL输入 8位数字输入 HDMI/MHL比较器电源电流 单端CVBS输入 全差分和伪差分 CVBS输入 Y/C输入 YPbPr输入 HDMI输入 MHL输入 8位数字输入 PLL电源电流 单端CVBS输入 全差分和伪差分 CVBS输入 Y/C输入 YPbPr输入 HDMI输入 MHL输入 8位数字输入 MIPI发送器电源电流 符号 测试条件/注释 TVDD 0.7 0.7 35 24.4 0.7 92 CVDD 0.1 0.1 0.1 0.1 63.9 55.9 0.1 IPVDD 52 37.5 37.5 37.7 37.7 29.2 29.3 27.9 77 MVDD 23.3 23.3 单端CVBS输入 全差分和伪差分 CVBS输入 Y/C输入 YPbPr输入 HDMI输入 MHL输入 8位数字输入 数字输入/输出电源电流 单端CVBS输入 全差分和伪差分 CVBS输入 Y/C输入 YPbPr输入 HDMI输入 MHL输入 8位数字输入 模拟电源电流 单端CVBS输入 全差分和伪差分 CVBS输入 Y/C输入 YPbPr输入 HDMI输入 MHL输入 8位数字输入 最小值 典型值 最大值 40 0.7 0.7 23.2 23.2 45.7 38.5 38.1 78 DVDDIO 0.2 0.2 0.2 0.2 3.6 0.6 0.2 mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA mA 51.9 70 mA mA mA mA mA mA mA mA 63 78.5 0.1 0.1 0.1 mA mA mA mA mA IAVDD 93 Rev. 0 | Page 6 of 22 单位 mA mA mA ADV7481 参数 掉电电流2, 5 数字电源 HDMI/MHL端子电源 HDMI/MHL比较器电源 PLL电源 MIPI发送器电源 数字输入/输出电源 模拟电源 关断模式下的总功耗 1 2 3 4 5 符号 测试条件/注释 最小值 典型值 最大值 单位 IDVDD_PD ITVDD_PD ICVDD_PD IPVDD_PD IMVDD_PD IDVDDIO_PD IAVDD_PD 0.2 0.4 0.1 0.1 0.1 0.2 0.1 4 mA mA mA mA mA mA mA mW 仅当DVDDIO电源处于3.14 V与3.46 V范围之间时,8位数字输入/输出端口才可用。 通过实验室特性保证。 典型功耗值与标称电源电压(包括DVDDIO = 3.3 V)、飞利浦测试图案和室温一同记录。 最大功耗值与最大额定电源电压(包括DVDDIO = 3.46 V)、模拟输入的MoireX视频图案、数字输入的伪随机测试图案和最差情况下的温度一同记录。 典型掉电功耗值与标称电源电压(包括DVDDIO = 3.3 V)和室温一同记录。 模拟视频规格 除非另有说明,所有参数均针对额定工作温度范围:AVDD = 1.71 V至1.89 V,DVDD = 1.71 V至1.89 V,PVDD = 1.71 V 至1.89 V,MVDD = 1.71 V至1.89 V,CVDD = 1.71 V至1.89 V,DVDDIO = 3.14 V至3.46 V,TVDD = 3.14 V至3.46 V。 表2. 参数 非线性规格1, 2 差分相位 差分增益 亮度非线性 噪声规格 信噪比,未加权2 模拟前端串扰3 共模抑制比2, 4 锁定时间规格 水平锁定范围3 垂直锁定范围3 副载波锁定范围3 色彩锁定时间3 同步深度范围3 色同步范围3 快速切换速度2, 5 1 2 3 4 5 符号 测试条件/注释 最小值 典型值 DP DG LNL CVBS输入(5步调制) CVBS输入(5步调制) CVBS输入(5步) 0.9 0.5 2.0 度 % % SNR 亮度斜坡 亮度平场 57.1 58 60 73 dB dB dB dB CMRR −5 40 fSC 最大值 +5 70 ±1.3 60 20 5 200 200 100 这些规格适用于全部CVBS输入类型,以及单端和差分CVBS输入。 通过实验室特性保证。 通过设计保证。 本电路设计的CMRR严重依赖其输入端的外部电阻匹配。采用0.1%容差电阻、1 V共模电压和10 kHz共模频率进行测量。 ADV7481从一路模拟输入(单端或差分)切换到另一路所需的时间(比如从AIN1切换到AIN2)。 Rev. 0 | Page 7 of 22 单位 % Hz kHz 行 % % ms ADV7481 MIPI视频输出规格 除非另有说明,所有参数均针对额定工作温度范围:AVDD = 1.71 V至1.89 V,DVDD = 1.71 V至1.89 V,PVDD = 1.71 V 至1.89 V,MVDD = 1.71 V至1.89 V,CVDD = 1.71 V至1.89 V,DVDDIO = 3.14 V至3.46 V,TVDD = 3.14 V至3.46 V。 ADV7481MIPI CSI-2发送器特性符合MIPI D-PHY(版本1.00.00)规格。ADV7481的时钟通道甚至在数据通道进入低功耗(LP)模式 时依然保持高速(HS)模式。由于这个原因,时钟通道上某些适合低功耗模式的测量不适用。除非另有说明,所有高速测量均 在ADV7481标称1 Gbps输出数据速率下完成。 表3. 参数 单位间隔1 数据通道LP Tx直流规格2 戴维宁输出 高电平 低电平 时钟通道LP Tx直流规格2 戴维宁输出 高电平 低电平 数据通道HS Tx信号要求 高速差分电压摆幅 差分电压失配 单端输出高电压 静态共模电压电平 时钟通道HS Tx信号要求 高速差分电压摆幅 差分电压失配 单端输出高电压 静态共模电压电平 HS Tx时钟至数据通道时序要求 数据至时钟压摆 1 2 符号 UI 最小值 1 典型值 最大值 12.5 单位 ns VOH VOL 1.1 −50 1.2 0 1.3 +50 V mV VOH VOL 1.1 −50 1.2 0 1.3 +50 V mV |V1| 140 200 150 200 270 10 360 250 mV p-p mV mV mV 140 200 150 200 270 10 360 250 mV p-p mV mV mV 0.65 × UI ns |V2| 0.35 × UI 通过设计保证。 这些测量在CLOAD = 50 pF下执行。 模拟规格 除非另有说明,所有参数均针对额定工作温度范围:AVDD = 1.71 V至1.89 V,DVDD = 1.71 V至1.89 V,PVDD = 1.71 V 至1.89 V,MVDD = 1.71 V至1.89 V,CVDD = 1.71 V至1.89 V,DVDDIO = 3.14 V至3.46 V,TVDD = 3.14 V至3.46 V。 表4. 参数 箝位电路 外部箝位电容 大箝位 源电流 吸电流 精箝位 源电流 吸电流 测试条件/注释 设计需要 Rev. 0 | Page 8 of 22 最小值 典型值 最大值 单位 0.1 µF 0.32 0.32 mA mA 7 7 µA µA ADV7481 时序规格 除非另有说明,所有参数均针对额定工作温度范围:AVDD = 1.71 V至1.89 V,DVDD = 1.71 V至1.89 V,PVDD = 1.71 V 至1.89 V,MVDD = 1.71 V至1.89 V,CVDD = 1.71 V至1.89 V,DVDDIO = 3.14 V至3.46 V,TVDD = 3.14 V至3.46 V。 表5. 参数 时钟和晶振 标称频率1 频率稳定性1 输入LLC时钟频率范围2, 3 输出LLC时钟频率范围2, 3 SPI_SCLK频率3 I2S_SCLK频率3 I2S_MCLK频率3 2 I C端口 SCLK频率 SCLK最短脉冲宽度(高电平) SCLK最短脉冲宽度(低电平) 保持时间(起始条件) 建立时间(起始条件) SDATA建立时间 SCLK和SDATA上升时间 SCLK和SDATA下降时间 建立时间(停止条件) SPI端口 从机模式 SPI_CS下降沿到 SPI_SCLK有效沿 SPI_SCLK有效沿到 SPI_CS上升沿 SPI_CS脉冲宽度 SPI_SCLK高电平时间3 SPI_SCLK低电平时间3 SPI_MOSI建立时间 SPI_MOSI保持时间 SPI_SCLK下降沿到 SPI_MISO数据起始无效3 SPI_SCLK下降沿到 SPI_MISO数据结束无效3 SPI_MOSI建立时间 SPI_MOSI保持时间 SPI_SCLK上升沿到 SPI_MISO数据起始无效 SPI_SCLK上升沿到 SPI_MISO数据结束无效 RESET特性 RESET脉冲宽度1 符号 测试条件/注释 最小值 典型值 最大值 单位 ±50 148.5 148.5 10 12.288 24.576 MHz ppm MHz MHz MHz MHz MHz 28.63636 DVDDIO = 3.14 V至3.46 V DVDDIO = 3.14 V至3.46 V 13.5 13.5 400 t1 t2 t3 t4 t5 t6 t7 t8 t9 t10 0.6 1.3 0.6 0.6 100 300 300 0.6 SPI_SCLK有效沿(上升沿或下降沿) 取决于CPHA和CPOL的值 SPI_SCLK有效沿(上升沿或下降沿) 取决于CPHA和CPOL的值 t11 t12 t12 t13 t14 t15 SPI模式0、SPI模式3 SPI模式0、SPI模式3 SPI模式0、SPI模式3 t16 SPI模式0、SPI模式3 t17 t18 t19 SPI模式1、SPI模式2 SPI模式1、SPI模式2 SPI模式1、SPI模式2 t20 SPI模式1、SPI模式2 35 ns 35 ns 50 45 45 0 35 50 ns %占空比 %占空比 ns ns ns 50 ns 35 ns ns ns 35 ns 55 55 0 35 5 Rev. 0 | Page 9 of 22 kHz µs µs µs µs ns ns ns µs ms ADV7481 参数 8位数字输入端口2 LLC高电平时间3 LLC低电平时间3 SDR和DDR模式建立时间 SDR和DDR模式保持时间 DDR模式设置时间 DDR模式保持时间 8位数字输出端口2 LLC高电平时间 LLC低电平时间 SDR模式设置时间4, 5 SDR模式保持时间4, 5 DDR模式设置时间4, 5 SDR模式保持时间4, 5 DDR模式设置时间4, 5 SDR模式保持时间4, 5 2 I S端口,主机模式 I2S_SCLK高电平时间 I2S_SCLK低电平时间 I2S_LRCLK数据转换时间 I2S_SDATA数据转换时间 1 2 3 4 5 符号 测试条件/注释 DVDDIO = 3.14 V至3.46 V t21 t22 t23 t24 t25 数据在上升沿锁存 数据在上升沿锁存 数据在下降沿锁存 数据在下降沿锁存 DVDDIO = 3.14 V至3.46 V t26 t36 t37 t27 t28 t29 t30 P0到P7输出引脚,数据在上升沿锁存 P0到P7输出引脚,数据在上升沿锁存 P0到P7输出引脚,数据在上升沿锁存 P0到P7输出引脚,数据在上升沿锁存 P0到P7输出引脚,数据在下降沿锁存 P0到P7输出引脚,数据在下降沿锁存 t31 t32 t33 t34 t35 有效数据结束到I2S_SCLK下降沿 I2S_SCLK下降沿到有效数据开始 有效数据结束到I2S_SCLK下降沿 I2S_SCLK下降沿到有效数据开始 设计需要。 仅当DVDDIO电源介于3.14 V与3.46 V之间时,8位数字输入/输出端口才可用。 通过设计保证。 仅当LLC_DLL_PHASE[4:0](IO映射,寄存器0x0C[4:0])设为00000时,这些规格才适用。 通过实验室特性保证。 Rev. 0 | Page 10 of 22 Min Typ Max Unit 45 45 1 1 1 1 55 55 %占空比 %占空比 ns ns ns ns 40 40 1.98 2.50 1.66 3.52 1.71 3.17 60 60 %占空比 %占空比 ns ns ns ns ns ns 45 45 55 55 10 10 5 5 %占空比 %占空比 ns ns ns ns ADV7481 时序图 t3 t5 t3 SDATA t4 t7 t2 t8 12046-003 t1 t6 SCLK 图3. I C时序 2 t11 t9 SPI MODE CPOL CPHA t10 SPI_CS 0 0 0 SPI_SCLK 1 0 1 SPI_SCLK 2 1 0 SPI_SCLK 3 1 1 SPI_SCLK W/R 7 6 5 4 3 2 1 0 7 6 5 4 3 2 DATA IN 0 1 0 7 6 5 4 3 2 DATA IN 1 1 0 7 6 DUMMY BYTE 7 6 DATA OUT 0 7 6 5 4 3 2 4 3 2 1 0 1 0 1 0 DATA OUT 0 DELAY MODE 1 SPI_MI SO DELAY MODE 0 SPI_MI SO 5 5 4 3 2 DATA OUT 1 1 0 7 6 5 4 3 2 12046-004 SUB ADDRESS DEVICE ADDRESS SPI_MO SI 图4. SPI从机时序详图 t12 t13 t14 t16 t15 SPI_SCLK SPI_MOSI 12046-005 SPI_CS SPI_MISO 图5. SPI从机模式时序(SPI模式0和SPI模式3) t12 t17 t20 t18 t19 SPI_SCLK SPI_MO SI 12046-006 SPI_CS SPI_MISO 图6. SPI从机模式时序(SPI模式1和SPI模式2) Rev. 0 | Page 11 of 22 ADV7481 t22 t21 t23 LLC 12046-007 P7 TO P0 图7. 8位数字像素视频输入,SDR视频数据时序 t21 LLC t24 t23 t25 12045-008 t22 P7 TO P0 图8. 8位数字像素视频输入,DDR视频数据时序 t26 LLC t36 12046-109 t37 P7 TO P0 图9. 8位数字像素视频输出,SDR视频数据时序 t26 LLC t27 t29 t30 12046-110 t28 P7 TO P0 图10. 8位数字像素视频输出,DDR视频数据时序 t31 I2S_SCLK t32 I2S_LRCLK t33 t34 MSB MSB – 1 t35 I2S_SDATA I2S MODE I2S_SDATA RIGHT JUSTIFIED MODE t34 MSB MSB – 1 t35 t34 MSB LSB t35 图11. I 2S时序 Rev. 0 | Page 12 of 22 12046-011 I2S_SDATA LEFT JUSTIFIED MODE ADV7481 绝对最大额定值 热阻 表6. 参数 TVDD、DVDDIO至GND AVDD, PVDD, MVDD, DVDD, CVDD 至GND CVDD至DVDD MVDD至DVDD PVDD至DVDD AVDD至DVDD 数字输入电压至GND 数字输出电压至GND 模拟输入至GND XTALN和XTALP至GND HDMI/MHL数字输入电压至GND 5 V容差输入电压至GND1, 2 最大结温(TJ MAX) 存储温度范围 红外回流焊(20秒) 1 2 额定值 4V 2.2 V 为了降低使用ADV7481时的功耗,请关断器件所有不用的 部分。 由于印刷电路板(PCB)金属存在差异,因此PCB导热率并不 −0.3 V至+0.3 V −0.3 V至+0.3 V −0.3 V至+0.3 V −0.3 V至+0.3 V GND − 0.3 V至DVDDIO + 0.3 V GND − 0.3 V至DVDDIO + 0.3 V −0.3 V至AVDD + 0.3 V −0.3 V至PVDD + 0.3 V −0.3 V至CVDD + 0.3 V −0.3 V至+5.5 V 125°C −65°C至+150°C 260°C 下列输入为3.3 V输入电压,但均兼容5 V电压:DDC_SCL/CD_PULLUP、 DDC_SDA、HPD/CBUS、RX_5V/VBUS、CD_SENSE和CEC。 下列输入为1.8 V输入电压,但均兼容5 V电压:DIAG1、DIAG2、DIAG3 和DIAG4。 完全一致,不同PCB的θJA值可能不同。 最有效的测量解决方案是使用封装表面温度来估算芯片温 度,这样可消除与θJA值相关的变化。 切勿超过125°C最大结温(TJ max)。下式利用封装的实测表 面温度计算结温(TJ),仅适用于待测器件(DUT)不使用散热 器的情况: TJ = TS + (ΨJT ×WTOTAL) 其中: TS 是封装表面温度(°C)。 ΨJT = 0.81°C/W(100引脚CSP_BGA,基于JEDEC标准的2s2p 测试板)。 WTOTAL = (PVDD × IPVDD) + (TVDD × ITVDD) − PUpStream + (CVDD × ICVDD) + (AVDD × IAVDD) + (DVDD × IDVDD) + (DVDDIO × IDVDDIO) + (MVDD × IMVDD) 其中,PUpStream是上游HDMI或MHL发送器消耗的TVDD功 注意,等于或超出上述绝对最大额定值可能会导致产品永 率量。PUpStream经估算可知,对于标称HDMI发送器,其数 久性损坏。这只是额定最值,并不能以这些条件或者在任 值约为110 mW。PUpStream经估算可知,对于标称MHL发送 何其它超出本技术规范操作章节中所示规格的条件下,推 器,其数值约为42.82 mW。 断产品能否正常工作。长期在超出最大额定值条件下工作 会影响产品的可靠性。 ESD警告 ESD(静电放电)敏感器件。 带电器件和电路板可能会在没有察觉的情况下放电。尽 管本产品具有专利或专有保护电路,但在遇到高能量 ESD时,器件可能会损坏。因此,应当采取适当的ESD 防范措施,以避免器件性能下降或功能丧失。 Rev. 0 | Page 13 of 22 ADV7481 1 2 3 4 5 6 7 8 9 10 VBUS_ EN GND A A GND I2S_ SDATA GND RX2P RX1P RX0P RXCP DDC_ SCL/CD_ PULLUP B MVDD I2S_ SCLK CVDD RX2N RX1N RX0N RXCN DDC_ SDA HPD/ CBUS GND B C CLKAN CLKAP I2S_ LRCLK I2S_ MCLK CD_ SENSE TVDD CEC RX_5V/ VBUS AIN7 AIN8 C D DA0N DA0P INTRQ3 DVDD GND GND GND DIAG4 AIN5 AIN6 D E DA1N DA1P INTRQ2 GND GND GND AVDD DIAG3 AIN3 AIN4 E F DA2N DA2P INTRQ1 GND GND GND GND VREFN AIN1 AIN2 F G DA3N DA3P TEST DVDD GND GND GND VREFP DIAG1 DIAG2 G H DB0N DB0P DVDDIO P1 P4 SPI_ MOSI SPI_CS RESET PVDD GND H J CLKBN CLKBP MVDD P2 P5 P7 SPI_ MISO SCLK XTALN XTALP J K GND MVDD P0 P3 P6 LLC SPI_ SCLK SDATA ALSB GND K 1 2 3 4 6 7 8 9 5 10 12046-012 引脚配置和功能描述 图12. 引脚配置 表7. 引脚功能描述 引脚编号 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10 B1 B2 B3 引脚名称 GND I2S_SDATA GND RX2P RX1P RX0P RXCP DDC_SCL/CD_PULLUP VBUS_EN GND MVDD I2S_SCLK CVDD 类型 地 输出 地 HDMI HDMI HDMI/MHL HDMI HDMI/MHL MHL 地 电源 输出 电源 B4 B5 B6 B7 B8 B9 B10 RX2N RX1N RX0N RXCN DDC_SDA HPD/CBUS GND HDMI HDMI HDMI/MHL HDMI HDMI HDMI/MHL 地 说明 地。 I2S音频输出。 地。 HDMI数字输入通道2。 HDMI数字输入通道1。 HDMI数字输入通道0或MHL正输入。 HDMI输入时钟。 HDCP从机串行时钟或MHL电缆检测上拉电阻。 使能控制信号,用于稳压器,提供5 V VBUS电源。 地。 MIPI电源电压(1.8 V)。 音频串行时钟。 HDMI/MHL比较器电源电压(1.8 V)。这是HDMI/MHL敏感模拟电路的 电源。此电源上的模块包括TMDS PLL和均衡器。 HDMI数字输入通道2 I (−)。 HDMI数字输入通道1 I (−)。 HDMI数字输入通道0 I (−)或MHL负输入。 HDMI输入时钟(−)。 HDCP从机串行数据。 HDMI热插拔置位或MHL CBUS。 地。 Rev. 0 | Page 14 of 22 ADV7481 引脚编号 C1 C2 C3 C4 C5 C6 C7 C8 引脚名称 CLKAN CLKAP I2S_LRCLK I2S_MCLK CD_SENSE TVDD CEC RX_5V/VBUS 类型 输出 输出 输出 输出 MHL 电源 HDMI HDMI/MHL C9 C10 D1 D2 D3 D4 D5 D6 D7 D8 D9 D10 E1 E2 E3 E4 E5 E6 E7 E8 E9 E10 F1 F2 F3 F4 F5 F6 F7 F8 F9 F10 G1 G2 G3 G4 G5 G6 G7 G8 G9 G10 AIN7 AIN8 DA0N DA0P INTRQ3 DVDD GND GND GND DIAG4 AIN5 AIN6 DA1N DA1P INTRQ2 GND GND GND AVDD DIAG3 AIN3 AIN4 DA2N DA2P INTRQ1 GND GND GND GND VREFN AIN1 AIN2 DA3N DA3P TEST DVDD GND GND GND VREFP DIAG1 DIAG2 输入 输入 输出 输出 输出 电源 地 地 地 输入 输入 输入 输出 输出 输出 地 地 地 电源 输入 输入 输入 输出 输出 输出 地 地 地 地 输出 输入 输入 输出 输出 其他 电源 地 地 地 输出 输入 输入 说明 MIPI发送器A负输出时钟。 MIPI发送器A正输出时钟。 音频左/右时钟。 音频主机时钟输出。 MHL电缆检测感测输入。 HDMI/MHL端子电源电压(3.3 V)。 CEC通道。 HDMI 5 V检测或MHL VBUS。典型值为100 kΩ的接地下拉大电阻 必须连接此引脚。 模拟视频输入通道。 模拟视频输入通道。 MIPI发送器A负数据输出。 MIPI发送器A正数据输出。 中断请求输出。 数字电源电压(1.8 V)。 地。 地。 地。 模拟视频诊断输入。此输入兼容5 V。 模拟视频输入通道。 模拟视频输入通道。 MIPI发送器A负数据输出。 MIPI发送器A正数据输出。 中断请求输出。 地。 地。 地。 模拟电源电压(1.8 V)。 模拟视频诊断输入。此输入兼容5 V。 模拟视频输入通道。 模拟视频输入通道。 MIPI发送器A负数据输出。 MIPI发送器A正数据输出。 中断请求输出。 地。 地。 地。 地。 内部基准电压输出。 模拟视频输入通道。 模拟视频输入通道。 MIPI发送器A负数据输出。 MIPI发送器A正数据输出。 不连接。该引脚必须保持断开。 数字电源电压(1.8 V)。 地。 地。 地。 内部基准电压输出。 模拟视频诊断输入。此输入兼容5 V。 模拟视频诊断输入。此输入兼容5 V。 Rev. 0 | Page 15 of 22 ADV7481 引脚编号 H1 H2 H3 H4 H5 H6 H7 H8 引脚名称 DB0N DB0P DVDDIO P1 P4 SPI_MOSI SPI_CS RESET 类型 输出 输出 电源 输入/输出 输入/输出 输入 输入 输入 H9 H10 J1 J2 J3 J4 J5 J6 J7 J8 J9 PVDD GND CLKBN CLKBP MVDD P2 P5 P7 SPI_MISO SCLK XTALN 电源 地 输出 输出 电源 输入/输出 输入/输出 输入/输出 输出 输入 输出 J10 XTALP 输入 K1 K2 K3 K4 K5 K6 K7 K8 K9 GND MVDD P0 P3 P6 LLC SPI_SCLK SDATA ALSB 地 电源 输入/输出 输入/输出 输入/输出 输入/输出 输入 输入/输出 输入 K10 GND 地 说明 MIPI发送器B负数据输出。 MIPI发送器B正数据输出。 数字输入/输出电源电压(3.3 V)。 视频像素输入/输出端口。 视频像素输入/输出端口。 SPI从机数据输入。 SPI从机片选输入。 系统复位输入,低电平有效。复位芯片需要最短5 ms的 低电平复位脉冲。 PLL电源电压(1.8 V)。 地。 MIPI发送器B负输出时钟。 MIPI发送器B正输出时钟。 MIPI电源电压(1.8 V)。 视频像素输入/输出端口。 视频像素输入/输出端口。 视频像素输入/输出端口。 SPI从机数据输出。 I2C端口串行时钟输入。 晶体谐振器输出。此引脚必须连接28.63636 MHz晶振;如果使用 外部1.8 V、28.63636 MHz时钟振荡器,则此引脚应保持不连接状 态。晶振模式下,晶振必须为基频晶体。 晶振输入或外部时钟输入。此引脚必须连接28.63636 MHz晶 振;如果使用时钟振荡器,则此引脚应连接外部1.8 V、 28.63636 MHz时钟振荡器。晶振模式下,晶振必须为基频晶体。 地。 MIPI电源电压(1.8 V)。 视频像素输入/输出端口。 视频像素输入/输出端口。 视频像素输入/输出端口。 行锁定时钟。像素数据的输入/输出时钟。 SPI从机时钟输入。 I2C端口串行数据输入/输出。 I2C主地址选择引脚。此引脚选择器件的I2C主地址(IO映射I2C 地址)。ALSB设为逻辑0时,IO映射I2C写地址为0xE0;ALSB设 为逻辑1时,IO映射I2C写地址为0xE2。 地。 Rev. 0 | Page 16 of 22 ADV7481 电源建议 上电时序 掉电时序 上电期间,无论何时都应遵循绝对最大额定值(见表6)。 只要较高额定电源电压(比如DVDDIO)不低于较低的额定电源 ADV7481上电时序如下所示: 电压(比如DVDD),并且满足绝对最大额定值规格,ADV7481 1. 置位RESET(拉低引脚)。 电源就可以同时解除置位。 2. 3.3 V电源上电(DVDDIO和TVDD)。这些电源必须同时上电。 3. 1.8 V电源上电(DVDD、CVDD、PVDD、MVDD和AVDD)。这些 电源必须同时上电。 4. 所有电源完全上电后5 ms,RESET可解除置位(拉高)。 5. 待所有电源和RESET引脚都完成上电并稳定后,等待额 外5 ms时间,然后与ADV7481进行I2C通信。 3.3V RESET 0V 3.3V 3.3V SUPPLIES 0V 1.8V SUPPLIES 0V RESET > 5ms 图13. 电源上电时序 Rev. 0 | Page 17 of 22 12046-017 1.8V ADV7481 工作原理 组合式HDMI/MHL接收器 系统处理器发出的MSC命令可通过I2C总线或专用SPI总线 ADV7481具有组合式HDMI/MHL接收器。该单个接收器端 处理。提供专用中断引脚(INTRQ3),表示与CBUS有关的 口同时支持HDMI和MHL电气信号。通过CD_SENSE引脚进 事件发生。 行电缆阻抗检测,可实现HDMI和MHL之间的自动检测。 主MHL接收器特性包括: ADV7481的MHL和HDMI接口能够按照HDCP 1.4协议的规 • 支持高达75 MHz的像素时钟(24位模式),允许支持高达 定,对视频接收器进行身份验证,在接收器端解密编码数 720p/1080i的 视 频 格 式 以 及 高 达 XGA的 显 示 分 辨 率 据,以及在传输期间更新身份验证信息。 (RGB、YCbCr 4:4:4或YCbCr 4:2:2模式)。 通过片内512字节EDID RAM提供针对双通道扩展显示识别 • 集成式完全自适应均衡器支持最长2米电缆。 数据(EDID)的支持。EDID RAM必须在上电时编程。可将 • 支持HDCP 1.4 其配置为两个256字节EDID以执行双模运算(一个256字节 • 内部储存HDCP密钥。 EDID用于HDMI接收器,另一个256字节EDID用于MHL接 • 支持HDCP中继器,最高支持25密钥选择矢量(KSV)。 收器),也可配置为单个512字节EDID以执行单模运算。 • 支持脉冲码调制(PCM)音频数据包。 ADV7481集成同步再生模块,用于数据使能(DE)信号的再 生(基于显示视频格式的测量)和水平/垂直同步信号的滤 波,以防止产生毛刺。 • 支持高达48 kHz的8通道TDM输出数据速率。 • 支持中继器。 • 提供内部EDID RAM(单模512字节,双模256字节)。 • 支持64字节暂存寄存器。 组合式HDMI/MHL接收器还支持TMDS减少误差编码和4 位(TERC4)误差检测,用于检测遭破坏的HDMI或MHL数 HDMI接收器 据包。 HDMI接收器支持范围从480i到1080p的视频格式,以及从 VGA(640 × 480,60 Hz)到UXGA(1600 × 1200,60 Hz)的显 MHL接收器 示分辨率。 MHL接收器支持范围从480i到720p/1080i的视频格式,以 及从VGA(640 × 480,60 Hz)到XGA(1024 × 768,60 Hz)的显 示分辨率。 HDMI接收器支持针对HDMI数据信号的可编程均衡,能 够补偿HDMI和DVI布线固有的高频损耗,特别是当电缆 较长且频率较高时。接收器能为最长30米的电缆提供均衡 MHL接收器支持针对MHL数据信号的可编程均衡,能够 补偿MHL布线固有的高频损耗,特别是当电缆较长且频率 较高时。接收器能为最长2米的电缆提供均衡处理,实现 处理,实现鲁棒的接收性能。 主HDMI接收器特性包括: • TMDS时钟频率最大值:162.0 MHz(24 BPP UXGA)。 鲁棒的接收性能。 • 集成式完全自适应均衡器支持最长30米电缆。 MHL接收器包括下列引脚: • RX0N和RX0P。MHL模式下,该差分对接收作为差分信 号传送的数据,以及作为共模信号传送的时钟。 • 支持HDCP 1.4。 • 内部储存HDCP密钥。 • 支持HDCP中继器,最高支持25密钥选择矢量(KSV)。 • HPD/CBUS。MHL模式下,该引脚用于CBUS通信。 • 支持PCM音频数据包。 • VBUS_EN。该引脚为外部源提供使能信号;外部源向 • 支持高达48 kHz的8通道TDM输出数据速率。 VBUS上的MHL源提供5 V电源电压。 • 支持中继器。 • RX_5V/VBUS。MHL模式下,此引脚作为输入使用, • 提供内部EDID RAM(单模512字节,双模256字节)。 监控外部源提供的VBUS信号;该外部源由VBUS_EN • 热插拔置位输出引脚(HPD/CBUS)。 使能。 • CEC控制器。 • CD_SENSE。该引脚检测向HDMI/MHL接收器提供的信 号是HDMI信号还是MHL信号。高电平表示MHL,低电 平表示HDMI。 Rev. 0 | Page 18 of 22 ADV7481 ANALOG INPUT 分量处理器 CVBS_P ADV7481集成任意至任意3 × 3 CSC矩阵。CSC模块位于CP 1.3kΩ 100nF AINx 430Ω 部分前面的处理路径上。CSC支持YCbCr转RGB和RGB转 ANALOG INPUT 他标准。 CVBS_N 1.3kΩ 430Ω 100nF AINy CP特性包括: 12046-014 75Ω YCbCr。利用色彩空间转换器可以实施色彩空间的许多其 图15. 典型伪差分输入电阻分压器网络 • 支持HDMI/MHL接收器所支持的全部视频模式,包 ANALOG INPUT 括:525i、625i、525p、625p、1080i、1080p,以及从 CVBS_P 1.3kΩ VGA(640 × 480,60 Hz)到UXGA(1600 × 1200,60 Hz)的 100nF AINx 430Ω 显示分辨率。 • 手动调整,包括增益(对比度)、失调(亮度)、色调和饱 ANALOG INPUT 和度调整。 CVBS_N • 无视频输入时,自由输出模式提供稳定的时序。 1.3kΩ 430Ω 100nF AINy 12046-015 150Ω 图16. 典型全差分输入电阻分压器网络 • 用于HS/VS/DE时序的时序调节控制。 该ADC具有三种时钟速率,允许每通道4倍过采样,支持 模拟前端 CVBS模式、Y/C模式和YPbPr模式。 ADV7481 AFE包含一个高速、10位ADC,可在输入SDP之 前将模拟视频信号数字化。AFE针对ADC使用差分通道, 以确保混合信号应用具备高性能,同时使差分CVBS直接 与ADV7481相连。 AFE最多可连接8个模拟输入。前端还包括一个8通道输入 ADV7481的全差分AFE固有小信号和大信号噪声抑制能 力,可增强电磁干扰(EMI)保护性能,以及吸收接地反弹 的能力。支持真差分和伪差分信号。 主AFE特性包括: 多路复用器,支持单端CVBS(最多8个)、伪差分或全差分 • 一个172 MHz、10位ADC,支持真8位视频解码。 CVBS(最多4个)、Y/C(最多4个)和YPbPr(最多2个)模拟输入 • 8通道模拟输入多路复用器支持多个视频源连接,而无 需外部多路复用器。 的不同配置。 ADC前置电流钳位电路,确保视频信号始终在转换器的处 理范围之内。每个模拟输入通道之前需要连接一个电阻分 压器网络,确保输入信号保持在ADC范围内。图14显示单 端输入的典型分压器网络,图15显示伪差分输入的典型分 压器网络,图16显示全差分输入的典型分压器网络。在全 差分CVBS输入模式下,选择图16所示的电阻分压器可提 • 电流钳位控制环路可确保消除输入SDP的视频信号中的 所有直流失调。 • 所有差分输入均提供诊断能力。 • 支持4 V共模输入范围。 • 支持高达1 V p-p的模拟输入信号。 • 支持单端、伪差分和全差分输入。 供高达4 V共模范围。ADV7481的数字精密钳位电路对视频 电池短路诊断 信号执行精密钳位。 在差分模式下,ADV7481采用交流耦合电容提供针对STB 事件的保护(见图15和图16)。输入网络电阻经调节,可降 低STB事件期间的电流,从而保护电阻免受损坏。注意, 输入网络电阻和交流耦合电容必须选择那些额定值保证能 ANALOG INPUT 100nF 够耐受高压STB事件的产品。 AIN 51Ω 图14. 典型单端输入分压器网络 12046-013 24Ω ADV7481的四个诊断输入为所有差分输入提供诊断能力。 ADV7481能在正复合或负复合输入端检测STB事件,并触 发中断。75 Ω(伪差分)或150 Ω(全差分)并联端接电阻支持 一个DIAGx引脚,可检测各输入端的STB事件,因为电阻 上存在最小压降。 Rev. 0 | Page 19 of 22 ADV7481 这种自适应滤波器根据视频标准和信号质量自动调整处理 R4 DIAGx 模式,无需用户干预。ADV7481还提供视频用户控制,如 R5 CVBS_P 1.3kΩ 75Ω OR 150Ω ANALOG INPUT CVBS_N 亮度、对比度、饱和度和色调。 100nF AINx ADV7481采用自适应数字线路长度跟踪(ADLLT™)专利算法 430Ω 实现,可跟踪VCR等视频源的视频线路长度变化。ADLLT 使ADV7481能够跟踪和解码质量不佳的视频源,如VCR以 430Ω 1.3kΩ 100nF AINy 及调谐器输出、VCD播放器和便携式摄像机的高噪声源 12046-016 ANALOG INPUT 等。ADV7481集成色度瞬态改善(CTI)处理器,能够提高 图17. 差分输入的诊断连接 色度转换的边沿速率,从而锐化垂直转换。 电阻R4和R5对输入连接器上的电压进行分压处理,保护 DIAGx引脚免受STB事件影响。DIAGx引脚电路将该电压 与可编程基准电压进行比较,称为诊断限幅电平。超过诊 ADV7481的ACE可提供更佳的视觉细节,其算法会自动调 整对比度水平,增强图像细节。ACE可根据图片内容增加 图像对比度。通常,这样可让亮区变得更亮,暗区变得更 断限幅电平时,会发生STB事件。 暗。然而,ADV7481 ACE功能还能够在不明显影响图像亮 R4和R5经调节后支持使用低成本、小尺寸电阻,可耐受 区的情况下提高暗区的对比度。该特性在汽车应用中特别 STB事件。 有用,因为在这类应用中,分辨阴影区域的物体很重要。 使用下列等式,为选定的诊断限幅电平找到STB电压。 向下扰动将ADV7481的输出从8位转换为6位,方便进行标 VSTB_TRIGGER = R5 + R4 × DIAGNOSTIC_SLICE_LEVEL R5 准LCD面板设计。 SDP可处理各种VBI数据服务,如字幕信息(CCAP)、宽屏 其中: 幕信令(WSS)和版权生成管理系统(CGMS)。 V STB_TRIGGER是在ADV7481上触发STB中断所需的输入连接 器最小电压。DIAGNOSTIC_SLICE_LEVEL是可编程基准 电压。 ADV7481完全兼容Rovi® (Macrovision®);检测电路可识别并 向用户汇报I型、II型和III型保护级。该解码器还能够稳定 地支持所有Macrovision信号输入。 例如,若诊断限幅电平设为1.125 V,且R4 = 9.1 kΩ、R5 = 1 kΩ, 则输入连接器触发STB中断所需的最小电压约为11.4 V。 8位数字输入/输出端口 ADV7481具有8位数字双向端口。同时支持下列格式的输 当DIAGx引脚电压超过诊断限幅电平电压时,触发硬件中 断,并由其中一个中断引脚指示。回读寄存器指定发生 STB事件的输入。 入与输出端口: • 8位交错式4:2:2 SDR输入/输出,带嵌入式时序码 • 8位交错式4:2:2 DDR输入/输出,带嵌入式时序码 标清处理器 ADV7481可解码复合(单端和差分)、S视频和分量格式的许 多基带视频信号。视频处理器支持的视频标准包括: • PAL B、PAL D、PAL G、PAL H、PAL I、PAL M、PAL N、 PAL Nc和PAL 60 支持的最大输入和输出视频分辨率为720p/1080i(SDR与 DDR模式)。 8位数字输入端口上接收的视频可路由至四通道MIPI CSI-2 发送器。8位数字输出端口上的输出视频可从SD内核或CP 内核路由。 • NTSC J、NTSC M和NTSC 4.43 • SECAM B、SECAM D、SECAM G、SECAM K和SECAM L ADV7481可自动检测视频标准,并进行相应处理。 ADV7481具有一个5线式自适应2D梳状滤波器,可在解码 复合视频信号时提供出色的色度和亮度分离。 Rev. 0 | Page 20 of 22 ADV7481 音频处理 四通道MIPI发送器(发送器A)的主要特性有: ADV7481集成音频处理器,可处理HDMI/MHL接收器从 • 支持8位和10位YCbCr 4:2:2视频模式。 MHL或HDMI流中提取的音频信息。它内置一个静音控制 器,能检测多种可能导致音频输出中出现外来音频噪声的 条件。一旦检测到这些条件,就可以向下调节双通道线性 PCM音频信号至静音状态,防止发出咔嚓声或爆音。 • 支持24位RGB 4:4:4 (RGB888)、18位RGB 4:4:4 (RGB666) 和16位RGB 4:4:4 (RGB565)视频模式。 • 支持范围从480i到1080p的视频格式,以及范围从VGA 到UXGA的显示分辨率(可供选择的多路复用选项、视频 音频通过灵活的单个串行数字音频输出端口输出,支持I2S 模式和视频格式有一定限制)。 兼容型左对齐和右对齐音频输出模式(仅主机模式下)。另 • 支持数据通道和时钟通道重映射,为PCB布局提供方便。 外还支持TDM,允许多达8条音频通道以及高达48 kHz采 单通道发送器由单个差分数据通道(DB0N和DB0P)以及差 样速率通过单个串行数字音频接口进行发送。 分时钟通道(CLKBN和CLKBP)组成。它发送AFE上接收的 MIPI CSI-2发送器 视频(通过SDP处理)。 ADV7481集成两个MIPI CSI-2发送器:一个四通道发送器 单通道MIPI发送器(发送器B)的主要特性有: (发送器A)和一个单通道发送器(发送器B)。 • 支持8位YCbCr 4:2:2视频模式。 四通道发送器包含四个差分数据通道(DA0N、DA0P、 • 支持480i和576i视频格式。 DA1N、DA1P、DA2N、DA2P、DA3N和DA3P),以及一 中断 个差分时钟通道(CLKAN和CLKAP)。它支持4/2/1条数据通 ADV7481具有三个中断请求引脚。INTRQ1和INTRQ2可根 道多路复用选项,可用来发送HDMI/MHL接收器(通过CP 处理)、8位数字输入端口或AFE(通过SDP处理)上接收到的 视频。 据各种HDMI/MHL接收器(视频和音频相关)、SDP和CP等 相关可选事件编程触发中断。INTRQ3专用于MHL CBUS 相关事件。 Rev. 0 | Page 21 of 22 ADV7481 外形尺寸 A1 BALL CORNER 9.10 9.00 SQ 8.90 10 8 7 96 5 4 3 2 A1 BALL CORNER 1 A B C 7.20 BSC SQ D E F 0.80 BSC G H J K *1.400 1.253 1.173 DETAIL A BOTTOM VIEW 0.90 REF 0.383 0.343 0.303 0.26 REF DETAIL A SEATING PLANE 0.50 0.45 0.40 BALL DIAMETER *COMPLIANT TO JEDEC STANDARDS MO-275-DDAB-1 WITH THE EXCEPTION TO PACKAGE HEIGHT 0.975 0.910 0.845 COPLANARITY 0.12 03-14-2013-A TOP VIEW 图18. 100引脚CSP_BGA封装 (BC-100-4) 尺寸单位:mm 订购指南 型号1, 2, 3 ADV7481WBBCZ ADV7481WBBCZ-RL 1 2 3 温度范围 −40°C至+85°C −40°C至+85°C 封装描述 100引脚 CSP_BGA封装 100引脚 CSP_BGA封装 封装选项 BC-100-4 BC-100-4 Z = 符合RoHS标准的器件。 W = 通过汽车应用认证。 此器件利用内部HDCP密钥进行编程。要购买任何带有内部HDCP密钥的器件,客户必须具有HDCP采用者身份(授权要求请咨询Digital Protection,LLC)。 汽车应用产品 ADV7481W生产工艺受到严格控制,以满足汽车应用的质量和可靠性要求。请注意,车用型号的技术规格可能不同于商用 型号;因此,设计人员应仔细阅读本数据手册的技术规格部分。只有显示为汽车应用级的产品才能用于汽车应用。欲了解 特定产品的订购信息并获得这些型号的汽车可靠性报告,请联系当地ADI客户代表。 I2C指最初由Philips Semiconductors(现为NXP Semiconductors)开发的一种通信协议。 ©2014 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D12046sc -0-6/14(0) Rev. 0 | Page 22 of 22
ADV7481BBCZ-RL 价格&库存

很抱歉,暂时无法提供与“ADV7481BBCZ-RL”相匹配的价格&库存,您可以联系我们找货

免费人工找货
ADV7481BBCZ-RL

    库存:0