0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
EVAL-SSM2529Z

EVAL-SSM2529Z

  • 厂商:

    AD(亚德诺)

  • 封装:

    -

  • 描述:

    BOARD EVAL FOR SSM2529

  • 数据手册
  • 价格&库存
EVAL-SSM2529Z 数据手册
数字输入、单声道2 W、 D类音频功率放大器 SSM2529 特性 概述 无滤波、数字输入单声道D类放大器 I2C控制接口 串行数字音频接口支持常见音频格式(I2S、PCM、LJ、RJ、 TDM1-16、PDM) 支持宽范围采样速率:8.0 kHz至96.0 kHz 可通过内置锁相环(PLL)提供MCLK和BCLK 支持单电源模式;可通过内置低压差(LDO)稳压器提供DVDD SPKVDD工作电源电压为2.5 V至5.5 V DVDD工作电源电压为1.08 V至1.98 V 支持片外音量控制,无需I2C 采用5 V电源时能够以2.4 W功率驱动4 Ω负载、以1.4 W功率驱 动8 Ω负载,且THD + N小于1% 采用16引脚1.92 mm × 1.94 mm × 0.4 mm间距WLCSP封装 满量程条件下驱动8 Ω负载的效率为95% 信噪比(SNR):103 dB,A加权 电源抑制比(PSRR):>80 dB (217 Hz) 数字式音量控制:−70 dB至+24 dB,0.375 dB步长 超低空闲电流 自动采样速率检测 爆音与咔嚓声抑制 带可编程自动恢复功能的短路和热保护 未检测到输入信号时支持智能掉电 上电复位和UVLO电压监控 可选的超低EMI辐射模式 支持SPKVDD电压监控 数字音频处理 7频段可编程均衡器 利用噪声门、扩展器、压缩器和限幅器实现可编程的动态 范围压缩(DRC) SSM2529是一款结合了一个数模转换器(DAC)、一个低功 耗特定音频数字信号处理器和一个Σ-Δ D类调制器的数字输 入D类功率放大器。它采用独特架构,处理数字音频源时 实际功耗极低,同时又具备出色的音频性能。SSM2529特 别适合对功耗敏感的应用,例如移动电话和便携式媒体播 放器,这些情况下系统噪声会破坏发送至模拟输入音频放 大器的小模拟信号。 应用 移动电话 便携式媒体播放器 笔记本电脑 无线扬声器 便携式游戏机 导航系统 利用SSM2529,音频数据可以通过标准数字音频串行接口 传送至放大器,从而大大降低GSM干扰或传输音频上其他 数字信号等噪声源的影响。闭环数字输入设计保留了纯数 字放大器的优势,同时又具有极佳的PSRR和音频性能。三 级Σ-Δ D类调制器能在不影响音频质量的情况下,实现最小 的EMI、最低的静态功耗和最高的音频效率。 音频输入通过一个串行音频接口提供,该接口可被编程为 接受所有通用音频格式,包括I2S、TDM和PDM。IC控制 通过I2C控制接口实现。I2C控制的一种替代方案为独立运 行模式,允许通过调节片外外部电阻来实现不同的设置。 SSM2529可以接受各种输入MCLK频率,在某些配置中还 可将BCLK用作时钟源。还可以通过一个集成PLL为设备提 供一个主时钟。 集成DSP包含软数字音量控制电路、一个去加重高通滤波 器、一个七频段可编程均衡器及一个可编程数字动态范围 压缩器。此外,该元件还包含了一个前馈扬声器温度预测 模块,用于保护扬声器。 SSM2529支 持 单 电 源 模 式 , 通 过 片 内 LDO稳 压 器 提 供 DVDD,无需外部数字内核电源。 数字接口的使用非常灵活方便。数字接口为具有唯一数字 音频源的其他产品提供了一个更好的系统解决方案,例如无 线扬声器、笔记本电脑、便携式数字电视和导航系统等。 SSM2529的额定温度范围为−40°C至+85°C工业温度范围。 它内置热关断和输出短路保护功能,采用16引脚、1.92 mm x 1.94 mm晶圆级芯片规模封装(WLCSP)。 Rev. 0 Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Trademarks and registered trademarks are the property of their respective owners. One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 www.analog.com ©2012 Analog Devices, Inc. All rights reserved. Fax: 781.461.3113 ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。 SSM2529 目录 特性.................................................................................................. 1 应用.................................................................................................. 1 概述.................................................................................................. 1 修订历史 ......................................................................................... 3 功能框图 ......................................................................................... 4 技术规格 ......................................................................................... 5 性能规格.................................................................................... 5 电源要求.................................................................................... 6 数字输入/输出 ......................................................................... 6 数字插值滤波器....................................................................... 6 数字时序.................................................................................... 6 绝对最大额定值............................................................................ 8 热阻 ............................................................................................ 8 ESD警告..................................................................................... 8 引脚配置和功能描述 ................................................................... 9 典型工作特性 .............................................................................. 10 工作原理 ....................................................................................... 14 概述 .......................................................................................... 14 主时钟 ...................................................................................... 14 内部时钟发生器..................................................................... 14 数字输入串行音频接口 ....................................................... 14 PDM模式设置和控制 ........................................................... 15 高通滤波器 ............................................................................. 15 完全可编程的七频段均衡器............................................... 15 动态范围控制 ......................................................................... 18 DRC模式控制......................................................................... 18 增益纹波消除 ......................................................................... 21 扬声器保护 ............................................................................. 21 电源 .......................................................................................... 21 功耗控制.................................................................................. 21 上电复位/电压监控器 .......................................................... 22 独立模式.................................................................................. 22 I2C端口..................................................................................... 22 寄存器汇总................................................................................... 24 寄存器详解................................................................................... 27 软件复位和主机软件掉电控制(PWR_CTRL)寄存器.... 27 MCLK比率和频率 ................................................................. 27 边沿速度和定时控制(SYS_CTRL)寄存器........................ 28 串行音频接口和采样速率控制(SAI_FMT1)寄存器 ........... 28 串行音频接口控制(SAI_FMT2)寄存器 ................................. 29 通道映射控制寄存器 ................................................................. 30 FDSP前音量控制(VOL_BF_FDSP)寄存器 ............................ 31 FDSP后音量控制(VOL_AF_FDSP)寄存器............................ 31 音量和静音控制寄存器............................................................. 31 DPLL_CTRL寄存器 .................................................................... 32 APLL_CTRL1寄存器 .................................................................. 32 APLL_CTRL2寄存器 .................................................................. 32 APLL_CTRL3寄存器 .................................................................. 32 APLL_CTRL4寄存器 .................................................................. 32 APLL_CTRL5寄存器 .................................................................. 33 APLL_CTRL6寄存器 .................................................................. 33 FAULT_CTRL1寄存器............................................................... 34 FAULT_CTRL2寄存器............................................................... 34 DEEMP_CTRL寄存器................................................................ 34 HPF_CTRL寄存器 ...................................................................... 35 EQ1_COEF0_HI寄存器 ............................................................. 35 EQ1_COEF0_LO寄存器 ............................................................ 35 EQ1_COEF1_HI寄存器 ............................................................. 35 EQ1_COEF1_LO寄存器 ............................................................ 35 EQ1_COEF2_HI寄存器 ............................................................. 36 EQ1_COEF2_LO寄存器 ............................................................ 36 EQ1_COEF3_HI寄存器 ............................................................. 36 EQ1_COEF3_LO寄存器 ............................................................ 36 EQ1_COEF4_HI寄存器 ............................................................. 36 EQ1_COEF4_LO寄存器 ............................................................ 36 EQ2_COEF0_HI寄存器 ............................................................. 36 EQ2_COEF0_LO寄存器 ............................................................ 36 EQ2_COEF1_HI寄存器 ............................................................. 36 EQ2_COEF1_LO寄存器 ............................................................ 36 EQ2_COEF2_HI寄存器 ............................................................. 37 EQ2_COEF2_LO寄存器 ............................................................ 37 EQ2_COEF3_HI寄存器 ............................................................. 37 EQ2_COEF3_LO寄存器 ............................................................ 37 EQ2_COEF4_HI寄存器 ............................................................. 37 EQ2_COEF4_LO寄存器 ............................................................ 37 EQ3_COEF0_HI寄存器 ............................................................. 37 EQ3_COEF0_LO寄存器 ............................................................ 37 Rev. 0 | Page 2 of 52 SSM2529 EQ3_COEF1_HI寄存器 ............................................................. 37 EQ3_COEF1_LO寄存器 ............................................................ 37 EQ3_COEF2_HI寄存器 ............................................................. 38 EQ3_COEF2_LO寄存器 ............................................................ 38 EQ3_COEF3_HI寄存器 ............................................................. 38 EQ3_COEF3_LO寄存器 ............................................................ 38 EQ3_COEF4_HI寄存器 ............................................................. 38 EQ3_COEF4_LO寄存器 ............................................................ 38 EQ4_COEF0_HI寄存器 ............................................................. 38 EQ4_COEF0_LO寄存器 ............................................................ 38 EQ4_COEF1_HI寄存器 ............................................................. 38 EQ4_COEF1_LO寄存器 ............................................................ 38 EQ4_COEF2_HI寄存器 ............................................................. 39 EQ4_COEF2_LO寄存器 ............................................................ 39 EQ4_COEF3_HI寄存器 ............................................................. 39 EQ4_COEF3_LO寄存器 ............................................................ 39 EQ4_COEF4_HI寄存器 ............................................................. 39 EQ4_COEF4_LO寄存器 ............................................................ 39 EQ5_COEF0_HI寄存器 ............................................................. 39 EQ5_COEF0_LO寄存器 ............................................................ 39 EQ5_COEF1_HI寄存器 ............................................................. 39 EQ5_COEF1_LO寄存器 ............................................................ 39 EQ5_COEF2_HI寄存器 ............................................................. 40 EQ5_COEF2_LO寄存器 ............................................................ 40 EQ5_COEF3_HI寄存器 ............................................................. 40 EQ5_COEF3_LO寄存器 ............................................................ 40 EQ5_COEF4_HI寄存器 ............................................................. 40 EQ5_COEF4_LO寄存器 ............................................................ 40 EQ6_COEF0_HI寄存器 ............................................................. 40 EQ6_COEF0_LO寄存器 ............................................................ 40 EQ6_COEF1_HI寄存器 ............................................................. 40 EQ6_COEF1_LO寄存器 ............................................................ 40 EQ6_COEF2_HI寄存器 ............................................................. 41 EQ6_COEF2_LO寄存器 ............................................................ 41 EQ7_COEF0_HI寄存器 ............................................................. 41 EQ7_COEF0_LO寄存器 ............................................................ 41 EQ7_COEF1_HI寄存器 ............................................................. 41 EQ7_COEF1_LO寄存器 ....................................................... 41 EQ7_COEF2_HI寄存器........................................................ 41 EQ7_COEF2_LO寄存器 ....................................................... 41 EQ_CTRL1寄存器 ................................................................. 42 EQ_CTRL2寄存器 ................................................................. 42 DRC_CTRL1寄存器 .............................................................. 43 DRC_CTRL2寄存器 .............................................................. 43 DRC_CTRL3寄存器 .............................................................. 44 DRC_CURVE1寄存器 .......................................................... 44 DRC_CURVE2寄存器 .......................................................... 45 DRC_CURVE3寄存器 .......................................................... 45 DRC_CURVE4寄存器 .......................................................... 45 DRC_CURVE5寄存器 .......................................................... 45 DRC_HOLD_TIME寄存器 .................................................. 46 DRC_RIPPLE_CTRL寄存器 ................................................ 46 DRC模式控制寄存器............................................................ 46 FDSP_EN寄存器 .................................................................... 47 SPK_PROT_EN寄存器 ......................................................... 47 TEMP_AMBIENT寄存器..................................................... 47 SPKR_DCR寄存器................................................................. 47 SPKR_TC寄存器 .................................................................... 47 SP_CF1_H寄存器 .................................................................. 47 SP_CF1_L寄存器 ................................................................... 47 SP_CF2_H寄存器 .................................................................. 47 SP_CF2_L寄存器 ................................................................... 48 SP_CF3_H寄存器 .................................................................. 48 SP_CF3_L寄存器 ................................................................... 48 SP_CF4_H寄存器 .................................................................. 48 SP_CF4_L寄存器 ................................................................... 48 SPKR_TEMP寄存器 ............................................................. 48 SPKR_TEMP_MAG寄存器.................................................. 48 MAX_SPKR_TEMP寄存器 .................................................. 48 SPK_GAIN寄存器 ................................................................. 49 SOFT_RST寄存器 .................................................................. 49 应用信息 ....................................................................................... 50 外形尺寸 ....................................................................................... 51 订购指南.................................................................................. 51 修订历史 2012年7月—修订版0:初始版 Rev. 0 | Page 3 of 52 SSM2529 功能框图 SCL/ SDA/ VOLUME VOLUME CONTROL A CONTROL B SDATA LRCLK BCLK DVDD GND I2S PLL VOLUME CONTROL A DIGITAL FILTERS HPF SPKVDD LDO_OUT SUPPLY DETECTOR LDO I2C VOLUME CONTROL B MONO IDAC EQ (7B) –70dB TO +24dB SPKGND 3+2+2 Σ-Δ CLASS-D MODULATOR (MONO) FULL BRIDGE POWER STAGE (STEREO) –70dB TO +24dB OUTP OUTN DRC CLOCKING CONTROL SPEAKER TEMPERATURE ESTIMATION POWER-ON RESET AND UVLO STDBN POP-AND-CLICK SUPPRESSION ADDR/PDM 图1 Rev. 0 | Page 4 of 52 SA_MODE SSM2529 10749-001 MCLK SSM2529 技术规格 标准测试条件:除非另有说明,SPKVDD = 4.2 V;DVDD = 1.8 V;fS = 48 kHz;MCLK = 128 × fS;TA = 25°C; RL = 8 Ω + 33 µH;LP_MODE = 0;0 dB音量控制设置。 性能规格 表1. 参数 器件特性 输出功率 符号 测试条件/注释 POUT f = 1 kHz, BW = 20 kHz RL = 4 Ω, THD = 1%, SPKVDD = 5.0 V RL = 4 Ω, THD = 10%, SPKVDD = 5.0 V RL = 8 Ω, THD = 1%, SPKVDD = 5.0 V RL = 8 Ω, THD = 10%, SPKVDD = 5.0 V RL = 4 Ω, THD = 1%, SPKVDD = 4.2 V RL = 4 Ω, THD = 10%, SPKVDD = 4.2 V RL = 8 Ω, THD = 1%, SPKVDD = 4.2 V RL = 8 Ω, THD = 10%, SPKVDD = 4.2 V RL = 4 Ω, THD = 1%, SPKVDD = 3.6 V RL = 4 Ω, THD = 10%, SPKVDD = 3.6 V RL = 8 Ω, THD = 1%, SPKVDD = 3.6 V RL = 8 Ω, THD = 10%, SPKVDD = 3.6 V RL = 4 Ω, THD = 1%, SPKVDD = 2.5 V RL = 4 Ω, THD = 10%, SPKVDD = 2.5 V RL = 8 Ω, THD = 1%, SPKVDD = 2.5 V RL = 8 Ω, THD = 10%, SPKVDD = 2.5 V POUT = 2 W驱动4 Ω负载,SPKVDD = 5.0 V POUT = 1.4 W驱动8 Ω负载,SPKVDD = 5.0 V,正常工作 POUT = 1.4 W驱动8 Ω负载,SPKVDD = 5.0 V,超低EMI工作 POUT = 1 W驱动8 Ω负载,f = 1 kHz,SPKVDD = 5.0 V POUT = 0.7 W驱动8 Ω负载,f = 1 kHz,SPKVDD = 4.2 V POUT = 0.5 W驱动8 Ω负载,f = 1 kHz,SPKVDD = 3.6 V 效率 η 总谐波失真加噪声 THD + N 平均开关频率 差分输出失调电压 电源抑制比 电源电流 fSW VOOS PSRR (DC) PSRRGSM ISPKVDD 电源电流 IDVDD 输出电压噪声 信噪比 静音衰减 en SNR SPKVDD = 2.5 V至5.0 V VRIPPLE = 100 mV rms(217 Hz,扰动输入) 扰动输入,SPKVDD = 5.0 V 扰动输入,SPKVDD = 4.2 V 扰动输入,SPKVDD = 3.6 V 扰动输入,SPKVDD = 2.5 V 掉电 扰动输入,DVDD = 1.8 V 扰动输入,DVDD = 1.08 V 掉电 f = 20 Hz至20 kHz,扰动输入 A加权参考0 dBFS,SPKVDD = 4.2 V 软静音开启 Rev. 0 | Page 5 of 52 最小值 典型值 最大值 单位 70 100 2.4 3.1 1.4 1.8 1.7 2.2 0.95 1.2 1.2 1.6 0.7 0.9 0.55 0.72 0.32 0.42 91 95 86 0.03 0.03 0.03 280 2.0 80 80 3.0 2.8 2.7 2.4 100 0.6 0.3 2 22 103 W W W W W W W W W W W W W W W W % % % % % % kHz mV dB dB mA mA mA mA nA mA mA µA µV dB dB SSM2529 电源要求 表2. 参数 SPKVDD DVDD 最小值 2.5 1.08 典型值 4.2 1.8 最大值 5.5 1.98 单位 V V 最小值 典型值 0.7 × DVDD −0.3 最大值 3.6 +0.3 × DVDD 1 1 3 3 5 单位 V V µA µA µA µA pF 最小值 最大值 单位 kHz dB kHz kHz dB µs 数字输入/输出 表3. 参数 输入高电压 输入低电压 输入漏电流,高 输入漏电流,低 MCLK输入漏电流,高 MCLK输入漏电流,低 输入电容 符号 VIH VIL IIH IIL IIH IIL 测试条件/注释 不包括MCLK 不包括MCLK和双向引脚 数字插值滤波器 表4. 参数 通带(−3 dB) 通带纹波 过渡带 阻带 阻带衰减 群延迟 模式 48 kHz模式,典型值为48 kHz时 48 kHz模式,典型值为48 kHz时 48 kHz模式,典型值为48 kHz时 48 kHz模式,典型值为48 kHz时 48 kHz模式,典型值为48 kHz时 48 kHz模式,典型值为48 kHz时 系数 0.423 fS 0.5 fS 典型值 20 ±0.03 24 28 0.582 fS 60 14/fS 292 数字时序 所有时序规格均针对串行输入端口的默认设置(I2S模式)。 表5. 限值 参数 主时钟(见图2) tBP tBP 串行端口(见图2) tBIL tBIH tLIS tLIH tSIS tSIH TMIN TMAX 单位 描述 74 148 136 271 ns ns MCLK周期,256 fS模式 MCLK周期,128 fS模式 ns ns ns ns ns ns BCLK低电平脉冲宽度 BCLK高电平脉冲宽度 LRCLK到BCLK上升沿的建立时间 BCLK上升沿到LRCLK的保持时间 SDATA到BCLK上升沿的建立时间 BCLK上升沿到SDATA的保持时间 40 40 10 10 10 10 Rev. 0 | Page 6 of 52 SSM2529 限值 TMIN 参数 I2C端口(见图3) fSCL tSCLH tSCLL tSCS tSCH tDS tSCR tSCF tSDR tSDF tBFT TMAX 单位 描述 400 kHz µs µs µs µs ns ns ns ns ns µs SCL频率(图3未显示) SCL高电平 SCL低电平 建立时间;与重复起始条件相关 保持时间;此周期结束后,产生首次时钟 数据建立时间 SCL上升时间 SCL下降时间 SDA上升时间(图3未显示) SDA下降时间(图3未显示) 总线空闲时间;停止与起始之间的时间 0.6 1.3 0.6 0.6 100 300 300 300 300 0.6 tBIH tBP BCLK tBIL tLIH tLIS LRCLK SDATA LEFT-JUSTIFIED MODE tSIS MSB MSB – 1 tSIH tSIS SDATA I2S-JUSTIFIED MODE MSB tSIH tSIS tSIS MSB LSB tSIH 10749-002 SDATA RIGHT-JUSTIFIED MODE tSIH 图2. 串行输入端口时序 tDS tSCH tSCH SDA tSCR tSCLH tSCS START CONDITION tSCLL tSCF tBFT STOP CONDITION 图3. I 2C端口时序 Rev. 0 | Page 7 of 52 10749-003 SCL SSM2529 绝对最大额定值 除非另有说明,绝对最大额定值相对于25°C而言。 热阻 表6. θJA针对最差条件;即器件焊接在电路板上以实现表贴封装。 参数 SPKVDD电源电压 DVDD电源电压 输入电压(信号源) 静电放电敏感度 存储温度范围 工作温度范围 结温范围 引脚温度(焊接,60秒) 额定值 −0.3 V至+5.5 V −0.3 V至+1.98 V −0.3 V至+3.6 V 4 kV −65°C至+150°C −40°C至+85°C −65°C至+165°C 300°C 表7. 热阻 封装类型 16引脚1.92 mm × 1.94 mm WLCSP封装 θJA 56.1 单位 °C/W ESD警告 ESD(静电放电)敏感器件。 带电器件和电路板可能会在没有察觉的情况下放电。 尽管本产品具有专利或专有保护电路,但在遇到高 注意,超出上述绝对最大额定值可能会导致器件永久性 损坏。这只是额定最值,并不能以这些条件或者在任何其 它超出本技术规范操作章节中所示规格的条件下,推断器 件能否正常工作。长期在绝对最大额定值条件下工作会影 响器件的可靠性。 Rev. 0 | Page 8 of 52 能量ESD时,器件可能会损坏。因此,应当采取适当 的ESD防范措施,以避免器件性能下降或功能丧失。 SSM2529 引脚配置和功能描述 BALL A1 INDICATOR 1 SCL/ VOLUME CONTROL A 2 SDA/ VOLUME CONTROL B 3 SPKVDD 4 OUTP A STDBN SA_MODE ADDR/PDM DVDD LDO_OUT GND SPKGND MCLK SDATA BCLK LRCLK OUTN B C TOP VIEW (BALL SIDE DOWN) Not to Scale (SOLDER BALLS ON OPPOSITE SIDE) 10749-004 D 图4. 引脚配置 表8. 引脚功能描述 引脚编号 A1 A2 A3 A4 B1 B2 B3 B4 C1 C2 C3 C4 D1 D2 D3 D4 引脚名称 SCL/VOLUME CONTROL A SDA/VOLUME CONTROL B SPKVDD OUTP STDBN SA_MODE ADDR/PDM OUTN DVDD LDO_OUT GND SPKGND MCLK SDATA BCLK LRCLK 功能 输入 输入/输出 电源 输出 输入 输入 输入 输出 电源 电源 电源 电源 输入 输入 输入 输入 描述 I2C模式下为I2C时钟/独立模式下为音量控制器A I2C模式下为I2C数据/独立模式下为音量控制器B 2.5 V至5.5 V放大器电源 正输出 掉电控制,低电平有效 独立模式和硬件选择;1 = 独立模式 I2C芯片地址选择/独立模式下为输入接口选择 负输出 数字电源 LDO 输出 模拟地和数字地 放大器地 串行音频接口主时钟和I2S/TDM/PDM通道选择 I2S串行数据/PDM数据 I2S位时钟/PDM时钟 I2S左右帧时钟 Rev. 0 | Page 9 of 52 SSM2529 典型工作特性 100 8Ω + 33µH 10 4Ω + 15µH 10 THD + N (%) THD + N (%) 1 2.5V 0.1 3.6V 5V 0.01 2.5V 1 3.6V 0.1 5V 0.01 0.001 0.01 0.1 1 10 POUT (W) 0.001 0.001 10749-005 0.0001 0.001 0.1 1 10 POUT (W) 图5. 总谐波失真加噪声与输出功率的关系, 驱动8 Ω负载,5.0 V增益设置 100 0.01 10749-008 100 图8. 总谐波失真加噪声与输出功率的关系, 驱动4 Ω负载,3.6 V增益设置 1 4Ω + 15µH 8Ω + 33µH 0.1 2.5V 1 THD + N (%) THD + N (%) 10 3.6V 5V 0.1 1W 500mW 0.01 0.01 0.1 1 10 POUT (W) 0.001 0.01 10749-006 0.001 0.001 10 100 图9. 总谐波失真加噪声与频率的关系, 驱动8 Ω负载,SPKVDD = 5.0 V 100 8Ω + 33µH 10 4Ω + 15µH 10 THD + N (%) 2.5V 1 3.6V 0.1 1 2W 0.1 1W 0.01 0.001 0.001 0.01 0.1 1 POUT (W) 0.01 10 0.001 0.01 500mW 0.1 1 10 FREQUENCY (kHz) 图10. 总谐波失真加噪声与频率的关系, 驱动4 Ω负载,SPVKDD = 5.0 V 图7. 总谐波失真加噪声与输出功率的关系, 驱动8 Ω负载,3.6 V增益设置 Rev. 0 | Page 10 of 52 100 10749-010 5V 10749-007 THD + N (%) 1 FREQUENCY (kHz) 图6. 总谐波失真加噪声与输出功率的关系, 驱动4 Ω负载,5.0 V增益设置 100 0.1 10749-009 250mW 0.01 SSM2529 1 100 8Ω + 33µH 4Ω + 15µH 10 THD + N (%) THD + N (%) 0.1 500mW 125mW 0.01 1 500mW 0.1 250mW 250mW 0.01 0.1 1 10 100 FREQUENCY (kHz) 0.001 0.01 10749-011 1 QUIESCENT CURRENT (mA) THD + N (%) 100 3.4 10 1W 0.1 500mW 0.01 250mW 1 10 100 3.2 3.0 4Ω NO LOAD 2.8 8Ω 2.6 2.4 2.5 10749-012 0.1 FREQUENCY (kHz) 3.0 3.5 4.0 4.5 5.0 SPKVDD (V) 图12. 总谐波失真加噪声与频率的关系, 驱动4 Ω负载,SPVKDD = 3.6 V 100 10 图14. 总谐波失真加噪声与频率的关系, 驱动4 Ω负载,SPVKDD = 2.5 V 4Ω + 15µH 0.001 0.01 1 FREQUENCY (kHz) 图11. 总谐波失真加噪声与频率的关系, 驱动8 Ω负载,SPVKDD = 3.6 V 100 0.1 10749-015 0.001 0.01 10749-014 125mW 图15. 静态电流(功率级)与电源电压的关系 800 8Ω + 33µH 700 QUIESCENT CURRENT (µA) 1 0.1 250mW 125mW 0.01 62.5mW 600 500 400 48kHz 300 24kHz 200 100 0.1 1 10 FREQUENCY (kHz) 100 图13. 总谐波失真加噪声与频率的关系, 驱动8 Ω负载,SPKVDD = 2.5 V 0 1.08 1.18 1.28 1.38 1.48 1.58 1.68 1.78 1.88 DVDD (V) 图16. 静态电流(数字内核)与电源电压的关系 Rev. 0 | Page 11 of 52 1.98 10749-017 8kHz 0.001 0.01 10749-013 THD + N (%) 10 SSM2529 2.0 100 fIN = 1kHz RL = 8Ω + 33µH 4Ω + 15µH 80 2.5V EFFICIENCY (%) OUTPUT POWER (W) 1.5 THD+N = 10% 1.0 THD+N = 1% 5V 3.6V 60 40 0.5 4.0 4.5 5.0 SPKVDD (V) 0 0 0.35 1.6 2.0 2.4 2.8 1.6 3.0 8Ω + 33µH 0.30 POWER SUPPLY CURRENT (A) 2.5 OUTPUT POWER (W) 1.2 图20. 效率与输出功率的关系,驱动4 Ω负载 fIN = 1kHz RL = 4Ω + 15µH 2.0 0.8 POUT (W) 图17. 最大输出功率与电源电压的关系,RL 为8 Ω 3.0 0.4 10749-021 3.5 10749-022 3.0 10749-018 0 2.5 10749-023 20 THD+N = 10% 1.5 THD+N = 1% 1.0 0.5 5V 3.6V 0.25 2.5V 0.20 0.15 0.10 0.05 3.0 3.5 4.0 4.5 5.0 SPKVDD (V) 0 10749-019 0 2.5 0 0.2 0.4 0.6 0.8 1.0 1.2 1.4 POUT (W) 图21. 电源电流与输出功率的关系,RL 为8 Ω 图18. 最大输出功率与电源电压的关系,RL 为4 Ω 0.7 100 4Ω + 15µH 2.5V 3.6V 80 5V 3.6V 60 40 20 0.5 5V 0.4 2.5V 0.3 0.2 0.1 8Ω + 33µH 0 0 0.3 0.6 0.9 1.2 POUT (W) 1.5 10749-020 EFFICIENCY (%) POWER SUPPLY CURRENT (A) 0.6 0 0 0.5 1.0 1.5 2.0 2.5 POUT (W) 图22. 电源电流与输出功率的关系,RL 为4 Ω 图19. 效率与输出功率的关系,驱动8 Ω负载 Rev. 0 | Page 12 of 52 SSM2529 –20 –10 –20 –40 –30 –60 PSRR (dB) OUTPUT SPECTRUM (dBV) 0 5V 3.6V 2.5V 8Ω + 33µH –80 –100 –120 –50 SPKVDD = 2.5V –60 –70 –140 SPKVDD = 5V –80 –160 –90 0.1 1 FREQUENCY (kHz) 10 100 10749-024 –180 0.01 –40 图23. 输出频谱与频率的关系(FFT,100 mW输出功率驱动8 Ω负载) Rev. 0 | Page 13 of 52 –100 0.01 SPKVDD = 3.6V 0.1 1 FREQUENCY (kHz) 图24. PSRR与频率的关系 10 100 10749-025 0 SSM2529 工作原理 概述 内部时钟发生器 SSM2529是一款完全集成的单声道数字开关音频放大器。 它接收数字音频输入,并利用内部功率级产生PDM差分开 关输出。该器件内置过温和过流保护功能。SSM2529还内 置软开启和软关闭功能,从而抑制爆音和咔嚓声。可通过 I2C端口对该器件的寄存器控制进行编程。 数字内核时钟可以直接从外部时钟获得,也可以由PLL 产生。用于DSP、串行端口和转换器的时钟从内核时钟 获得。内核时钟速率始终是器件所用采样速率的整数倍。 时钟产生模块由数字PLL和模拟PLL构成。模拟PLL可以接 受8 MHz至27 MHz范围内的输入频率。为支持较低的频率 (8 kHz至8 MHz),芯片提供了一个数字PLL。它可以将输入 时钟频率提高2N倍,其中N = 1至10。 主时钟 在主机模式下,内置PLL可提供主时钟。在从机模式下, SSM2529通过MCLK或BCLK输入引脚接收外部时钟。外部 时钟必须与串行接口上的输入数字音频完全同步。 SSM2529的内部时钟始终以5.6448 MHz到8.192 MHz的频率 工作,具体取决于输入采样速率。有如下三个方案可以为 器件提供主时钟: 图25给出了时钟产生框图。 对于数字PLL,源时钟由DPLL_REF_SEL位(寄存器0x08)选 择,DPLL输入与输出时钟之间的频率关系由DPLL_NDIV 位决定。 APLL输入与输出之间的频率关系如下: • 使用内置PLL产生的时钟 • 使用BCLK引脚 • 使用MCLK引脚 fPLL = fIN ×(R + (N/M))/X 其中,R、N、M和X由对应的PLL寄存器(寄存器0x09至 0x0D)定义。 MCLK选项可以利用内置PLL或BCLK引脚产生内部时钟, 只要提供时钟的速率与MCLK引脚要求的速率相同。将寄 存器0x0E的PLLEN位置1即可使能此选项。这种情况下, 无需向MCLK引脚提供主时钟,从而又可以减少一个来自 音频源的引脚连接。如果使用MCLK引脚,可以将不同倍 数的采样频率用于MCLK。所有可用选项和设置参见表48。 SSM2529进入掉电状态后,可以关闭此时钟以进一步节省 系统功耗。然而,为使音频放大器工作,MCLK必须存在。 输入MCLK速率由寄存器0x00的MCS位设置决定。更多信 息请参见表48。 数字输入串行音频接口 SSM2529包括一个标准串行音频接口,它只能用作从机。 该接口支持I2S、左对齐、右对齐、PCM/TDM或PDM输入 格式。数据位数只能在右对齐模式下设置。 CLOCK HIGHER THAN 8MHz APLL ÷X ×(R + N/M) 44.4kHz × 1024/ 48kHz × 1024 LRCLK/BCLK ×2N N = 1 TO 10 CLK_IN × 2N 图25. 时钟产生功能框图 Rev. 0 | Page 14 of 52 ANALOG PLL DIGITAL PLL 10749-029 CLK_IN SSM2529 在独立模式下,如果ADDR引脚连接到DVDD,或者在I C 模式下,如果PDM_MODE位(寄存器0x01的位7)设为1,则 SSM2529以PDM模式工作。在PDM模式下,SDATA引脚接 收1位PDM输入并送至DAC,BCLK引脚提供系统时钟以登 记输入数据。PDM数据输入直接登记在各时钟沿上。 2 3 dB截止频率可通过HPFCUT位(寄存器0x15的位[5:2])在50 Hz 到750 Hz范围内选择。 10 0 –10 (dBFS) 在独立模式或I2C模式下,将BCLK_EDGE位(寄存器0x03的 位0)置1,便可将左声道或右声道数据记录在BCLK上升沿 或下降沿。 当器件处于独立模式且选择PDM接口时,将MCLK引脚拉 至逻辑低电平便可将左声道数据(L数据)记录在BCLK上升 沿,将右声道数据(R数据)记录在BCLK下降沿。当MCLK 引脚连接到逻辑高电平时,R数据记录在BCLK上升沿,L 数据记录在BCLK下降沿。 on 当该器件处于I2C PDM模式时,如果BCLK_EDGE = 0,则L 数据记录在BCLK上升沿,R数据记录在BCLK下降沿。如 果BCLK_EDGE = 1,则L数据记录在BCLK下降沿,R数据记 录在BCLK上升沿。 限值 TMIN TMAX 10 10 10 7 单位 ns ns ns ns 描述 时钟下降时间 时钟上升时间 数据建立时间 数据保持时间 BCLK –40 –50 –60 0 100 200 300 400 500 600 700 800 900 1000 FREQUENCY (kHz) 图27. 经过HPFCUT调整的高通滤波器响应 表10. HPF_CTRL寄存器 D7 D6 保留 D5 D4 D3 HPFCUT D2 D1 HPFOR 位的名称 HPFCUT[3:0] 描述 HPF截止频率选择 设置 参见表66 HPFOR HPF模式选择 HPFEN HPF使能 0: 音频模式 (截止频率为3.7 Hz) 1: 应用模式 (截止频率可选) 0: 禁用 1: 使能 tSETUP R DATA L DATA D0 HPFEN 完全可编程的七频段均衡器 10749-100 SDATA R DATA 可编程七频段均衡器由5个双二阶滤波器(频段1至频段5)和 2个一阶IIR滤波器(频段6和频段7)组成。图28显示了系统 功能框图。 图26. PDM输入格式 高通滤波器 音频处理模块包含一个可配置的一阶高通滤波器。高通滤 波器使能时,器件会连续计算直流值并从输入信号中扣除。 将HPFOR(寄存器0x15的位1)置1,可以存储最后计算的直 流值。高通滤波器禁用时,仍会从输入信号中扣除存储 的值,直到HPFOR清0。 根据HPF_CTRL寄存器的配置,高通滤波器可以在音频模 式或应用模式下工作。在音频模式下,当采样速率为48 kHz 时,高通滤波器的3 dB截止频率为3.7 Hz。在应用模式下, BIQUAD1 BIQUAD2 BIQUAD3 BIQUAD4 所有滤波器系数都可以通过相应的寄存器进行编程。不需 要全部5个中频频段时,可以将该滤波器组配置为其它滤 波器,如去加重和陷波滤波器等。 要用作七频段均衡器,两个一阶IIR滤波器通常配置为一个 低通斜率滤波器和一个高通斜率滤波器,双二阶滤波器则 配置为峰值滤波器。利用系数寄存器,可以对斜率滤波器 的截止频率和峰值增益以及峰值滤波器的中心频率和带宽 进行编程。对于200 Hz以下的频段,建议使用低通斜率滤 波器。 BIQUAD5 SEVEN-BAND EQUALIZER 图28. 系统框图 Rev. 0 | Page 15 of 52 FIRST ORDER IIR 1 FIRST ORDER IIR 1 10749-031 tHOLD L DATA –30 表11. HPF_CTRL寄存器位功能描述 表9. PDM时序参数 参数 tFALL tRISE tSETUP tHOLD –20 10749-030 PDM模式设置和控制 SSM2529 表14. EQ_CTRL1寄存器位功能描述 普通双二阶滤波器的传递函数为: P0 + P1× Z −1 + P2 × Z −2 1 − D1 × Z −1 − D2 × Z −2 一阶IIR滤波器的传递函数为: H(z) = P0 + P1× Z −1 1 − D1 × Z −1 正常模式下,支持的系数范围为−4至+4左右。对于均衡器 模式,当输入采样速率为48 kHz时,该范围意味着截止和 中心频率可以在40 Hz至12 kHz范围内变化,峰值增益可以 在−18 dB至+18 dB范围内变化。 寄存器0x54的EQ_FORMAT位定义系数格式。默认值为0, 对应的格式为Q3.13。此位设为1时,系数范围更大(−8至+8 左右),因而增益缩放范围也更大。 该器件支持在线系数更新。如果滤波器组系数在EQ工作时更 新,应在写入系数后将EQ_UPD位设为1。完成系数更新程序 大约需要0.05 ms。EQ_CTRL1寄存器的只读位EQ_UPDING 代表系数更新状态。如果在此期间移除系统时钟,更新程 序将无法完成,必须将EQ_UPD_CLR位设为1以取消此次 更新。 为了降低功耗,可以禁用滤波器组,所有7个频段都可以 单独旁路。对应的位是寄存器0x55中的EQEN和EQBP1至 EQBP7。 表12. EQ系数寄存器 寄存器 地址 0x16 0x17 0x18 0x19 0x1A 0x1B ... 0x52 0x53 寄存器名称 EQ1_COEF0_HI[15:8] EQ1_COEF0_LO[7:0] EQ1_COEF1_HI[15:8] EQ1_COEF1_LO[7:0] EQ1_COEF2_HI[15:8] EQ1_COEF2_LO[7:0] ... EQ7_COEF2_HI[15:8] EQ7_COEF2_LO[7:0] 描述 EQ频段1,系数0 MSB EQ频段1,系数0 LSB EQ频段1,系数1 MSB EQ频段1,系数1 LSB EQ频段1,系数2 MSB EQ频段1,系数2 LSB ... EQ频段7,系数2 MSB EQ频段7,系数2 LSB 位的名称 EQ_RESERVED EQ_UPDING 描述 保留 EQ系数更新标志 设置 EQ_UPD_CLR EQ系数更新清零 0: 正常工作 1: 中断系数更新 EQ_FORMAT EQ系数格式选择 0: 正常 1: 大增益 EQ_UPD EQ系数寄存器更新 标志 1: 更新 0: 无 表15. EQ_CTRL2寄存器 D7 EQEN D3 EQ_ UPDING D5 EQBP6 D4 EQBP5 D3 EQBP4 D2 EQBP3 D1 EQBP2 位的名称 EQEN 描述 EQ使能 设置 0: EQ禁用 1: EQ使能 EQBP7 EQ使能时EQ频段7 旁路 0: 不旁路 1: 旁路EQ频段7 EQBP6 EQ使能时EQ频段6 旁路 0: 不旁路 1: 旁路EQ频段6 EQBP5 EQ使能时EQ频段5 旁路 0: 不旁路 1: 旁路EQ频段5 EQBP4 EQ使能时EQ频段4 旁路 0: 不旁路 1: 旁路EQ频段4 EQBP3 EQ使能时EQ频段3 旁路 0: 不旁路 1: 旁路EQ频段3 EQBP2 EQ使能时EQ频段2 旁路 0: 不旁路 1: 旁路EQ频段2 EQBP1 EQ使能时EQ频段1 旁路 0: 不旁路 1: 旁路EQ频段1 D0 EQBP1 各EQ频段的典型特性如图29至图36所示。 15 10 D2 EQ_UPD_ CLR D1 EQ_ FORMAT D0 EQ_ UPD 5 GAIN (dBFS) D6 D5 D4 EQ_RESERVED D6 EQBP7 表16. EQ_CTRL2寄存器位功能描述 表13. EQ_CTRL1寄存器 D7 0: EQ系数更新 1: 无 0 –5 –10 –15 1k 10k 100k 1M 10M FREQUENCY (Hz) 图29. 不同带宽设置的低通缓和滤波器频率响应 Rev. 0 | Page 16 of 52 100M 10749-101 H(z) = 15 10 10 5 5 0 0 –5 –5 –10 –10 –15 1k 10k 100k 1M 10M 100M FREQUENCY (Hz) –15 1k 10k 100k 1M 10M 100M FREQUENCY (Hz) 图30. 不同增益设置的低通缓和滤波器频率响应 10749-033 GAIN (dBFS) 15 10749-032 GAIN (dBFS) SSM2529 图33. 不同增益设置的峰值滤波器频率响应 15 20 10 10 0 GAIN (dBFS) GAIN (dBFS) 5 0 –5 –10 –20 –30 –40 –10 1M 10M 100M FREQUENCY (Hz) –60 1k 10 5 5 GAIN (dBFS) 10 0 –5 –10 –10 1M 10M FREQUENCY (Hz) 10M 100M 0 –5 100M 10749-103 GAIN (dBFS) 15 100k 1M 图34. 陷波滤波器响应(A0 = +1982至+2048,A1 = −2041至+2048, 带宽 = 251 Hz,中心频率 = 631 Hz) 15 10k 100k FREQUENCY (Hz) 图31. 不同中心频率的峰值滤波器频率响应 –15 1k 10k 10749-034 100k –15 1k 10k 100k 1M 10M 100M FREQUENCY (Hz) 图35. 不同带宽设置的高音频段滤波器频率响应 图32. 不同带宽设置的峰值滤波器频率响应 Rev. 0 | Page 17 of 52 10749-104 10k 10749-102 –15 1k –50 SSM2529 15 整体DRC特性如图37所示。使用多个阈值电平(折合到输入 端):限幅器阈值(LT)、压缩器阈值(CT)、扩展器阈值 (ET)、噪声门阈值(NT)、最大输出信号幅度(SMAX)和最小 输出信号幅度(SMIN)。对应的位分别是寄存器0x59至0x5D 中 的 DRC_LT、 DRC_CT、 DRC_ET、 DRC_NT、 DRC_SMAX和DRC_SMIN。 10 GAIN (dBFS) 5 0 NT –5 ET CT LT POINT1 (LT, SMAX) –10 SMAX 1M 10M 100M 图36. 不同增益设置的高音频段滤波器频率响应 POINT2 (CT, CT) POINT3 (ET, ET) 动态范围控制 动态范围控制功能用于改变(通常是降低)音频信号的动态 范围,以便让人听到高音信号而不觉得刺耳,同时仍能听 见弱音信号。此外,非常强的信号和非常弱的信号通常是 用不同的方法进行处理,以便保持出色的整体音质。DRC 功能包括: • • • • LIMITER COMPRESSOR EXPANDER NOISE GATE SMIN POINT4 (NT, SMIN) INPUT 10749-036 100k FREQUENCY (Hz) OUTPUT 10k 10749-035 –15 1k LINEAR WITHOUT DRC WITH DRC 图37. DRC输入/输出关系 限幅器 压缩器 扩展器 噪声门 DRC模式控制 寄 存 器 0x60的 DRC_EN位 控 制 DRC。 将 寄 存 器 0x60的 NG_EN位设为1,可以禁用噪声门功能。 当信号电平在中间时,动态范围不改变。这些功能可以单 独使能或禁用。 限幅器 如果输入音频样本很大,输出将被箝位在预定电平,从而 不至于使扬声器过驱。 表17. DRC模式控制寄存器 D7 VBAT_ EN D6 LIM_ SRC D5 LIM_ EN D4 COMP_ EN 描述 VBAT跟踪使能 LIM_SRC 限幅器来源选择 LIM_EN 限幅器使能 COMP_EN 压缩器禁用 当输入信号电平很小且在预定上下边界以内时,可使用扩 展器来提高信号动态范围。这有助于提高弱信号时的声音 响度。 EXP_EN 扩展器使能 NG_EN 噪声门使能 噪声门 DRC_EN DRC使能 压缩器 当输入电平很大且在预定边界以内时,可使用压缩器来降 低信号动态范围。这有助于降低高信号电平时的声音响度。 D2 NG_EN D1 D0 DRC_EN 表18. DRC模式控制寄存器的位功能描述 位的名称 VBAT_EN 如果使能了ADC功率跟踪功能,最大输出电平将自动设定 为与扬声器SPKVDD功率对应的电平。 D3 EXP_EN 扩展器 信号电平低于预定阈值电平时,将被当作噪声处理,此时 输出为0。 Rev. 0 | Page 18 of 52 设置 0: 禁用 1: 使能 0: 峰值 1: RMS 0: 禁用 1: 使能 0: 禁用 1: 使能 0: 禁用 1: 使能 0: 禁用 1: 使能 0: 禁用 1: 使能 SSM2529 静态曲线 图38是DRC功能的高级系统框图。 DELAY yL(n) 图38. DRC功能框图 电平测量 DRC电平测量包括峰值和rms值测量。影响峰值测量的参 数是启动时间和释放时间(AT和RT)。影响rms测量的参数 是均值时间(TAV)。启动时间的变化范围是0 ms到1.536 s; 释放时间和均值时间的变化范围是0 ms到24.576 s。对应的 位分别是寄存器0x56和0x57中的PEAK_ATT、PEAK_REL 和DRCLELTAV。 表19. DRC_CTRL1寄存器 D7 D6 D5 保留 D4 D3 D2 D1 D0 DRCLELTAV[3:0] 图39给出了这种静态曲线的一个例子,它显示了输入和输 出信号电平。蓝线显示一种线性关系,输出动态范围与输 入动态范围相同。红线显示输出动态范围与输入动态范围 不同。此外,该曲线表明:当输入信号较低时,信号动态 范围较大。 RELATIONSHIP BETWEEN INPUT AND OUTPUT WITHOUT DRC RELATIONSHIP BETWEEN INPUT AND OUTPUT WITH DRC 0 –10 –20 描述 DRC rms检波器 均值时间 设置 0000: 0 ms 0001: 0.075 ms 0011: 0.30 ms(默认值) 1111: 24.576 sec D4 PEAK_REL[3:0] –60 –70 SMIN NT –90 –80 ET –70 –60 –50 CT –40 –30 LT –20 –10 0 INPUT (dBFS) 图39. DRC输出与输入的关系 图40显示不同输入信号电平时的增益值。 0 D3 D2 D1 PEAK_REL[3:0] 表22. DRC_CTRL2寄存器位功能描述 位的名称 PEAK_ATT[3:0] ET –50 –100 –100 描述 DRC峰值检波器 启动时间 DRC峰值检波器 衰减时间 设置 0000: 0 ms 0001: 0.09 ms 0010: 0.19 ms 0011: 0.37 ms 0100: 0.75 ms 0101: 1.5 ms 0110: 3.0 ms 0111: 6.0 ms … 1111: 1.536 sec 0000: 0 ms 0001: 1.5 ms 0010: 3 ms 0011: 6 ms 0100: 12 ms … 1111: 24.576 sec –10 D0 DRC GAIN –20 DRC GAIN (dBFS) D6 D5 PEAK_ATT[3:0] CT –90 表21. DRC_CTRL2寄存器 D7 –40 –80 表20. DRC_CTRL1寄存器位功能描述 位的名称 DRCLELTAV[3:0] –30 SMAX –30 –40 –50 –60 –70 –80 –90 –100 –100 NT –90 –80 –70 ET –60 –50 CT –40 –30 INPUT (dBFS) LT –20 –10 0 10749-039 xL(n) GAIN SMOOTH 10749-038 STATIC CURVE DRC OUTPUT (dBFS) DELAY LEVEL MEASUREMENT 静态曲线是DRC内核功能,用于定义目标输入和输出关系。 DRC模块的作用是找到不同信号电平对应的适当增益值。 为了改变原始音频信号的动态范围,增益值随着输入信号 电平而变化。 yR(n) 10749-037 xR(n) 图40. DRC增益与输入的关系 DRC静态曲线功能 图39和图40使用了多个阈值电平(折合到输入端):限幅器 阈值(LT)、压缩器阈值(CT)、扩展器阈值(ET)、噪声门阈 值(NT)、最大输出信号幅度(SMAX)和最小输出信号幅度 (SMIN)。 对 应 的 位 分 别 是 寄 存 器 0x59至 0x5D中 的 DRC_LT、DRC_CT、DRC_ET、DRC_NT、DRC_SMAX和 DRC_SMIN。 Rev. 0 | Page 19 of 52 SSM2529 表23. DRC_CURVE1寄存器 D7 保留 D6 D5 表31. DRC_CURVE5寄存器 D4 D3 D2 DRC_LT[6:0] D1 D0 D7 D6 D5 保留 D4 D3 D2 D1 D0 DRC_SMIN[3:0] 表24. DRC_CURVE1寄存器位功能描述 表32. DRC_CURVE5寄存器位功能描述 位的名称 DRC_LT[6:0] 位的名称 DRC_SMIN[3:0] 描述 DRC限幅器阈值 设置 0000000: +6 dB 0000001: +5.5 dB −0.5 dB步进至 1010000: −35 dB D6 D5 D4 D3 D2 DRC_CT[6:0] D1 D0 静态曲线功能计算的增益乘以输入信号之前,应使其平滑 以确保它不会快速改变,否则可能会引起噪声。 表26. DRC_CURVE2寄存器位功能描述 位的名称 DRC_CT[6:0] 描述 DRC压缩器阈值 增益平滑受启动和衰减时间参数影响。启动时间的变化范 围是0 ms到1.536 s;衰减时间的变化范围是0 ms到24.576 s。 对应的位分别是寄存器0x58中的DRC_ATT和DRC_DEC。 设置 0000000: +6 dB 0000001: +5.5 dB −0.5 dB步进至 1010000: −35 dB 表33. DRC_CTRL3寄存器 D7 表27. DRC_CURVE3寄存器 D7 保留 D6 D5 D4 D3 D2 DRC_SMAX[6:0] D1 D0 描述 DRC最大输出信号幅度 D6 D5 DRC_ATT[3:0] D4 位的名称 DRC_ATT[3:0] 描述 DRC启动时间 DRC_DEC[3:0] DRC衰减时间 设置 0000000: +6 dB 0000001: +5.5 dB −0.5 dB步进至 1010000: −35 dB 表29. DRC_CURVE4寄存器 D7 D6 D5 DRC_NT[3:0] D4 D3 D2 D1 D0 DRC_ET[3:0] 表30. DRC_CURVE4寄存器位功能描述 位的名称 DRC_NT[3:0] 描述 DRC噪声门阈值 DRC_ET[3:0] DRC扩展器阈值 D3 D2 D1 D0 DRC_DEC[3:0] 表34. DRC_CTRL3寄存器位功能描述 表28. DRC_CURVE3寄存器位功能描述 位的名称 DRC_SMAX[6:0] 设置 0000: −51 dB 0001: −54 dB −3 dB步进至 1111: −96 dB DRC增益平滑 表25. DRC_CURVE2寄存器 D7 保留 描述 DRC最小输出信号电平 设置 0000: −51 dB 0001: −54 dB −3 dB步进至 1111: −96 dB 0000: −36 dB 0001: −39 dB −3 dB步进至 1111: −81 dB Rev. 0 | Page 20 of 52 设置 0000: 0 ms 0001: 0.1 ms 0010: 0.19 ms 0011: 0.37 ms 0100: 0.75 ms 0101: 1.5 ms 0110: 3 ms 0111: 6 ms … 1111: 1.536 sec 0000: 0 ms 0001: 1.5 ms 0010: 3 ms 0011: 6 ms 0100: 12 ms … 1111: 24.576 sec SSM2529 DRC保持时间 DRC使用两类保持时间。一类在正常模式下使用,防止计 算的增益提高过快;另一类在DRC从扩展器模式变为噪声 门模式期间使用,防止DRC过快进入噪声门。寄存器0x5E 的DRCHTNOR和DRCHTNG位设置使用何种类型。 表35. DRC_HOLD_TIME寄存器 D7 D6 D5 D4 DRCHTNG[3:0] D3 D2 D1 D0 DRCHTNOR[3:0] 表36. DRC_HOLD_TIME寄存器位功能描述 位的名称 DRCHTNG[3:0] 位的名称 用于噪声门的DRC 保持时间 DRCHTNOR[3:0] 用于正常工作的 DRC保持时间 设置 0000: 0 ms 0001: 0.67 ms xxxx:时间加倍 0111: 42.67 ms(默认) 1111: 43.7 sec 0000: 0 ms 0001: 0.67 ms 0010: 1.33 ms 0011: 2.67 ms 0100: 5.33 ms …. 1111: 43.7 sec 增益纹波消除 在该热模型中,R1、R2、C1和C2是温度系数,从扬声器 特 性 测 量 获 得 , 并 通 过 I2C控 制 寄 存 器 0x84至 0x8B (SP_CF1_H、 SP_CF1_L、 SP_CF2_H、 SP_CF2_L、 SP_CF3_H、SP_CF3_L、SP_CF4_H和SP_CF4_L)设置。 所需的其它关键参数包括:环境温度、扬声器的直流电阻 和音圈材料的温度系数。这些参数由寄存器0x81至0x83 (TEMP_AMBIENT、SPKR_DCR和SPKR_TC)设置。 将扬声器保护使能位(寄存器0x80的SP_EN)置1以运行热模 型之后,扬声器音圈温度状态和磁铁温度状态便可通过I2C 读 取 SPKR_TEMP寄 存 器 (寄 存 器 0x8C)和 SPKR_TEMP_ MAG寄存器(寄存器0x8D)获得。用户利用MAX_SPKR_ TEMP寄存器(寄存器0x8E)设置音圈温度阈值(增益降低发 生前的扬声器音圈最高温度)。如果超过此阈值,输出音量 将根据SP_AR位(扬声器保护增益降低启动速率,寄存器 0x8F的位[7:4])和SP_RR位(扬声器保护增益降低释放速率, 寄存器0x8F的位[3:0])设置的速度降低。 电源 SSM2529有两个内部电源必须提供:SPKVDD和DVDD。 SPKVDD电源为MOSFET的全桥功率级及其相关的驱动、 控制、保护电路供电。SPKVDD工作电压为2.5 V至5.5 V, 必须存在才能获得音频输出。降低SPKVDD电源可降低输 出功率和功耗,但不影响音频性能。 由于电平测量检测到的峰值/rms值存在一定的摆幅,因此 施加于输入信号的增益会有一些纹波,导致对输出信号进 行调制。纹波消除功能可抑制此效应。纹波阈值由寄存器 0x5F的DRCRRH位定义。 DVDD为数字逻辑和模拟元件供电。DVDD工作电压为 1.08 V至1.98 V,必须存在才能写入I2C或获得音频输出。降 低该电源电压可降低功耗,但也会导致音频性能降低。 表37. DRC_RIPPLE_CTRL寄存器 功耗控制 D7 D6 D5 D4 保留 D3 D2 D1 D0 DRCRRH[1:0] 表38. DRC_RIPPLE_CTRL寄存器位功能描述 位的名称 DRCRRH[1:0] 描述 DRC纹波消除阈值 设置 00: 0 dB 01: 0.28 dB 10: 0.47 dB 11: 0.75 dB(默认) 扬声器保护 该IC包含一个扬声器温度预测模块,用于保护扬声器。当 工作功率高于额定功率时,音圈会过热,这可能导致扬声 器受损。扬声器的热时间常数一般较长,音圈约为1秒, 内核约为60秒。它可以处理瞬时功率尖峰,防止过热,但 不能处理持续高功率。当扬声器的温度超过用户设定的温 度阈值时,该IC的扬声器保护功能可以降低音量,同时保 持扬声器的最大功率不变。温度预测方法基于扬声器的通 用热模型。 SSM2529提供多种可编程掉电模式,这些模式通过第一个 I2C寄存器(寄存器0x00,上电/复位控制)进行设置。默认情. 况下,IC设置为软件掉电,这是I2C可编程的主机掉电模 式。在软件掉电模式=下,仅I2C功能有效。 SSM2529还具有智能掉电特性,当使能时,它会监控输入 数字音频。如果连续1024个音频样本为0,则无论采样速 率为何值,它都会将IC置于智能掉电状态。这种状态下, 除I2S和I2C端口外的所有电路都被置于低功耗状态。接收到一 个非零输入时,SSM2529退出此状态,恢复正常工作。 Rev. 0 | Page 21 of 52 SSM2529 上电复位/电压监控器 SSM2529内置上电复位和电压监控电路。在初始上电期 间,此电路为所有电路提供内部复位信号。它还监控IC的 电源,使输出静音,并在电压降至最低工作电压以下时发 出复位信号。这是为了确保器件不因低压工作而受损,而 且几乎在任何断电情况下都不会出现爆音。 SDA和SCL的各自线路上必须连接一个2.2 kΩ上拉电阻。这 些信号线上的电压不得高于3.6 V。 表40. I2C地址字节格式 Bit 0 0 Bit 1 1 Bit 2 1 Bit 3 0 Bit 4 1 Bit 5 0 Bit 6 0 Bit 7 R/W 寻址 独立模式 SA_MODE引脚被拉高时,SSM2529可以独立工作,不受 任何I2C控制。这种模式下,自动采样速率检测和智能掉电 一直使能。音量控制A和音量控制B可以通过SCL和SDA引 脚控制。 在独立模式下,DRC功能禁用。EQ和HPF也禁用。ADDR = 1时,输入接口为PDM。其它情况下,可以通过MCLK选 择I2S和TDM串行接口格式。独立模式下的工作时钟由内部 PLL产生。 R/W位决定数据的方向。如果第一个字节的LSB为逻辑0, 则意味着主机将信息写入外设,而逻辑1则意味着主机将 在写入子地址并重复起始地址之后从外设读取信息。数据 传输将持续到发生停止条件。停止条件是指在SCL处于高 电平时,SDA上发生低电平至高电平跃迁。图3给出了I2C 端口的时序。 表39. 独立模式引脚配置 常规工作引脚 SCL SDA STDBN ADDR BCLK MCLK 开始时,I2C总线上的各器件均处于空闲状态,并监控SDA和 SCL线有无起始条件和适当的地址。I2C主机通过建立起始 条件而启动数据传输;起始条件要求SDA发生高低转换, 同时SCL保持高电平。这表示随后将出现地址/数据流。总 线上的所有器件都对起始条件做出响应,并对接下来的8 个位(7位地址加R/W位)以MSB优先方式移位。在第9个时 钟脉冲期间,能够识别所发送地址的器件通过将数据线拉 低来做出响应。SSM2529的器件地址为0x34。第9位称为应 答位。此时,所有其它器件从总线退出,返回空闲状态。 SA_MODE = 1 音量控制A 音量控制B 0: 关断/静音 1: 正常工作 1: PDM 0: I2S/TDM 0: PLL提供16 BCLK周期 1: PLL提供32 BCLK周期 时钟:片外提供32 BCLK周期 0: I2S (ADDR = 0)或PDM左声道(ADDR = 1) 1: TDM (ADDR = 0)或PDM右声道(ADDR = 1) I2C端口 SSM2529支持2线串行(I2C兼容)微处理器总线驱动多个外 设。两个引脚——串行数据(SDA)和串行时钟(SCL)——承 载SSM2529与系统I2C主控制器之间的信息。SSM2529始终 是总线上的从机,意味着它不能启动数据传输。每个从机 都通过一个唯一的地址识别。表40显示了地址字节的格式。 地址存在于I2C写操作的前7位。此字节的LSB设置读或写 操作。逻辑电平1对应于读操作,逻辑电平0对应于写操作。 完整字节地址如图41所示,子地址会在字边界处自动递 增,可以用于将大量数据写入相邻的存储器位置。这种递 增在单字写入后自动发生,除非遇到停止条件。数据传输 总是由停止条件终止。 数据传输过程中的任何阶段都可以检测停止和起始条件。 如果这些条件的置位打破了正常的读写操作顺序, SSM2529将立即跳出到空闲状态。在SCL高电平期间,只 应发送一个起始条件或一个停止条件,或者先发送单一停 止条件,再发送单一起始条件。如果发送的子地址无效, SSM2529不会发送应答,而是直接返回到空闲状态。在自 动递增模式下,如果超过最高子地址,则器件会采取以下 其中一种措施。在读取模式下,SSM2529输出最高子地址 寄存器的内容,直到主机发送不应答,表示读取结束。在 SCL的第9个时钟脉冲期间,如果SDA线未被拉低,即构成 不应答。在写入模式下,SSM2529不会将无效字节的数据 载入任何子地址寄存器,而是发送不应答,然后返回空闲 状态。 Rev. 0 | Page 22 of 52 SSM2529 I2C读和写操作 一个重复起始命令,然后再发送R/W位设置为1(表示读操 作)的芯片地址字节。这将导致SSM2529 SDA反向,并开始 向主机回传数据。然后,主机在每第9个脉冲做出响应, 向SSM2529发送应答脉冲。 表42给出了单字写操作的时序。在每第9个时钟脉冲, SSM2529都会通过拉低SDA来发送应答。 表43显示了突发模式写序列的时序,该示例的目标寄存器 为两字节。每写完一个字节后,SSM2529知道应递增其子 地址寄存器,因为请求的子地址对应于一字节字长的寄存 器或存储器区域。 表42至表45使用表41所示的缩写。 表41. 表42至表45中的符号 符号 S P AM AS 单字读操作的时序如表44所示。注意第一个R/W位为0, 表示写操作。这是因为仍然需要写入子地址,以便设置内 部地址。在SSM2529确认接收到子地址后,主机必须发送 含义 起始位 停止位 主机应答 从机应答 SCK SDA R/W START BY MASTER ACK ACK FRAME 2 SUBADDRESS BYTE FRAME 1 CHIP ADDRESS BYTE SCK (CONTINUED) ACK ACK FRAME 3 DATA BYTE 1 STOP BY MASTER FRAME 4 DATA BYTE 2 10749-040 SDA (CONTINUED) 图41. I 2C读/写时序 表42. 单字I2C写格式 S IC地址(7位) R/W = 0 AS 子地址(8位) AS AS AS P 数据字节1(8位) 表43. 突发模式I2C写格式 S 芯片地址,R/W = 0 AS 子地址 数据字1 AS 数据字2 … P 表44. 单字I2C读格式 S 芯片地址,R/W = 0 AS 子地址 AS S 芯片地址,R/W = 1 AS 数据字节1 AM 数据字节N P AM P 表45. 突发模式I2C读格式 S 芯片地址,R/W = 0 AS 子地址 AS S 芯片地址,R/W = 1 Rev. 0 | Page 23 of 52 AS 数据字1 … SSM2529 寄存器汇总 SSM2529包含18个8位寄存器,可通过I2C端口对其进行访问。控制寄存器映射参见表46。表47至表159详细说明了寄存器设置。 表46. 十六 进制 00 01 02 03 04 05 06 07 08 09 0A 0B 0C 0D 0E 0F 10 14 15 16 17 18 19 1A 1B 1C 1D 1E 1F 20 21 22 23 24 25 26 27 28 29 2A 2B 2C 2D 2E 2F 30 31 32 33 34 35 36 名称 位 PWR_CTRL SYS_CTRL SAI_FMT1 SAI_FMT2 Channel mapping control VOL_BF_FDSP VOL_AF_FDSP Volume and mute control DPLL_CTRL APLL_CTRL1 APLL_CTRL2 APLL_CTRL3 APLL_CTRL4 APLL_CTRL5 APLL_CTRL6 FAULT_CTRL1 FAULT_CTRL2 DEEMP_CTRL HPF_CTRL EQ1_COEF0_HI EQ1_COEF0_LO EQ1_COEF1_HI EQ1_COEF1_LO EQ1_COEF2_HI EQ1_COEF2_LO EQ1_COEF3_HI EQ1_COEF3_LO EQ1_COEF4_HI EQ1_COEF4_LO EQ2_COEF0_HI EQ2_COEF0_LO EQ2_COEF1_HI EQ2_COEF1_LO EQ2_COEF2_HI EQ2_COEF2_LO EQ2_COEF3_HI EQ2_COEF3_LO EQ2_COEF4_HI EQ2_COEF4_LO EQ3_COEF0_HI EQ3_COEF0_LO EQ3_COEF1_HI EQ3_COEF1_LO EQ3_COEF2_HI EQ3_COEF2_LO EQ3_COEF3_HI EQ3_COEF3_LO EQ3_COEF4_HI EQ3_COEF4_LO EQ4_COEF0_HI EQ4_COEF0_LO EQ4_COEF1_HI [7:0] SYS_RST APWDN_ANA APWDN_EN [7:0] PDM_MODE PDM_FS PDB_ADC [7:0] SDATA_FMT [7:0] LPST LR_SEL [7:0] CH_SEL_R 位7 位6 [7:0] [7:0] [7:0] CLK_LOSS_DET [7:0] 保留 [7:0] [7:0] [7:0] [7:0] [7:0] 保留 [7:0] [7:0] [7:0] 保留 [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] 位5 位4 位3 LP_MODE BCLK_RATE BCLK_GEN SAI LRCLK_MODE LRCLK_POL SR_AUTO DIG_VOL PDP_VOL 保留 DPLL_REF_SEL 位2 位1 MCS EDGE SAI_MSB 保留 PDP_VOL_ DIG_VOL_ FORCE FORCE DPLL_NDIV R X DPLL_BYPASS APLL_BYPASS DPLL_LOCK APLL_LOCK PLLEN PDB_LINE PDB_ZC CLK_LOSS OC AR_TIME MRCV MAX_AR 保留 DEEMP_FS HPFCUT HPFOR EQ1_COEF0_HI EQ1_COEF0_LO EQ1_COEF1_HI EQ1_COEF1_LO EQ1_COEF2_HI EQ1_COEF2_LO EQ1_COEF3_HI EQ1_COEF3_LO EQ1_COEF4_HI EQ1_COEF4_LO EQ2_COEF0_HI EQ2_COEF0_LO EQ2_COEF1_HI EQ2_COEF1_LO EQ2_COEF2_HI EQ2_COEF2_LO EQ2_COEF3_HI EQ2_COEF3_LO EQ2_COEF4_HI EQ2_COEF4_LO EQ3_COEF0_HI EQ3_COEF0_LO EQ3_COEF1_HI EQ3_COEF1_LO EQ3_COEF2_HI EQ3_COEF2_LO EQ3_COEF3_HI EQ3_COEF3_LO EQ3_COEF4_HI EQ3_COEF4_LO EQ4_COEF0_HI EQ4_COEF0_LO EQ4_COEF1_HI Rev. 0 | Page 24 of 52 复位 RW SPWDN ASR 0x23 0x20 0x02 0x00 0x10 SR BCLK_TDMC BCLK_EDGE CH_SEL_L M_HI M_LO N_HI N_LO FSYS_DPLL 保留 位0 ANA_GAIN RW RW RW RW RW 0x40 RW 0x40 RW 0x20 RW 0x00 0x00 0x00 0x00 0x00 Type 0x00 COREN 0x30 OT 0x000 ARCV 0x4C DEEMP_EN 0x00 HPFEN 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW SSM2529 十六 进制 名称 位 37 38 39 3A 3B 3C 3D 3E 3F 40 41 42 43 44 45 46 47 48 49 4A 4B 4C 4D 4E 4F 50 51 52 53 54 55 56 57 58 59 5A 5B 5C 5D 5E 5F 60 61 80 81 82 83 84 85 86 87 88 89 8A 8B [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] [7:0] EQ4_COEF1_LO EQ4_COEF2_HI EQ4_COEF2_LO EQ4_COEF3_HI EQ4_COEF3_LO EQ4_COEF4_HI EQ4_COEF4_LO EQ5_COEF0_HI EQ5_COEF0_LO EQ5_COEF1_HI EQ5_COEF1_LO EQ5_COEF2_HI EQ5_COEF2_LO EQ5_COEF3_HI EQ5_COEF3_LO EQ5_COEF4_HI EQ5_COEF4_LO EQ6_COEF0_HI EQ6_COEF0_LO EQ6_COEF1_HI EQ6_COEF1_LO EQ6_COEF2_HI EQ6_COEF2_LO EQ7_COEF0_HI EQ7_COEF0_LO EQ7_COEF1_HI EQ7_COEF1_LO EQ7_COEF2_HI EQ7_COEF2_LO EQ_CTRL1 EQ_CTRL2 DRC_CTRL1 DRC_CTRL2 DRC_CTRL3 DRC_CURVE1 DRC_CURVE2 DRC_CURVE3 DRC_CURVE4 DRC_CURVE5 DRC_HOLD_TIME DRC_RIPPLE_CTRL DRC mode control FDSP_EN SPK_PROT_EN TEMP_AMBIENT SPKR_DCR SPKR_TC SP_CF1_H SP_CF1_L SP_CF2_H SP_CF2_L SP_CF3_H SP_CF3_L SP_CF4_H SP_CF4_L 位7 EQEN 位6 EQBP7 位5 EQ_RESERVED EQBP6 保留 PEAK_ATT DRC_ATT 位4 位3 EQ4_COEF1_LO EQ4_COEF2_HI EQ4_COEF2_LO EQ4_COEF3_HI EQ4_COEF3_LO EQ4_COEF4_HI EQ4_COEF4_LO EQ5_COEF0_HI EQ5_COEF0_LO EQ5_COEF1_HI EQ5_COEF1_LO EQ5_COEF2_HI EQ5_COEF2_LO EQ5_COEF3_HI EQ5_COEF3_LO EQ5_COEF4_HI EQ5_COEF4_LO EQ6_COEF0_HI EQ6_COEF0_LO EQ6_COEF1_HI EQ6_COEF1_LO EQ6_COEF2_HI EQ6_COEF2_LO EQ7_COEF0_HI EQ7_COEF0_LO EQ7_COEF1_HI EQ7_COEF1_LO EQ7_COEF2_HI EQ7_COEF2_LO EQ_UPDING EQBP5 EQBP4 位2 位0 EQ_UPD_CLR EQ_FORMAT EQ_UPD EQBP3 EQBP2 EQBP1 DRCLELTAV PEAK_REL DRC_DEC DRC_LT DRC_CT DRC_SMAX 保留 保留 保留 DRC_NT RESERVED DRCHTNG VBAT_EN 位1 LIM_SRC LIM_EN DRC_ET DRC_SMIN DRCHTNOR 保留 COMP_EN EXP_EN 保留 保留 TEMP_AMBIENT SPKR_DCR SPKR_TC SP_CF1_H SP_CF1_L SP_CF2_H SP_CF2_L SP_CF3_H SP_CF3_L SP_CF4_H SP_CF4_L Rev. 0 | Page 25 of 52 NG_EN DRCRRH DRC_EN FDSP_EN SP_EN 复位 RW 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x00 0x88 0x00 0x00 0x00 0x3C 0x00 0x00 0x19 0x40 0x08 0x3F 0x81 0x00 0x55 0x01 0x22 0x02 0x09 RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW SSM2529 十六 进制 8C 8D 8E 8F FF 名称 位 SPKR_TEMP SPKR_TEMP_MAG MAX_SPKR_TEMP SPK_GAIN SOFT_RST [7:0] [7:0] [7:0] [7:0] [7:0] 位7 位6 位5 位4 位3 位2 位1 SPKR_TEMP SPKR_TEMP_MAG MAX_SPKR_TEMP SP_RR SP_AR SOFT_RST Rev. 0 | Page 26 of 52 位0 复位 RW 0x00 0x00 0x64 0x44 0x00 R R RW RW W SSM2529 寄存器详解 软件复位和主机软件掉电控制(PWR_CTRL)寄存器 表47. 地址:0x00;复位:0x23;名称: PWR_CTRL 位 7 位的名称 SYS_RST 设置 描述 软件复位 正常工作 软件复位 自动掉电模式 仅数字 模拟和数字 自动掉电使能 自动掉电禁用 自动掉电使能 低功耗模式 正常工作 低功耗工作模式,DAC以半速工作 主时钟速率选择 见表48 见表48 见表48 见表48 见表48 见表48 不适用 不适用 主机软件掉电 正常工作 主机软件掉电 0 1 6 APWDN_ANA 0 1 5 APWDN_EN 0 1 4 LP_MODE 0 1 [3:1] MCS 000 001 010 011 100 101 110 111 0 SPWDN 0 1 复位 0x0 访问类型 RW 0x0 RW 0x1 RW 0x0 RW 0x1 RW 0x1 RW 表48显示了可用的MCS位设置以及可能的输入采样速率与所需主时钟频率的关系,此外还显示了主时钟与位时钟之比。 b110至b111设置被保留,用户无法使用。 MCLK比率和频率 表48. MCS位域设置—MCLK比率和频率(N/A表示不适用) 输入采样频率fS (kHz) 8 11.025 12 16 22.05 24 32 44.1 比率 MCLK 比率 MCLK 比率 MCLK 比率 MCLK 比率 MCLK 比率 MCLK 比率 MCLK 比率 MCLK 设置0 b000 768 fS 6.144 MHz N/A N/A 384 fS 6.144 MHz N/A N/A 192 fS 6.144 MHz N/A 设置1 b001 1024 fS 8.192 MHz 512 fS 5.6448 MHz 512 fS 6.144 MHz 512 fS 8.192 MHz 256 fS 5.6448 MHz 256 fS 6.144 MHz 256 fS 8.192 MHz 128 fS 5.6448 MHz 设置2 b010 1536 fS 12.288 MHz 1024 fS 11.2896 MHz 1024 fS 12.288 MHz 768 fS 12.288 MHz 512 fS 11.2896 MHz 512 fS 12.288 MHz 384 fS 12.288 MHz 256 fS 11.2896 MHz 设置3 b011 2048 fS 16.384 MHz 1536 fS 16.9344 MHz 1536 fS 18.432 MHz 1024 fS 16.384 MHz 768 fS 16.9344 MHz 768 fS 18.432 MHz 512 fS 16.384 MHz 384 fS 16.9344 MHz Rev. 0 | Page 27 of 52 设置4 b100 3072 fS 24.576 MHz 2048 fS 22.5792 MHz 2048 fS 24.576 MHz 1536 fS 24.576 MHz 1024 fS 22.5792 MHz 1024 fS 24.576 MHz 768 fS 24.576 MHz 512 fS 22.5792 MHz 设置5 b101 4096 fS 32.768 MHz 3072 fS 33.8688 MHz 3072 fS 38.864 MHz 2048 fS 32.768 MHz 1536 fS 33.8688 MHz 1536 fS 38.864 MHz 1024 fS 32.768 MHz 768 fS 33.8688 MHz 设置6 b110至 b111 保留 保留 保留 保留 保留 保留 保留 保留 SSM2529 输入采样频率fS (kHz) 48 比率 MCLK 比率 MCLK 比率 MCLK 88.2 96 设置0 b000 N/A N/A N/A 设置1 b001 128 fS 6.144 MHz 64 fS 5.6448 MHz 64 fS 6.144 MHz 设置2 b010 256 fS 12.288 MHz 128 fS 11.2896 MHz 128 fS 12.288 MHz 设置3 b011 384 fS 18.432 MHz 192 fS 16.9344 MHz 192 fS 18.432 MHz 设置4 b100 512 fS 24.576 MHz 256 fS 22.5792 MHz 256 fS 24.576 MHz 设置5 b101 768 fS 36.864 MHz 384 fS 33.8688 MHz 384 fS 36.864 MHz 设置6 b110至 b111 保留 保留 保留 采用MCS = 0/64 fS模式时,芯片自动以低功耗模式工作。 边沿速度和定时控制(SYS_CTRL)寄存器 表49. 地址:0x01;复位:0x20;名称: SYS_CTRL 位 7 位的名称 PDM_MODE 设置 描述 PDM输入使能 禁用PDM输入 使能PDM输入 PDM输入采样速率 约3 MHz采样速率 约6 MHz采样速率 ADC掉电 掉电 掉电 BCLK周期/通道帧 BCLK周期/通道帧 16周期/通道 内部产生BCLK 禁用 使能 边沿速率控制 正常工作 低EMI模式工作 自动采样速率 采样速率设置由MCS寄存器(寄存器0x00的位[3:1])确定 自动采样速率检测 0 1 6 PDM_FS 0 1 5 PDB_ADC 0 1 4 BCLK_RATE 0 1 3 BCLK_GEN 0 1 [2:1] EDGE 00 01 0 ASR 0 1 复位 0x0 访问类型 RW 0x0 RW 0x1 RW 0x0 RW 0x0 RW 0x0 RW 0x0 RW 串行音频接口和采样速率控制(SAI_FMT1)寄存器 表50. 地址:0x02;复位:0x02;名称: SAI_FMT1 位 [7:6] 位的名称 SDATA_FMT 设置 00 01 10 11 [5:3] SAI 000 001 010 011 100 101 110 111 描述 串行数据格式 I2S、BCLK延迟1 左对齐 右对齐,24位数据 右对齐,16位数据 串行音频接口格式 立体声I2S,左对齐,右对齐 TDM2 TDM4 TDM8 TDM16 单声道PCM 保留 保留 Rev. 0 | Page 28 of 52 复位 0x0 访问类型 RW 0x0 RW SSM2529 位 [2:0] 位的名称 SR 设置 000 001 010 011 100 101 110 111 描述 采样速率选择 11.025 kHz, 12 kHz 22.05 kHz, 24 kHz 44.1 kHz, 48 kHz 96 kHz 8 kHz 16 kHz 32 kHz 保留 复位 0x2 访问类型 RW 复位 0x0 访问类型 RW 0x0 RW 0x0 RW 0x0 RW 0x0 RW 0x0 RW 0x0 RW 串行音频接口控制(SAI_FMT2)寄存器 表51. 地址:0x03;复位:0x00;名称: SAI_FMT2 位 7 位的名称 LPST 设置 0 1 [6:5] LR_SEL 00 01 10 11 4 LRCLK_MODE 0 1 3 LRCLK_POL 0 1 2 SAI_MSB 0 1 1 BCLK_TDMC 0 1 0 BCLK_EDGE 0 1 描述 小功率级使能 禁用 使能 左右声道选择器 选择左声道 选择右声道 选择(左 + 右)/2 选择(左 − 右)/2 用于TDM操作的LRCLK模式选择 50%占空比LRCLK 脉冲模式LRCLK LRCLK极性控制 正常LRCLK工作 反转LRCLK工作 SDATA位流顺序 MSB优先SDATA LSB优先SDATA TDM模式选择中的每帧BCLK周期数 32 BCLK周期/时隙 16 BCLK周期/时隙 BCLK有效沿选择 使用BCLK上升沿(如果PDM_MODE = 1,则L数据登记在上升沿, R数据登记在下降沿) 使用BCLK下降沿(如果PDM_MODE = 1,则R数据登记在上升沿, L数据登记在下降沿) Rev. 0 | Page 29 of 52 SSM2529 通道映射控制寄存器 表52. 地址:0x04;复位:0x10;名称:通道映射控制 位 [7:4] 位的名称 CH_SEL_R 设置 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 [3:0] CH_SEL_L 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 描述 右声道映射选择 从SAI到右输出的通道0 从SAI到右输出的通道1 从SAI到右输出的通道2 从SAI到右输出的通道3 从SAI到右输出的通道4 从SAI到右输出的通道5 从SAI到右输出的通道6 从SAI到右输出的通道7 从SAI到右输出的通道8 从SAI到右输出的通道9 从SAI到右输出的通道10 从SAI到右输出的通道11 从SAI到右输出的通道12 从SAI到右输出的通道13 从SAI到右输出的通道14 从SAI到右输出的通道15 左声道映射选择 从SAI到左输出的通道0 从SAI到左输出的通道1 从SAI到左输出的通道2 从SAI到左输出的通道3 从SAI到左输出的通道4 从SAI到左输出的通道5 从SAI到左输出的通道6 从SAI到左输出的通道7 从SAI到左输出的通道8 从SAI到左输出的通道9 从SAI到左输出的通道10 从SAI到左输出的通道11 从SAI到左输出的通道12 从SAI到左输出的通道13 从SAI到左输出的通道14 从SAI到左输出的通道15 Rev. 0 | Page 30 of 52 复位 0x1 访问类型 RW 0x0 RW SSM2529 FDSP前音量控制(VOL_BF_FDSP)寄存器 表53. 地址:0x05;复位:0x40;名称: VOL_BF_FDSP 位 [7:0] 位的名称 DIG_VOL 设置 00000000 00000001 00000010 00000011 00000100 00000101 00111111 01000000 01000001 01000010 11111101 11111110 11111111 描述 FDSP前音量控制 +24 dB +23.625 dB +23.35 dB +22.875 dB +22.5 dB ... +0.375 dB 0 dB −0.375 dB ... −70.875 dB −71.25 dB 静音 复位 0x40 访问类型 RW 复位 0x40 访问类型 RW FDSP后音量控制(VOL_AF_FDSP)寄存器 表54. 地址:0x06;复位:0x40;名称: VOL_AF_FDSP 位 [7:0] 位的名称 PDP_VOL 设置 00000000 00000001 00000010 00000011 00000100 00000101 00111111 01000000 01000001 01000010 11111101 11111110 11111111 描述 FDSP后音量控制 +24 dB +23.625 dB +23.35 dB +22.875 dB +22.5 dB ... +0.375 dB 0 dB −0.375 dB ... −70.875 dB −71.25 dB 静音 音量和静音控制寄存器 表55. 地址:0x07;复位:0x20;名称:音量和静音控制 位 7 位的名称 CLK_LOSS_DET 设置 0 1 [6:4] SR_AUTO 000 001 010 011 100 101 110 111 3 保留 描述 时钟丢失检测使能 时钟丢失检测禁用 时钟丢失检测使能 自动检测采样速率 11.025 kHz/12 kHz 22.05 kHz/24 kHz 44.1 kHz/48 kHz 96 kHz 8 kHz 16 kHz 32 kHz 错误的采样速率 保留 复位 0x0 访问类型 RW 0x2 R 0x0 RW Rev. 0 | Page 31 of 52 SSM2529 位 2 位的名称 PDP_VOL_FORCE 设置 0 1 1 DIG_VOL_FORCE 0 1 0 ANA_GAIN 0 1 描述 PDP音量渐弱使能 软(默认) 强制 DIG音量渐弱使能 软(默认) 强制 模拟增益控制 3.6 V增益 5 V增益 复位 0x0 访问类型 RW 0x0 RW 0x0 RW DPLL_CTRL寄存器 表56. 地址:0x08;复位:0x00;名称: DPLL_CTRL 位 7 [6:4] 位的名称 保留 DPLL_REF_SEL 设置 000 001 010 [3:0] DPLL_NDIV 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 描述 保留 DPLL源时钟选择 选择MCLK为DPLL参考时钟 选择BCLK为DPLL参考时钟 选择LRCLK为DPLL参考时钟 DPLL输出时钟频率 参考时钟频率 × 1 参考时钟频率 × 1024 参考时钟频率 × 512 参考时钟频率 × 256 参考时钟频率 × 128 参考时钟频率 × 64 参考时钟频率 × 32 参考时钟频率 × 16 参考时钟频率 × 8 参考时钟频率 × 4 参考时钟频率 × 2 复位 0x0 0x0 访问类型 RW RW 0x0 RW APLL_CTRL1寄存器 表57. 地址:0x09;复位:0x00;名称: APLL_CTRL1 位 [7:0] 位的名称 M_HI 描述 小数APLL高位字节的分母(M) 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW APLL_CTRL2寄存器 表58. 地址:0x0A;复位:0x00;名称: APLL_CTRL2 位 [7:0] 位的名称 M_LO 描述 小数APLL低位字节的分母(M) APLL_CTRL3寄存器 表59. 地址:0x0B;复位:0x00;名称: APLL_CTRL3 位 [7:0] 位的名称 N_HI 描述 小数APLL高位字节的分子(N) 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW APLL_CTRL4寄存器 表60. 地址:0x0C;复位:0x00;名称: APLL_CTRL4 位 [7:0] 位的名称 N_LO 描述 小数APLL低位字节的分子(N) Rev. 0 | Page 32 of 52 SSM2529 APLL_CTRL5寄存器 表61. 地址:0x0D;复位:0x00;名称: APLL_CTRL5 位 7 [6:3] 位的名称 保留 R 设置 描述 保留 APLL的整数部分 R=2 R=3 R=4 R=5 R=6 R=7 R=8 APLL输入时钟分频器 X=1 X=2 X=3 X=4 APLL工作模式 整数 小数 0010 0011 0100 0101 0110 0111 1000 [2:1] X 00 01 10 11 0 Type 0 1 APLL_CTRL6寄存器 表62. 地址:0x0E;复位:0x30;名称: APLL_CTRL6 位 [7:6] 5 4 3 2 1 0 位的名称 FSYS_DPLL 设置 描述 00 01 10 11 模拟OSC时钟速率1 模拟OSC时钟速率2 模拟OSC时钟速率3 模拟OSC时钟速率4 0 1 使能DPLL 旁路DPLL(默认) 0 1 使能APLL 旁路APLL(默认) 0 1 DPLL未锁定 DPLL已锁定 0 1 APLL未锁定 APLL已锁定 0 1 禁用内部PLL(默认) 使能内部PLL 内核时钟使能 内核时钟禁用(默认) 内核时钟使能 DPLL_BYPASS APLL_BYPASS DPLL_LOCK APLL_LOCK PLLEN COREN 0 1 复位 0x0 访问类型 RW 0x1 RW 0x1 RW 0x0 R 0x0 R 0x0 RW 0x0 RW Rev. 0 | Page 33 of 52 复位 0x0 0x0 访问类型 RW RW 0x0 RW 0x0 RW SSM2529 FAULT_CTRL1寄存器 表63. 地址:0x0F;复位:0x00;名称: FAULT_CTRL1 位 [7:5] 4 位的名称 保留 PDB_LINE 设置 描述 单端线路输出使能 禁用 使能 线路输出校准使能 禁用 使能 DAC和D类的时钟丢失 正常工作 时钟信号丢失 右声道过流故障 正常工作 右声道过流故障 过温故障状态 正常工作 过温故障 0 1 3 PDB_ZC 0 1 2 CLK_LOSS 0 1 1 OC 0 1 0 OT 0 1 复位 0x0 0x0 访问类型 RW RW 0x0 RW 0x0 R 0x0 R 0x0 R FAULT_CTRL2寄存器 表64. 地址:0x10;复位:0x4C;名称: FAULT_CTRL2 位 7 [6:5] 位的名称 保留 AR_TIME 设置 00 01 10 11 4 MRCV [3:2] MAX_AR 1 00 01 10 11 [1:0] ARCV 00 01 10 11 描述 自动恢复时间 10 ms自动故障恢复延迟 20 ms自动故障恢复延迟 40 ms自动故障恢复延迟 80 ms自动故障恢复延迟 手动故障恢复 当ARCV = 11时,写入1会尝试手动故障恢复 故障恢复最多尝试次数 1次自动恢复尝试 3次自动恢复尝试 7次自动恢复尝试 自动恢复尝试不限次数 自动故障恢复控制 针对过温和过流故障进行自动故障恢复 仅针对过温故障进行自动故障恢复 仅针对过流故障进行自动故障恢复 无自动故障恢复 复位 0x0 0x2 访问类型 RW RW 0x0 RW 0x3 RW 0x0 RW 复位 0x00 0x0 访问类型 RW RW 0x0 RW DEEMP_CTRL寄存器 表65. 地址:0x14;复位:0x00;名称: DEEMP_CTRL 位 [7:3] [2:1] 位的名称 保留 DEEMP_FS 设置 00 01 10 11 0 DEEMP_EN 1 0 描述 去加重采样速率选择 设置系数为全0 48 kHz 44.1 kHz 32 kHz 去加重使能 去加重滤波器使能 去加重滤波器禁用 Rev. 0 | Page 34 of 52 SSM2529 HPF_CTRL寄存器 表66. 地址:0x15;复位:0x00;名称: HPF_CTRL 位 [7:6] [5:2] 位的名称 保留 HPFCUT 设置 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 1 HPFOR 0 1 0 HPFEN 0 1 描述 高通滤波器3 dB截止频率 3.7 Hz(默认) 50 Hz 100 Hz 150 Hz 200 Hz 250 Hz 300 Hz 350 Hz 400 Hz 450 Hz 500 Hz 550 Hz 600 Hz 650 Hz 700 Hz 750 Hz HPF禁用时存储/清除高通滤波器直流值 清除直流值 存储直流值 高通滤波器使能 HPF禁用(默认) HPF使能 描述 0x0 0x00 访问类型 RW RW 0x0 RW 0x0 RW EQ1_COEF0_HI寄存器 表67. 地址:0x16;复位:0x00;名称: EQ1_COEF0_HI 位 [7:0] 位的名称 EQ1_COEF0_HI 描述 EQ系数 描述 0x00 访问类型 RW 描述 0x00 访问类型 RW 描述 0x00 访问类型 RW 描述 0x00 访问类型 RW EQ1_COEF0_LO寄存器 表68. 地址:0x17;复位:0x00;名称: EQ1_COEF0_LO 位 [7:0] 位的名称 EQ1_COEF0_LO 描述 EQ系数 EQ1_COEF1_HI寄存器 表69. 地址:0x18;复位:0x00;名称: EQ1_COEF1_HI 位 [7:0] 位的名称 EQ1_COEF1_HI 描述 EQ系数 EQ1_COEF1_LO寄存器 表70. 地址:0x19;复位:0x00;名称: EQ1_COEF1_LO 位 [7:0] 位的名称 EQ1_COEF1_LO 描述 EQ系数 Rev. 0 | Page 35 of 52 SSM2529 EQ1_COEF2_HI寄存器 表71. 地址:0x1A;复位:0x00;名称: EQ1_COEF2_HI 位 [7:0] 位的名称 EQ1_COEF2_HI 描述 EQ系数 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW EQ1_COEF2_LO寄存器 表72. 地址:0x1B;复位:0x00;名称: EQ1_COEF2_LO 位 [7:0] 位的名称 EQ1_COEF2_LO 描述 EQ系数 EQ1_COEF3_HI寄存器 表73. 地址:0x1C;复位:0x00;名称: EQ1_COEF3_HI 位 [7:0] 位的名称 EQ1_COEF3_HI 描述 EQ系数 EQ1_COEF3_LO寄存器 表74. 地址:0x1D;复位:0x00;名称: EQ1_COEF3_LO 位 [7:0] 位的名称 EQ1_COEF3_LO 描述 EQ系数 EQ1_COEF4_HI寄存器 表75. 地址:0x1E;复位:0x00;名称: EQ1_COEF4_HI 位 [7:0] 位的名称 EQ1_COEF4_HI 描述 EQ系数 EQ1_COEF4_LO寄存器 表76. 地址:0x1F;复位:0x00;名称: EQ1_COEF4_LO 位 [7:0] 位的名称 EQ1_COEF4_LO 描述 EQ系数 EQ2_COEF0_HI寄存器 表77. 地址:0x20;复位:0x00;名称: EQ2_COEF0_HI 位 [7:0] 位的名称 EQ2_COEF0_HI 描述 EQ系数 EQ2_COEF0_LO寄存器 表78. 地址:0x21;复位:0x00;名称: EQ2_COEF0_LO 位 [7:0] 位的名称 EQ2_COEF0_LO 描述 EQ系数 EQ2_COEF1_HI寄存器 表79. 地址:0x22;复位:0x00;名称: EQ2_COEF1_HI 位 [7:0] 位的名称 EQ2_COEF1_HI 描述 EQ系数 EQ2_COEF1_LO寄存器 表80. 地址:0x23;复位:0x00;名称: EQ2_COEF1_LO 位 [7:0] 位的名称 EQ2_COEF1_LO 描述 EQ系数 Rev. 0 | Page 36 of 52 SSM2529 EQ2_COEF2_HI寄存器 表81. 地址:0x24;复位:0x00;名称: EQ2_COEF2_HI 位 [7:0] 位的名称 EQ2_COEF2_HI 描述 EQ系数 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 表85. 地址:0x28;复位:0x00;名称: EQ2_COEF4_HI 位 位的名称 描述 复位 访问类型 [7:0] 0x00 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW EQ2_COEF2_LO寄存器 表82. 地址:0x25;复位:0x00;名称: EQ2_COEF2_LO 位 [7:0] 位的名称 EQ2_COEF2_LO 描述 EQ系数 EQ2_COEF3_HI寄存器 表83. 地址:0x26;复位:0x00;名称: EQ2_COEF3_HI 位 [7:0] 位的名称 EQ2_COEF3_HI 描述 EQ系数 EQ2_COEF3_LO寄存器 表84. 地址:0x27;复位:0x00;名称: EQ2_COEF3_LO 位 [7:0] 位的名称 EQ2_COEF3_LO 描述 EQ系数 EQ2_COEF4_HI寄存器 EQ2_COEF4_HI EQ系数 EQ2_COEF4_LO寄存器 表86. 地址:0x29;复位:0x00;名称: EQ2_COEF4_LO 位 [7:0] 位的名称 EQ2_COEF4_LO 描述 EQ系数 EQ3_COEF0_HI寄存器 表87. 地址:0x2A;复位:0x00;名称: EQ3_COEF0_HI 位 [7:0] 位的名称 EQ3_COEF0_HI 描述 EQ系数 EQ3_COEF0_LO寄存器 表88. 地址:0x2B;复位:0x00;名称: EQ3_COEF0_LO 位 [7:0] 位的名称 EQ3_COEF0_LO 描述 EQ系数 EQ3_COEF1_HI寄存器 表89. 地址:0x2C;复位:0x00;名称: EQ3_COEF1_HI 位 [7:0] 位的名称 EQ3_COEF1_HI 描述 EQ系数 EQ3_COEF1_LO寄存器 表90. 地址:0x2D;复位:0x00;名称: EQ3_COEF1_LO 位 [7:0] 位的名称 EQ3_COEF1_LO 描述 EQ系数 Rev. 0 | Page 37 of 52 SSM2529 EQ3_COEF2_HI寄存器 表91. 地址:0x2E;复位:0x00;名称: EQ3_COEF2_HI 位 [7:0] 位的名称 EQ3_COEF2_HI 描述 EQ系数 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW EQ3_COEF2_LO寄存器 表92. 地址:0x2F;复位:0x00;名称: EQ3_COEF2_LO 位 [7:0] 位的名称 EQ3_COEF2_LO 描述 EQ系数 EQ3_COEF3_HI寄存器 表93. 地址:0x30;复位:0x00;名称: EQ3_COEF3_HI 位 [7:0] 位的名称 EQ3_COEF3_HI 描述 EQ系数 EQ3_COEF3_LO寄存器 表94. 地址:0x31;复位:0x00;名称: EQ3_COEF3_LO 位 [7:0] 位的名称 EQ3_COEF3_LO 描述 EQ系数 EQ3_COEF4_HI寄存器 表95. 地址:0x32;复位:0x00;名称: EQ3_COEF4_HI 位 [7:0] 位的名称 EQ3_COEF4_HI 描述 EQ系数 EQ3_COEF4_LO寄存器 表96. 地址:0x33;复位:0x00;名称: EQ3_COEF4_LO 位 [7:0] 位的名称 EQ3_COEF4_LO 描述 EQ系数 EQ4_COEF0_HI寄存器 表97. 地址:0x34;复位:0x00;名称: EQ4_COEF0_HI 位 [7:0] 位的名称 EQ4_COEF0_HI 描述 EQ系数 EQ4_COEF0_LO寄存器 表98. 地址:0x35;复位:0x00;名称: EQ4_COEF0_LO 位 [7:0] 位的名称 EQ4_COEF0_LO 描述 EQ系数 EQ4_COEF1_HI寄存器 表99. 地址:0x36;复位:0x00;名称: EQ4_COEF1_HI 位 [7:0] 位的名称 EQ4_COEF1_HI 描述 EQ系数 EQ4_COEF1_LO寄存器 表100. 地址:0x37;复位:0x00;名称: EQ4_COEF1_LO 位 [7:0] 位的名称 EQ4_COEF1_LO 描述 EQ系数 Rev. 0 | Page 38 of 52 SSM2529 EQ4_COEF2_HI寄存器 表101. 地址:0x38;复位:0x00;名称: EQ4_COEF2_HI 位 [7:0] 位的名称 EQ4_COEF2_HI 描述 EQ系数 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW EQ4_COEF2_LO寄存器 表102. 地址:0x39;复位:0x00;名称: EQ4_COEF2_LO 位 [7:0] 位的名称 EQ4_COEF2_LO 描述 EQ系数 EQ4_COEF3_HI寄存器 表103. 地址:0x3A;复位:0x00;名称: EQ4_COEF3_HI 位 [7:0] 位的名称 EQ4_COEF3_HI 描述 EQ系数 EQ4_COEF3_LO寄存器 表104. 地址:0x3B;复位:0x00;名称: EQ4_COEF3_LO 位 [7:0] 位的名称 EQ4_COEF3_LO 描述 EQ系数 EQ4_COEF4_HI寄存器 表105. 地址:0x3C;复位:0x00;名称: EQ4_COEF4_HI 位 [7:0] 位的名称 EQ4_COEF4_HI 描述 EQ系数 EQ4_COEF4_LO寄存器 表106. 地址:0x3D;复位:0x00;名称: EQ4_COEF4_LO 位 [7:0] 位的名称 EQ4_COEF4_LO 描述 EQ系数 EQ5_COEF0_HI寄存器 表107. 地址:0x3E;复位:0x00;名称: EQ5_COEF0_HI 位 [7:0] 位的名称 EQ5_COEF0_HI 描述 EQ系数 EQ5_COEF0_LO寄存器 表108. 地址:0x3F;复位:0x00;名称: EQ5_COEF0_LO 位 [7:0] 位的名称 EQ5_COEF0_LO 描述 EQ系数 EQ5_COEF1_HI寄存器 表109. 地址:0x40;复位:0x00;名称: EQ5_COEF1_HI 位 [7:0] 位的名称 EQ5_COEF1_HI 描述 EQ系数 EQ5_COEF1_LO寄存器 表110. 地址:0x41;复位:0x00;名称: EQ5_COEF1_LO 位 [7:0] 位的名称 EQ5_COEF1_LO 描述 EQ系数 Rev. 0 | Page 39 of 52 SSM2529 EQ5_COEF2_HI寄存器 表111. 地址:0x42;复位:0x00;名称: EQ5_COEF2_HI 位 [7:0] 位的名称 EQ5_COEF2_HI 描述 EQ系数 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW EQ5_COEF2_LO寄存器 表112. 地址:0x43;复位:0x00;名称: EQ5_COEF2_LO 位 [7:0] 位的名称 EQ5_COEF2_LO 描述 EQ系数 EQ5_COEF3_HI寄存器 表113. 地址:0x44;复位:0x00;名称: EQ5_COEF3_HI 位 [7:0] 位的名称 EQ5_COEF3_HI 描述 EQ系数 EQ5_COEF3_LO寄存器 表114. 地址:0x45;复位:0x00;名称: EQ5_COEF3_LO 位 [7:0] 位的名称 EQ5_COEF3_LO 描述 EQ系数 EQ5_COEF4_HI寄存器 表115. 地址:0x46;复位:0x00;名称: EQ5_COEF4_HI 位 [7:0] 位的名称 EQ5_COEF4_HI 描述 EQ系数 EQ5_COEF4_LO寄存器 表116. 地址:0x47;复位:0x00;名称: EQ5_COEF4_LO 位 [7:0] 位的名称 EQ5_COEF4_LO 描述 EQ系数 EQ6_COEF0_HI寄存器 表117. 地址:0x48;复位:0x00;名称: EQ6_COEF0_HI 位 [7:0] 位的名称 EQ6_COEF0_HI 描述 EQ系数 EQ6_COEF0_LO寄存器 表118. 地址:0x49;复位:0x00;名称: EQ6_COEF0_LO 位 [7:0] 位的名称 EQ6_COEF0_LO 描述 EQ系数 EQ6_COEF1_HI寄存器 表119. 地址:0x4A;复位:0x00;名称: EQ6_COEF1_HI 位 [7:0] 位的名称 EQ6_COEF1_HI 描述 EQ系数 EQ6_COEF1_LO寄存器 表120. 地址:0x4B;复位:0x00;名称: EQ6_COEF1_LO 位 [7:0] 位的名称 EQ6_COEF1_LO 描述 EQ系数 Rev. 0 | Page 40 of 52 SSM2529 EQ6_COEF2_HI寄存器 表121. 地址:0x4C;复位:0x00;名称: EQ6_COEF2_HI 位 [7:0] 位的名称 EQ6_COEF2_HI 描述 EQ系数 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW 复位 0x00 访问类型 RW EQ6_COEF2_LO寄存器 表122. 地址:0x4D;复位:0x00;名称: EQ6_COEF2_LO 位 [7:0] 位的名称 EQ6_COEF2_LO 描述 EQ系数 EQ7_COEF0_HI寄存器 表123. 地址:0x4E;复位:0x00;名称: EQ7_COEF0_HI 位 [7:0] 位的名称 EQ7_COEF0_HI 描述 EQ系数 EQ7_COEF0_LO寄存器 表124. 地址:0x4F;复位:0x00;名称: EQ7_COEF0_LO 位 [7:0] 位的名称 EQ7_COEF0_LO 描述 EQ系数 EQ7_COEF1_HI寄存器 表125. 地址:0x50;复位:0x00;名称: EQ7_COEF1_HI 位 [7:0] 位的名称 EQ7_COEF1_HI 描述 EQ系数 EQ7_COEF1_LO寄存器 表126. 地址:0x51;复位:0x00;名称: EQ7_COEF1_LO 位 [7:0] 位的名称 EQ7_COEF1_LO 描述 EQ系数 EQ7_COEF2_HI寄存器 表127. 地址:0x52;复位:0x00;名称: EQ7_COEF2_HI 位 [7:0] 位的名称 EQ7_COEF2_HI 描述 EQ系数 EQ7_COEF2_LO寄存器 表128. 地址:0x53;复位:0x00;名称: EQ7_COEF2_LO 位 [7:0] 位的名称 EQ7_COEF2_LO 描述 EQ系数 Rev. 0 | Page 41 of 52 SSM2529 EQ_CTRL1寄存器 表129. 地址:0x54;复位:0x00;名称: EQ_CTRL1 位 [7:4] 3 位的名称 EQ_RESERVED EQ_UPDING 设置 描述 保留 EQ系数更新标志 无 EQ系数更新 EQ系数更新清零 正常工作 中断系数更新 EQ系数格式选择 正常 大增益 EQ系数寄存器更新标志 更新 无 0 1 2 EQ_UPD_CLR 0 1 1 EQ_FORMAT 0 1 0 EQ_UPD 1 0 复位 0x0 0x0 访问类型 RW R 0x0 W 0x0 RW 0x0 R EQ_CTRL2寄存器 表130. 地址:0x55;复位:0x00;名称: EQ_CTRL2 位 7 位的名称 EQEN 设置 0 1 6 EQBP7 0 1 5 EQBP6 0 1 4 EQBP5 0 1 3 EQBP4 0 1 2 EQBP3 0 1 1 EQBP2 0 1 0 EQBP1 0 1 描述 EQ使能 EQ禁用 EQ使能 EQ使能时EQ频段7旁路 不旁路 旁路EQ频段7 EQ使能时EQ频段6旁路 不旁路 旁路EQ频段6 EQ使能时EQ频段5旁路 不旁路 旁路EQ频段5 EQ使能时EQ频段4旁路 不旁路 旁路EQ频段4 EQ使能时EQ频段3旁路 不旁路 旁路EQ频段3 EQ使能时EQ频段2旁路 不旁路 旁路EQ频段2 EQ使能时EQ频段1旁路 不旁路 旁路EQ频段1 Rev. 0 | Page 42 of 52 复位 0x0 访问类型 RW 0x0 RW 0x0 RW 0x0 RW 0x0 RW 0x0 RW 0x0 RW 0x0 RW SSM2529 DRC_CTRL1寄存器 表131. 地址:0x56;复位:0x00;名称: DRC_CTRL1 位 [7:4] [3:0] 位的名称 保留 DRCLELTAV 设置 描述 0000 0001 0011 1111 DRC rms检波器均值时间 0 ms(默认) 0.075 ms 0.30 ms 24.576 sec 复位 0x0 0x0 访问类型 RW RW DRC_CTRL2寄存器 表132. 地址:0x57;复位:0x00;名称: DRC_CTRL2 位 [7:4] 位的名称 PEAK_ATT 设置 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 [3:0] PEAK_REL 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 描述 DRC峰值检波器启动时间;16个可能的值 0 ms 0.09 ms 0.19 ms 0.37 ms 0.75 ms 1.5 ms 3 ms 6 ms 12 ms 24 ms 48 ms 96 ms 192 ms 384 ms 768 ms 1.536 sec DRC峰值检波器衰减时间;16个可能的值 0 ms 1.5 ms 3 ms 6 ms 12 ms 24 ms 48 ms 96 ms 192 ms 384 ms 768 ms 1.536 sec 3.072 sec 6.144 sec 12.288 sec 24.576 sec Rev. 0 | Page 43 of 52 复位 0x0 访问类型 RW 0x0 RW SSM2529 DRC_CTRL3寄存器 表133. 地址:0x58;复位:0x00;名称: DRC_CTRL3 位 [7:4] 位的名称 DRC_ATT 设置 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 [3:0] DRC_DEC 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 描述 DRC启动时间设置;16个可能的设置 0 ms 0.1 ms 0.19 ms 0.37 ms 0.75 ms 1.5 ms 3 ms 6 ms 12 ms 24 ms 48 ms 96 ms 192 ms 384 ms 768 ms 1.536 sec DRC衰减时间设置;16个可能的设置 0 ms 1.5 ms 3 ms 6 ms 12 ms 24 ms 48 ms 96 ms 192 ms 384 ms 768 ms 1.536 sec 3.072 sec 6.144 sec 12.288 sec 24.576 sec 复位 0x0 访问类型 RW 0x0 RW 复位 0x0 0x00 访问类型 RW RW DRC_CURVE1寄存器 表134. 地址:0x59;复位:0x00;名称: DRC_CURVE1 位 7 [6:0] 位的名称 Reserved DRC_LT 设置 描述 0000000 0000001 xxxxxxx 1010000 DRC限幅器阈值设置,相对于输入端,0.5 dB步进 +6 dB +5.5 dB −0.5 dB步进 −35 dB Rev. 0 | Page 44 of 52 SSM2529 DRC_CURVE2寄存器 表135. 地址:0x5A;复位:0x00;名称: DRC_CURVE2 位 7 [6:0] 位的名称 保留 DRC_CT 设置 描述 0000000 0000001 xxxxxxx 1010000 DRC压缩器阈值设置,相对于输入端,0.5 dB步进 +6 dB +5.5 dB −0.5 dB步进 −35 dB 复位 0x0 0x00 访问类型 RW RW DRC_CURVE3寄存器 表136. 地址:0x5B;复位:0x00;名称: DRC_CURVE3 位 7 [6:0] 位的名称 保留 DRC_SMAX 设置 描述 0000000 0000001 xxxxxxx 1010000 这是DRC最大输出信号幅度设置。该最大输出电平由DRC产生,表示压缩器的 上限。可能的设置以0.5 dB步进改变。 +6 dB +5.5 dB −0.5 dB步进 −35 dB 复位 0x0 0x00 访问类型 RW RW 复位 0x8 访问类型 RW 0x8 RW DRC_CURVE4寄存器 表137. 地址:0x5C;复位:0x88;名称: DRC_CURVE4 位 [7:4] 位的名称 DRC_NT 设置 0000 0001 xxxx 1111 [3:0] DRC_ET 0000 0001 xxxx 1111 描述 DRC噪声门阈值设置,相对于输入端;16个可能的值,3 dB步进 −51 dB −54 dB −3 dB step −96 dB DRC扩展器阈值设置,相对于输入端;16个可能的值,3 dB步进 −36 dB −39 dB −3 dB step −81 dB DRC_CURVE5寄存器 表138. 地址:0x5D;复位:0x00;名称: DRC_CURVE5 位 [7:4] [3:0] 位的名称 保留 DRC_SMIN 设置 描述 0000 0001 xxxx 1011 1111 DRC最小输出信号电平 −51 dB(默认) −54 dB −3 dB step −84 dB −96 dB Rev. 0 | Page 45 of 52 复位 0x0 0x0 访问类型 RW RW SSM2529 DRC_HOLD_TIME寄存器 表139. 地址:0x5E;复位:0x00;名称: DRC_HOLD_TIME 位 [7:4] 位的名称 DRCHTNG 设置 0000 0001 xxxx 0111 1111 [3:0] DRCHTNOR 0000 0001 xxxx 0111 1111 描述 用于噪声门的DRC保持时间 0 ms(默认) 0.67 ms 时间加倍 42.67 ms 43.7 sec 用于正常工作的DRC保持时间 0 ms(默认) 0.67 ms 复位 0x0 访问类型 RW 0x0 RW 时间加倍 42.67 ms 43.7 sec DRC_RIPPLE_CTRL寄存器 表140. 地址:0x5F;复位:0x00;名称: DRC_RIPPLE_CTRL 位 [7:2] [1:0] 位的名称 保留 DRCRRH 设置 描述 00 01 10 11 DRC纹波消除阈值 0 dB (默认) 0.28 dB 0.47 dB 0.75 dB 复位 0x0 0x0 访问类型 RW RW DRC模式控制寄存器 表141. 地址:0x60;复位:0x3C;名称:DRC模式控制 位 7 位的名称 VBAT_EN 设置 0 1 6 LIM_SRC 0 1 5 LIM_EN 0 1 4 COMP_EN 0 1 3 EXP_EN 0 1 2 NG_EN 0 1 [1:0] DRC_EN 0 1 描述 VBAT跟踪使能 VBAT跟踪禁用 VBAT跟踪使能 限幅器来源选择 RMS 峰值 限幅器使能 限幅器功能禁用 限幅器功能使能 压缩器使能 压缩器功能禁用 压缩器功能使能 扩展器使能 扩展器功能禁用 扩展器功能使能 噪声门使能 噪声门功能禁用 噪声门功能使能 DRC使能 DRC禁用 DRC使能 Rev. 0 | Page 46 of 52 复位 0x0 访问类型 RW 0x0 RW 0x1 RW 0x1 RW 0x1 RW 0x1 RW 0x0 RW SSM2529 FDSP_EN寄存器 表142. 地址:0x61;复位:0x00;名称: FDSP_EN 位 [7:1] 0 位的名称 保留 FDSP_EN 设置 描述 0 1 FDSP使能 禁用FDSP 使能FDSP 复位 0x00 0x0 访问类型 RW RW 复位 0x00 0x0 访问类型 RW RW 复位 0x19 访问类型 RW 复位 0x40 访问类型 RW SPK_PROT_EN寄存器 表143. 地址:0x80;复位:0x00;名称: SPK_PROT_EN 位 [7:1] 0 位的名称 保留 SP_EN 设置 描述 0 1 扬声器保护使能 扬声器保护禁用(默认) 扬声器保护使能 TEMP_AMBIENT寄存器 表144. 地址:0x81;复位:0x19;名称: TEMP_AMBIENT 位 [7:0] 位的名称 TEMP_AMBIENT 设置 0x19 0x20 描述 环境温度(摄氏度,8.0整数格式) 25°C (默认) 32°C SPKR_DCR寄存器 表145. 地址:0x82;复位:0x40;名称: SPKR_DCR 位 [7:0] 位的名称 SPKR_DCR 设置 0x34 0x40 描述 扬声器标称直流电阻(欧姆,5.3无符号格式) 6.5 Ω 8 Ω (默认) SPKR_TC寄存器 表146. 地址:0x83;复位:0x08;名称: SPKR_TC 位 [7:0] 位的名称 SPKR_TC 设置 0x08 0x0A 描述 扬声器标称温度系数,每摄氏度电阻升幅(0.8小数格式) 0.033 Ω/°C (默认) 0.04 Ω/°C 复位 0x08 访问类型 RW SP_CF1_H寄存器 表147. 地址:0x84;复位:0x3F;名称: SP_CF1_H 位 [7:0] 位的名称 SP_CF1_H 设置 默认值 描述 扬声器温度模型系数1,位[15:8],0.8小数格式 复位 0x3F 访问类型 RW 复位 0x81 访问类型 RW 复位 0x00 访问类型 RW SP_CF1_L寄存器 表148. 地址:0x85;复位:0x81;名称: SP_CF1_L 位 [7:0] 位的名称 SP_CF1_L 设置 默认值 描述 扬声器温度模型系数1,位[7:0],0.8小数格式 SP_CF2_H寄存器 表149. 地址:0x86;复位:0x00;名称: SP_CF2_H 位 [7:0] 位的名称 SP_CF2_H 设置 默认值 描述 扬声器温度模型系数2,位[15:8],0.8小数格式 Rev. 0 | Page 47 of 52 SSM2529 SP_CF2_L寄存器 表150. 地址:0x87;复位:0x55;名称: SP_CF2_L 位 [7:0] 位的名称 SP_CF2_L 设置 默认值 描述 扬声器温度模型系数2,位[7:0],0.8小数格式 复位 0x55 访问类型 RW 复位 0x01 访问类型 RW 复位 0x22 访问类型 RW 复位 0x02 访问类型 RW 复位 0x09 访问类型 RW 复位 0x00 访问类型 R 复位 0x00 访问类型 R 复位 0x64 访问类型 RW SP_CF3_H寄存器 表151. 地址:0x88;复位:0x01;名称: SP_CF3_H 位 [7:0] 位的名称 SP_CF3_H 设置 默认值 描述 扬声器温度模型系数2,位[7:0],0.8小数格式 SP_CF3_L寄存器 表152. 地址:0x89;复位:0x22;名称: SP_CF3_L 位 [7:0] 位的名称 SP_CF3_L 设置 默认值 描述 扬声器温度模型系数3,位[7:0],0.8小数格式 SP_CF4_H寄存器 表153. 地址:0x8A;复位:0x02;名称: SP_CF4_H 位 [7:0] 位的名称 SP_CF4_H 设置 默认值 描述 扬声器温度模型系数4,位[15:8],0.8小数格式 SP_CF4_L寄存器 表154. 地址:0x8B;复位:0x09;名称: SP_CF4_L 位 [7:0] 位的名称 SP_CF4_L 设置 默认值 描述 扬声器温度模型系数4,位[7:0],0.8小数格式 SPKR_TEMP寄存器 表155. 地址:0x8C;复位:0x00;名称: SPKR_TEMP 位 [7:0] 位的名称 SPKR_TEMP 设置 0x20 描述 扬声器音圈温度状态(8.0整数格式) 32°C SPKR_TEMP_MAG寄存器 表156. 地址:0x8D;复位:0x00;名称: SPKR_TEMP_MAG 位 [7:0] 位的名称 SPKR_TEMP_MAG 设置 0x20 描述 扬声器磁铁温度状态(8.0整数格式) 32°C MAX_SPKR_TEMP寄存器 表157. 地址:0x8E;复位:0x64;名称: MAX_SPKR_TEMP 位 [7:0] 位的名称 MAX_SPKR_TEMP 设置 0x64 描述 增益降低发生前的扬声器音圈最高温度(8.0整数格式) 100°C Rev. 0 | Page 48 of 52 SSM2529 SPK_GAIN寄存器 表158. 地址:0x8F;复位:0x44;名称: SPK_GAIN 位 [7:4] 位的名称 SP_RR 设置 0000 0001 0010 0011 0100 0101 0110 0111 [3:0] SP_AR 0000 0001 0010 0011 0100 0101 0110 0111 描述 扬声器保护增益降低释放速率 0.549 dB/s 0.275 dB/s 0.137 dB/s 0.092 dB/s 0.069 dB/s(默认) 0.034 dB/s 0.017 dB/s 0.008 dB/s 扬声器保护增益降低启动速率 0.070 dB/ms 0.035 dB/ms 0.017 dB/ms 0.012 dB/ms 0.009 dB/ms(默认) 0.006 dB/ms 0.004 dB/ms 0.003 dB/ms 复位 0x4 访问类型 RW 0x4 RW SOFT_RST寄存器 表159. 地址:0xFF;复位:0x00;名称: SOFT_RST 位 [7:0] 位的名称 SOFT_RST 描述 写入0x00以复位所有寄存器 Rev. 0 | Page 49 of 52 复位 0x00 访问类型 W SSM2529 应用信息 LDO_OUT DVDD SPKVDD (1.8V) (1.08V TO 1.98V) (2.5V TO 5.5V) 10µF 100nF SPKVDD 100nF DVDD LDO_OUT 1µF BCLK LRCLK AUDIO PROCESSOR SDATA MCLK OUTP IOVDD (1.8V TO 3.6V) 2.2kΩ SSM2529 2.2kΩ OUTN SCL SYSTEM CONTROLLER SDA STDBN ADDR GND SPKGND 10749-041 SA_MODE 图42. 软件模式(带I 2C接口) LDO_OUT (1.8V) DVDD (1.08V TO 1.98V) 100nF 10µF 100nF SPKVDD DVDD LDO_OUT 1µF SPKVDD (2.5V TO 5.5V) BCLK LRCLK SDATA MCLK OUTP SSM2529 OUTN SCL SDA STDBN ADDR GND SPKGND 10749-042 SA_MODE SPKVDD 图43. 硬件独立模式 Rev. 0 | Page 50 of 52 SSM2529 外形尺寸 1.960 1.920 1.880 4 3 2 1 A BALL A1 IDENTIFIER 1.980 1.940 1.900 B 1.20 REF C 0.40 REF TOP VIEW (BALL SIDE DOWN) SEATING PLANE BOTTOM VIEW (BALL SIDE UP) SIDE VIEW COPLANARITY 0.05 0.300 0.260 0.220 0.230 0.200 0.170 02-03-2012-A 0.560 0.500 0.440 D 图44. 16引脚晶圆级芯片规模封装[WLCSP] (CB-16-12) 尺寸单位:mm 订购指南 型号1 SSM2529ACBZ-RL SSM2529ACBZ-R7 EVAL-SSM2529Z 1 温度范围 −40°C至+85°C −40°C至+85°C 封装描述 16引脚晶圆级芯片规模封装[WLCSP] 16引脚晶圆级芯片规模封装[WLCSP] 评估板 Z = 符合RoHS标准的器件。 Rev. 0 | Page 51 of 52 封装选项 CB-16-12 CB-16-12 标识 Y4D Y4D SSM2529 注释 I2C指最初由Philips Semiconductors(现为NXP Semiconductors)开发的一种通信协议。 ©2012 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D10749sc-0-7/12(0) Rev. 0 | Page 52 of 52
EVAL-SSM2529Z 价格&库存

很抱歉,暂时无法提供与“EVAL-SSM2529Z”相匹配的价格&库存,您可以联系我们找货

免费人工找货