物料型号:LTC6952
器件简介:
LTC6952是一款高性能、超低抖动的JESD204B/C时钟生成和分发IC,包含一个锁相环(PLL)核心,由参考分频器、相位频率检测器(PFD)、超低噪声充电泵和整数反馈分频器组成。
LTC6952的十一个输出可以配置为多达五对JESD204B/C子类1设备时钟/SYSREF信号加上一个通用输出,或者简单地作为十一个通用时钟输出用于非JESD204B/C应用。
每个输出都有自己的独立可编程频率分频器和输出驱动器。
所有输出也可以通过个别的粗略半周期数字延迟和细粒度模拟时间延迟进行同步和精确相位对齐。
引脚分配:
- CS (Pin 1): 串行端口芯片选择。
- VD+ (Pin 2): 同步/SYSREF请求功能和串行端口的3.15V至3.45V正供电引脚。
- OUT0+, OUT0- (Pins 34, 33): 输出信号,差分形式呈现。
- VOUT+ (Pins 5, 8, 11, 14, 17, 20, 23, 26, 29, 32, 35): 输出分频器的3.15V至3.45V正供电引脚。
- NC (Pin 36): 未连接。
- VCO+, VCO- (Pins 37, 38): VCO输入信号。
- SD (Pin 40): 芯片关闭引脚。
- GND (Pin 41): 负电源供电(地)。
- VCP+ (Pin 42): 充电泵电路的3.15V至5.25V正供电引脚。
- CP (Pin 43): 充电泵输出。
- VREF+ (Pin 44): 参考输入电路的3.15V至3.45V正供电引脚。
- REF+, REF- (Pins 45, 46): 参考输入信号。
- EZS_SRQ+, EZS_SRQ- (Pins 47, 48): 同步或SYSREF请求输入。
- STAT (Pin 49): 状态输出。
- SCLK (Pin 50): 串行端口时钟。
- SDO (Pin 51): 串行端口数据输出。
- SDI (Pin 52): 串行端口数据输入。
- GND (Exposed Pad Pin 53): 负电源供电(地),必须直接焊接到PCB接地层。
参数特性:
- JESD204B/C子类1 SYSREF信号生成。
- 低噪声整数N PLL。
- 添加输出抖动:<6fsRMS(积分带宽=12kHz至20MHz,f=4.5GHz)。
- EZSync™, ParallelSync™多芯片同步。
- 十一独立、低噪声输出,具有可编程粗略数字和细粒度模拟延迟。
功能详解:
LTC6952通过外部低噪声VCO实现高达4.5GHz的运行,利用ADI专有的EZSync和ParallelSync标准,用户可以跨多个输出和多个芯片同步时钟。
对于JESD204B/C子类1应用,LTC6952还提供了几种便捷的方法来生成SYSREF脉冲。
应用信息:
LTC6952适用于高性能数据转换器时钟、无线基础设施和测试与测量等应用。
封装信息:
LTC6952采用52引脚(7mm x 8mm)塑料QFN封装,工作结温范围为-40°C至125°C。