0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
MAX533ACEE+

MAX533ACEE+

  • 厂商:

    AD(亚德诺)

  • 封装:

    QSOP16

  • 描述:

    8 Bit Digital to Analog Converter 4 16-QSOP

  • 详情介绍
  • 数据手册
  • 价格&库存
MAX533ACEE+ 数据手册
MAX533ACEE+
物料型号: - MAX533

器件简介: MAX533是一款低功耗、2.7V、8位四通道数字模拟转换器(DAC),具备轨到轨输出缓冲器。它在单电源+2.7V至+3.6V下工作,内部精度缓冲器可实现轨到轨输出,参考输入范围包括地和正电源轨。MAX533具有1µA的关闭模式,与SPI™、QSPI™(CPOL = CPHA = 0或CPOL = CPHA = 1)和Microwire™兼容,缓冲数据输出允许串联连接。

引脚分配: - OUTB:DAC B电压输出 - OUTA:DAC A电压输出 - REF:参考电压输入 - UPO:软件可编程逻辑输出 - PDE:电源关闭使能。高电平时进入软件关闭模式。 - LDAC:加载DAC输入(低电平有效)。将此异步输入驱动至低电平(电平敏感)会将每个输入锁存器的内容传输到相应的DAC锁存器。 - CLR:清除DAC输入(低电平有效)。驱动CLR至低电平会异步清除输入和DAC寄存器,并将所有DAC输出设置为零。 - DOUT:串行数据输出。吸收和提供电流。DOUT上的数据可以在SCLK的上升或下降沿钟控输出。 - CS:芯片选择输入(低电平有效)。当CS为低电平时,数据被移入和移出。当CS返回高电平时执行编程命令。 - SCLK:串行时钟输入。数据在SCLK的上升沿被钟控输入,并在下降沿(默认)或上升沿(A0 = A1 = 1,见表1)钟控输出。 - DIN:串行数据输入。数据在SCLK的上升沿被钟控输入。 - DGND:数字地 - VDD:电源,+2.7V至+3.6V - AGND:模拟地 - OUTD:DAC D电压输出 - OUTC:DAC C电压输出

参数特性: - 工作电压:+2.7V至+3.6V - 超低供电电流:0.7mA(工作时)和1µA(关闭模式) - 16引脚QSOP封装 - 地至VDD参考输入范围 - 10MHz串行接口,兼容SPI、QSPI(CPOL = CPHA = 0或CPOL = CPHA = 1)和Microwire - 双缓冲寄存器,用于同步更新 - 串行数据输出,用于串联连接 - 软件关闭功能 - 软件可编程逻辑输出

功能详解: MAX533通过同步的全双工3线接口与微处理器通信,数据以MSB优先格式发送,可以分成一个4位和一个字节(8位)的数据包,或者一个12位字。如果使用16位字,则忽略前4位。4线接口增加了LDAC线,允许异步更新。DOUT可以设置为在SCLK的下降沿(模式0)或上升沿(模式1)时钟输出数据。芯片选择(CS)必须为低电平以启用DAC。如果CS为高电平,则接口被禁用,DOUT保持不变。

应用信息: - 数字增益和偏移调整 - 可编程衰减器 - 可编程电流源 - 便携式仪器

封装信息: - 16引脚DIP和CERDIP封装 - 16引脚QSOP封装,占用面积与8引脚SO相同
MAX533ACEE+ 价格&库存

很抱歉,暂时无法提供与“MAX533ACEE+”相匹配的价格&库存,您可以联系我们找货

免费人工找货