0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
MAX9374AEKA/GG8

MAX9374AEKA/GG8

  • 厂商:

    AD(亚德诺)

  • 封装:

  • 描述:

    INTEGRATED CIRCUIT

  • 详情介绍
  • 数据手册
  • 价格&库存
MAX9374AEKA/GG8 数据手册
MAX9374AEKA/GG8
物料型号: - MAX9374EKA-T - MAX9374ESA - MAX9374AEKA-T - MAX9374AESA

器件简介: MAX9374和MAX9374A是2.0GHz差分LVPECL至LVDS转换器,设计用于电信应用。它们具有250ps的传播延迟,差分输出符合ANSI TIA/EIA-644 LVDS标准。MAX9374适用于2.375V至2.625V的低电压操作,而MAX9374A适用于3.0V至3.6V的操作,通常用于3.3V供电系统。两种设备都提供8引脚SOT23和SO封装。

引脚分配: - 1/4引脚:VBB,参考输出电压,用于单端操作。 - 2/5引脚:GND,接地。 - 3/6引脚:D,反向LVPECL数据输入。 - 4/2引脚:D,非反向LVPECL数据输入。 - 5/8引脚:VCC,正电源电压。 - 6/7引脚:Q,非反向LVDS输出。 - 7/6引脚:Q,反向LVDS输出。 - 8/1引脚:N.C.,无连接。

参数特性: - 保证2.0GHz操作频率 - 250ps(典型)传播延迟 - 1.0ps RMS抖动(典型) - MAX9374:2.375V至2.625V低电压供电范围 - 单端输入的片上VBB参考 - 开路输入时输出低 - 输出符合ANSI TIA/EIA-644 LVDS标准 - ESD保护>2.0kV(人体模型)

功能详解: - 差分LVPECL输入和单端输入通过VBB参考电压配置 - 差分LVDS输出,符合ANSI TIA/EIA-644标准,通常在Q和Q之间以100Ω终止 - 内部偏置电阻确保未连接输入时输出为差分低电平 - 输出短路保护

应用信息: - 精密时钟缓冲器 - 低抖动数据重复器 - 中央办公室时钟分配 - DSLAM/DLC - 基站 - 大容量存储

封装信息: - 8引脚SOT23和SO封装 - 封装尺寸和引脚布局图在文档末尾提供
MAX9374AEKA/GG8 价格&库存

很抱歉,暂时无法提供与“MAX9374AEKA/GG8”相匹配的价格&库存,您可以联系我们找货

免费人工找货