1. 物料型号:
- 型号为FPLD54TE1。
2. 器件简介:
- FPLD54TE1是一款3.3V表面贴装时钟振荡器,具有差分LVPECL输出和使能/禁用功能。该振荡器设计用于与SONET/SDH系统中的PLL系统配合使用,这些系统需要低抖动和紧固频率稳定性。在这款振荡器的设计中没有使用PLL倍增方案。
3. 引脚分配:
- PIN 1: N/C(无连接)
- PIN 2: 使能/禁用
- PIN 3: 地(GROUND)
- PIN 4: Q输出
- PIN 5: Q输出
- PIN 6: 供电电压(Vcc)
4. 参数特性:
- 存储温度:-40°C至85°C
- 供电电压(Vcc):-0.5V至7.0V
- 使能/禁用电压(Vc):-0.5V至Vcc+0.5V
- 中心频率:622.08000 MHz、644.53125 MHz、666.51430 MHz、669.32660 MHz、672.16270 MHz
- 总频率容差:-20 ppm至20 ppm
- 工作温度范围:0°C至70°C
- 供电电流(Icc):最大100 mA
- 抖动(BW=10Hz至20MHz):5 ps rms
- SSB相位噪声在不同频率偏移下分别为:-60 dBc/Hz、-90 dBc/Hz、-130 dBc/Hz、-135 dBc/Hz
5. 功能详解:
- FPLD54TE1具有差分LVPECL输出和低电压PECL输出特性,低抖动(<1ps RMS)和总频率容差+20ppm。
6. 应用信息:
- 适用于需要低抖动和紧固频率稳定性的SONET/SDH系统中的PLL系统。
7. 封装信息:
- 封装具有低轮廓表面贴装特性,尺寸公差为±0.005英寸(±0.127mm)。