CY2509

CY2509

  • 厂商:

    CYPRESS(赛普拉斯)

  • 封装:

  • 描述:

    CY2509 - Spread Aware™, Ten/Eleven Output Zero Delay Buffer - Cypress Semiconductor

  • 详情介绍
  • 数据手册
  • 价格&库存
CY2509 数据手册
CY2509/10 Spread Aware™, Ten/Eleven Output Zero Delay Buffer Features • Spread Aware™—designed to work with SSFTG reference signals • Well suited to both 100- and 133-MHz designs • Ten (CY2509) or eleven (CY2510) LVCMOS/LVTTL outputs • 50 ps typical peak cycle-to-cycle jitter • Single output enable pin for CY2510 version, dual pins on CY2509 devices allow shutting down a portion of the outputs • 3.3V power supply • On board 25Ω damping resistors • Available in 24-pin TSSOP package • Improved tracking skew, but narrower frequency support limit when compared to W132-09B/10B Key Specifications Operating Voltage: ................................................3.3V±10% Operating Range: ....................... 40 MHz < fOUT < 140 MHz Cycle-to-Cycle Jitter: ................................................
CY2509
物料型号: - CY2509/10

器件简介: CY2509/10是一款基于PLL的时钟驱动器,专为双列直插内存模块设计。该器件能够提供高达133 MHz的输出频率和小于250 ps的输出到输出偏斜。CY2509/10提供最小周期到周期和长期抖动,这对于满足DIMM应用中的紧密输入到输入偏斜预算具有重要意义。

引脚分配: - CY2509:共有24个引脚,包括参考输入CLK、反馈输入FBIN、输出Q0-Q8、反馈输出FBOUT、电源和地等。 - CY2510:共有24个引脚,与CY2509相比,多了一个输出Q9,并有一个单独的输出使能引脚OE。

参数特性: - 工作电压:3V±10% - 工作频率范围:40 MHz < f < 140 MHz - 周期到周期抖动:100 ps - 输出到输出偏斜:100 ps - 相位误差抖动:<100 ps

功能详解: CY2509/10接收主板信号,并缓冲出足够的驱动能力的时钟信号以满足所有DIMM板的时钟需求。该器件还设计以满足新的PC133 SDRAM设计需求,工作频率高达133 MHz。CY2509/10特别设计以接受主板设计中目前使用的SSFTG信号,以减少EMI。零延迟缓冲器如果没有设计通过这一特性,则可能会导致偏斜失败。

应用信息: 适用于需要支持100 MHz时钟速度的256和512兆内存模块,尤其是配置在16x4或8x8格式的内存卡,主板提供的时钟信号通常不足以满足DIMM上所有内存和逻辑的需求。CY2509/10能够提供足够的驱动能力来满足DIMM板的时钟需求。

封装信息: - 24引脚薄型收缩小外形封装(TSSOP)。
CY2509 价格&库存

很抱歉,暂时无法提供与“CY2509”相匹配的价格&库存,您可以联系我们找货

免费人工找货