物料型号:CY25100
器件简介:CY25100是一款展频时钟发生器(SSCG)集成电路,用于降低当今高速数字电子系统中的电磁干扰(EMI)。
引脚分配:
- VDD(1):3.3V电源供应。
- XOUT(2):晶体振荡器输出,如果连接外部时钟至引脚3,则该引脚悬空。
- XIN/CLKIN(3):晶体振荡器输入或参考时钟输入。
- PD#/OE(4):可选择PD#(电源管理)或OE(输出使能)功能。
- VSS(5):电源地。
- REFCLK(6):缓冲参考时钟输出。
- SSCLK(7):展频时钟输出。
- SSON#(8):展频控制,低电平有效。
参数特性:
- 工作频率范围:3 MHz 至 200 MHz。
- 可编程展频,调制频率为31.5 kHz,中心展频范围±0.25%至±2.5%,下降展频范围-0.5%至-5.0%。
- 输入频率范围:外部晶体8至30 MHz,外部参考时钟8至166 MHz。
- 集成锁相环(PLL)。
- 可编程晶体负载电容调谐阵列。
- 低周期到周期抖动。
- 展频开/关功能。
- 电源管理或输出使能功能。
- 工作温度范围:商业和工业级。
- 3.3 V 操作。
- 8引脚TSSOP和SOIC封装。
功能详解:
- CY25100使用Cypress专有的PLL和SSC技术来合成和调制输入时钟的频率,通过调制时钟频率,可以大幅降低基本频率和谐波频率处的测量EMI。
- 设备使用工厂或现场可编程的配置存储器阵列来合成输出频率、展百分比、晶体负载电容、参考时钟输出开/关、展频开/关功能以及PD#/OE选项。
应用信息:
- CY25100适用于需要降低EMI的高速数字电子系统,如通信设备、计算机、网络设备等。
封装信息:
- 提供8引脚TSSOP和SOIC封装选项。