CY2DL814SI

CY2DL814SI

  • 厂商:

    CYPRESS(赛普拉斯)

  • 封装:

  • 描述:

    CY2DL814SI - ComLink™ Series - Cypress Semiconductor

  • 详情介绍
  • 数据手册
  • 价格&库存
CY2DL814SI 数据手册
ComLink™ Series CY2DL814 1:4 Clock Fanout Buffer Features • Low-voltage operation • VDD = 3.3V • 1:4 Fanout • Single-input configurable for — LVDS, LVPECL, or LVTTL — Four differential pairs of LVDS outputs • Drives 50- or 100-ohm load (selectable) • Low input capacitance • 85 ps typical output-to-output skew •
CY2DL814SI
1. 物料型号: - CY2DL814ZI:16-pin TSSOP封装,工业级,工作温度范围-40°C至85°C。 - CY2DL814ZIT:16-pin TSSOP封装,胶带和卷轴包装,工业级,工作温度范围-40°C至85°C。 - CY2DL814SI:16-pin SOIC封装,工业级,工作温度范围-40°C至85°C。 - CY2DL814SIT:16-pin SOIC封装,胶带和卷轴包装,工业级,工作温度范围-40°C至85°C。 - CY2DL814ZC:16-pin TSSOP封装,商业级,工作温度范围0°C至70°C。 - CY2DL814ZCT:16-pin TSSOP封装,胶带和卷轴包装,商业级,工作温度范围0°C至70°C。 - CY2DL814SC:16-pin SOIC封装,商业级,工作温度范围0°C至70°C。 - CY2DL814SCT:16-pin SOIC封装,胶带和卷轴包装,商业级,工作温度范围0°C至70°C。 - 无铅版本:CY2DL814ZXI、CY2DL814ZXIT、CY2DL814SXI、CY2DL814SXIT、CY2DL814ZXC、CY2DL814ZXCT、CY2DL814SXC、CY2DL814SXCT。

2. 器件简介: - Cypress CY2系列网络电路采用先进的0.35微米CMOS技术制造,实现业界最快的逻辑速度。CY2DL814扇出缓冲器具有单个LVDS、LVPECL或LVTTL兼容输入和四个LVDS输出对,适用于数据通信时钟管理应用,减少输入时钟的负载。

3. 引脚分配: - IN+, IN-(6,7脚):可配置的差分输入对或单线。默认为LVPECL。详见配置。 - CNTRL(3脚):LVTTL/LVCMOS,将标准LVDS驱动转换为高驱动。 - CONFIG(2脚):LVTTL/LVCMOS,将输入(IN /IN)从默认的LVPECL/LVDS(逻辑=0)转换为LVTTL/LVCMOS(逻辑=1)。 - EN1, EN2(1.8脚):LVTTL/LVCMOS,使能/禁用逻辑。详见下表。 - Q1A, Q1B, Q2A, Q2B, Q3A, Q3B, Q4A, Q4B(16,15,14,13,12,11,10,9脚):LVDS差分输出。 - VDD(4脚):电源正电压。 - GND(5脚):地。

4. 参数特性: - 低电压操作(V_DD=3.3V)。 - 1:4扇出。 - 单输入可配置为LVDS、LVPECL或LVTTL。 - 支持标准和高驱动LVDS。 - 驱动50或100欧姆负载(可选)。 - 低输入电容。 - 典型输出至输出偏差85ps。 - 典型传播延迟小于4ns。 - 不超过Bellcore 802.3标准。 - 操作频率高达350 MHz – 700 Mbps。 - 提供工业版本。 - 封装包括TSSOP/SOIC。

5. 功能详解: - CY2DL814适用于从单端到LVDS的电平转换,以及LVDS基时钟信号的分发。输入可配置为LVPECL/LVTTL或LVDS信号,输出驱动支持标准和高驱动LVDS。使用单一零件/设备即可驱动50欧姆或100欧姆线路。

6. 应用信息: - 适用于数据通信时钟管理应用,减少输入时钟的负载,适用于电平转换和LVDS基时钟信号分发。
CY2DL814SI 价格&库存

很抱歉,暂时无法提供与“CY2DL814SI”相匹配的价格&库存,您可以联系我们找货

免费人工找货