CY7B9910-2SCT

CY7B9910-2SCT

  • 厂商:

    CYPRESS(赛普拉斯)

  • 封装:

  • 描述:

    CY7B9910-2SCT - Low Skew Clock Buffer - Cypress Semiconductor

  • 详情介绍
  • 数据手册
  • 价格&库存
CY7B9910-2SCT 数据手册
CY7B9910 CY7B9920 Low Skew Clock Buffer Features ■ ■ ■ ■ ■ ■ ■ ■ All outputs skew
CY7B9910-2SCT
### 物料型号 - CY7B9910 - CY7B9920

### 器件简介 CY7B9910和CY7B9920低偏斜时钟缓冲器提供低偏斜的系统时钟分配。这些多输出时钟驱动器优化了高性能计算机系统的时序。每个单独的驱动器都可以驱动阻抗低至50Ω的终端传输线。它们提供最小且指定的输出偏斜和全摆幅逻辑电平(CY7B9910 TTL或CY7B9920 CMOS)。

### 引脚分配 文档中包含了引脚配置图,展示了各个引脚的功能和定义。

### 参数特性 - 所有输出偏斜小于100ps(典型值,最大值为250ps) - 输出操作频率15至80MHz - 零输入到输出延迟 - 50%占空比输出 - 24引脚SOIC封装 - 抖动:<200ps峰峰值,<25ps均方根值

### 功能详解 - 完全集成的PLL实现“零延迟”能力。外部分频能力与内部PLL相结合,允许在时钟目的地将低频时钟乘以几乎任何因子进行分配。这在允许最大系统时钟速度和灵活性的同时,最小化了时钟分配的难度。 - 输出驱动50Ω终端线 - 相位频率检测器和滤波器块接受来自参考频率(REF)输入和反馈(FB)输入的输入,并生成校正信息以控制电压控制振荡器(VCO)的频率。这些块与VCO一起构成一个跟踪传入REF信号的相位锁定环(PLL)。

### 应用信息 这些器件适用于需要低偏斜时钟分配的高性能计算机系统。

### 封装信息 - 24引脚SOIC封装
CY7B9910-2SCT 价格&库存

很抱歉,暂时无法提供与“CY7B9910-2SCT”相匹配的价格&库存,您可以联系我们找货

免费人工找货