0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
MAX9476EUG-T

MAX9476EUG-T

  • 厂商:

    DALLAS

  • 封装:

    TSSOP-24

  • 描述:

    IC CLK SYNTHESIZER 8KHZ 24-TSSOP

  • 详情介绍
  • 数据手册
  • 价格&库存
MAX9476EUG-T 数据手册
MAX9476EUG-T
物料型号:MAX9476

器件简介:MAX9476是一款低成本、高性能的时钟合成器,具备8kHz的输入参考时钟,提供六个缓冲的LVTTL时钟输出,频率为35.328MHz。

适用于使用T1、E1、T3、E3和xDSL系统的设备。


引脚分配: 1. SHDN:低电平有效的关闭输入 2. REO:参考时钟输出,提供抑制抖动的8kHz参考时钟输出 3. REIN:参考输入 4. VDDP:锁相环(PLL)电源。

通过0.1μF和0.001μF电容器连接至GNDP进行旁路 5. GNDP:PLL地 6. X1:晶体输入1。

连接至VCXO的基频晶体 7. VDD:数字电源。

通过0.1μF和0.001μF电容器连接至GND进行旁路 8. X2:晶体输入2。

连接至VCXO的基频晶体 9. GND:地 10. LP2:外部滤波器2。

连接至LP1和LP2之间的环路滤波器电容器和电阻(详见典型应用电路) 11. LP1:外部滤波器1。

连接至LP1和LP2之间的环路滤波器电容器和电阻(详见典型应用电路) 12. SETI:电荷泵电流设置输入。

通过SETI到GNDP的电阻设置PLL电荷泵电流 13. CLK6:35.328MHz的时钟输出6 15. CLK5:35.328MHz的时钟输出5 17. CLK4:35.328MHz的时钟输出4 20. CLK3:35.328MHz的时钟输出3 22. CLK2:35.328MHz的时钟输出2 24. CLK1:35.328MHz的时钟输出1

参数特性: - 输入参考时钟频率:8kHz - 输出抖动:4ps RMS(典型值) - 参考时钟上的高抖动抑制 - 综合锁相范围:±100ppm - 输出频率:35.328MHz - 六个缓冲的LVTTL低抖动输出 - 一个8kHz参考时钟继电器输出 - 工作电压:+3.3V - 封装:24引脚TSSOP

功能详解: MAX9476内部PLL锁相环使用电压控制晶体振荡器(VCXO),将外部晶体(35.328MHz)与8kHz输入参考时钟相锁。

此外,该设备还生成一个抑制抖动的输出,为参考时钟继电器提供更好的源。


应用信息: 适用于使用T1、E1、T3、E3和ISDN协议的电信设备,以及与电信协议接口的CO中xDSL设备。


封装信息: MAX9476采用24引脚TSSOP封装,工作在-40°C至+85°C的扩展工作温度范围内,并且工作在+3V至+3.6V的单电源范围内。

如需使用低价值的外部晶体,请参阅MAX9486数据手册。
MAX9476EUG-T 价格&库存

很抱歉,暂时无法提供与“MAX9476EUG-T”相匹配的价格&库存,您可以联系我们找货

免费人工找货