### 物料型号
- 型号:41KD
### 器件简介
41KD中断保持寄存器(IHR)设计用于在包含集成读写控制信号的系统中捕获、屏蔽、存储和检索中断信号。该器件允许处理器基于内存映射方式与所有微处理器或微计算机进行接口。当处理器查询中断时,IHR会一对一地返回待处理中断的线性指示,而不是二进制加权优先级指示。可以利用各种处理器子程序对待处理中断进行优先级排序和堆栈处理。单个IHR可以容纳多达四个中断输入;但是,提供了可级联的输入和输出以供扩展。
### 引脚分配
| 引脚 | 符号 | 类型 | 名称 |
| --- | --- | --- | --- |
| 1 | ī | I | 中断输入 |
| 2 | E | I | 芯片使能 |
| 3-6 | IHR3-IHRO | 1 | 中断保持寄存器 |
| 7 | i0 | O | 中断输出 |
| 8 | GND | | 地线 |
| 9 | MR | I | 主重置 |
| 10 | AO | I | 地址输入 |
| 11-14 | DO-D3 | I/O | 数据输入和输出 |
| 15 | R/W | I | 读或写信号 |
| 16 | VcC | | 5.0 +0.5V |
### 参数特性
- 可级联的输入和输出,用于扩展
- TTLCMOS兼容
- 低功耗肖特基LTTL技术
- 单独可屏蔽的中断输入
### 功能详解
IHR内部架构基于一个控制逻辑部分和两个4位宽寄存器(屏蔽和中断)。控制逻辑将屏蔽和中断寄存器与处理器总线相接口。系统软件可以通过接受地址(A0)、芯片使能(E)和读/写(R/W)信号来读取或写入屏蔽或中断寄存器,并且可以通过主重置(MR)信号初始化IHR。
### 应用信息
适用于需要中断处理的系统,特别是在需要一对一处理中断请求的微处理器或微计算机系统中。
### 封装信息
- 16引脚塑料DIP(41KD)
- 16引脚塑料SOJ封装(41KD-J)
- 16引脚塑料SOIC封装(41KD-W)