74HC354

74HC354

  • 厂商:

    ETC1

  • 封装:

  • 描述:

    74HC354 - 8-INPUT MULTIPLEXER / RESISTER WITH TRANSPARENT LATCHES 3-STATE - List of Unclassifed Manu...

  • 详情介绍
  • 数据手册
  • 价格&库存
74HC354 数据手册
74HC354
物料型号: - 74HC/HCT354

器件简介: - 74HC/HCT354是高速Si-gate CMOS设备,与低功耗肖特基TTL(LSTTL)管脚兼容,并符合JEDEC标准号7A。该器件包含全芯片二进制解码,用于选择八路数据源之一。数据选择地址存储在透明锁存器中,当锁存器使能输入(LE)为低电平时启用。

引脚分配: - 数据输入:8至1号引脚(D0至D7) - 数据使能输入(低电平有效):9号引脚(E) - 地(0V):10号引脚(GND) - 地址锁存器使能输入(低电平有效):11号引脚(LE) - 选择输入:12至14号引脚(S0至S2) - 输出使能输入(低电平有效):15至16号引脚(OE1、OE2) - 输出使能输入(高电平有效):17号引脚(OE3) - 三态多路复用器输出(低电平有效):18号引脚(A) - 三态多路复用器输出(高电平有效):19号引脚(Y) - 正电源电压:20号引脚(Vcc)

参数特性: - 传播延迟:tPHL和tPLH分别是Dn、E到Y、Y和Sn、LE到Y、Y的传播延迟,典型值分别为20ns和24ns(HC),22ns和27ns(HCT)。 - 输入电容:C1为3.5pF。 - 功耗电容:CPD为每个锁存器的功耗电容,典型值为68pF(HC)和71pF(HCT)。

功能详解: - 当输出使能有效时(1$\overline{OE}_{1}$、1$\overline{OE}_{2}$或OE3=低电平),输出进入高阻态。 - 输出使能输入的操作不影响锁存器的状态。

应用信息: - 该器件可用于数据选择和多路复用应用,具有全芯片二进制解码和透明锁存器功能。

封装信息: - 20引脚DIL塑料封装(SOT146) - 20引脚迷你封装塑料封装(SO20、SOT163A)
74HC354 价格&库存

很抱歉,暂时无法提供与“74HC354”相匹配的价格&库存,您可以联系我们找货

免费人工找货