1. 物料型号:
- 型号为GW64 VCXO,封装为6 pad SMD,尺寸为11.4mm x 9.6mm x 4.7mm。
2. 器件简介:
- GW64 VCXO包含一个高Q基础晶体和一个低抖动乘法器电路。
3. 引脚分配:
- 1号引脚:电压控制(圆角引脚)
- 2号引脚:三态
- 3号引脚:地
- 4号引脚:输出
- 5号引脚:三态
- 6号引脚:供电电压
- 注意:2号和5号引脚内部连接。
4. 参数特性:
- 频率范围:50.01MHz至800.0MHz
- 供电电压:3.3 VDC ±5%
- 输出逻辑:LVCMOS
- 集成相位抖动:2.6ps典型值,4.0ps最大值(对于155.250MHz)
- 周期抖动RMS:4.3ps典型值(对于155.250MHz)
- 周期抖动峰峰值:27.0ps典型值(对于155.250MHz)
- 相位噪声:详见下表
- 初始频率精度:使用Vc=1.65±0.2VDC调谐至标称频率
- 输出电压高(1):至少90% Vdd
- 输出电压低(0):最多10% Vdd
- 拉偏范围:从±30ppm至±150ppm
- 温度稳定性:详见表格
- 输出负载:15pF
- 启动时间:最大10ms,典型5ms
- 占空比:50% ±5%,在50% Vdd时测量
- 上升/下降时间:1.2ns典型值(15pF负载)
- 电流消耗:<96MHz:最大30mA(15pF负载)
- >96MHz:最大40mA(15pF负载)
- 线性度:最大10%,典型6%
- 调制带宽:至少25kHz
- 输入阻抗:至少2M
- 斜率极性:单调正(控制电压的增加总是增加输出频率)
- 存储温度:-50°C至+100°C
- 老化:每年最多±5ppm
- 使能/禁用(三态):2号或5号引脚,使能高或至少70% Vdd应用于三态引脚以启用输出。最多30% Vdd以禁用输出(高阻抗)
- 符合RoHS:完全符合
5. 功能详解:
- GW64 VCXO提供高精度和低抖动的频率输出,适用于需要稳定时钟信号的应用。
6. 应用信息:
- 适用于通信、工业控制、医疗设备等领域,需要精确时钟信号的场合。