物料型号:
- IDT2308
器件简介:
- IDT2308是一款高速锁相环(PLL)时钟乘法器,设计用于处理高速时钟分发和倍频应用。它能够在10MHz至133MHz的范围内对输入时钟和输出时钟之间的相位进行对齐,实现零延迟。
引脚分配:
- REF(1):输入参考时钟,5V容忍输入
- CLKA1(2):时钟输出A银行
- CLKA2(2):时钟输出A银行
- VDD:3.3V供电
- GND:地
- CLKB1(2):时钟输出B银行
- CLKB2(2):时钟输出B银行
- S2(3):选择输入,位2
- S1(3):选择输入,位1
- CLKB3(2):时钟输出B银行
- CLKB4(2):时钟输出B银行
- GND:地
- VDD:3.3V供电
- CLKA3(2):时钟输出A银行
- CLKA4(2):时钟输出A银行
- FBK:PLL反馈输入
参数特性:
- 工作频率范围:10MHz至133MHz
- 供电电压范围:3.3V±5%
- 输入电容:7pF(REF和FBK)
- 输出负载:根据不同型号,负载从15pF至30pF不等
功能详解:
- IDT2308有两个四输出银行,通过两个选择地址进行控制。在测试模式下,PLL关闭,输入时钟直接驱动输出,用于系统测试。无输入时钟时,IDT2308进入省电模式,输出为三态。该器件提供六种不同的配置,用于输入参考时钟的预分频和倍频。
应用信息:
- 应用领域包括SDRAM、电信、数据通信、PC主板/工作站和关键路径延迟设计。