物料型号:
- IDT23S08E
器件简介:
- IDT23S08E是一款高速锁相环(PLL)时钟乘法器,旨在解决高速时钟分发和倍频应用。通过将输入时钟和输出时钟之间的相位对齐,实现零延迟,工作频率范围为10MHz至200MHz。
引脚分配:
- REF():1号引脚,输入参考时钟,5V容限输入
- CLKA1(2):2号引脚,时钟输出A银行
- CLKA2(2):3号引脚,时钟输出A银行
- VDD:4号引脚,3.3V供电
- GND:5号引脚,地
- CLKB1(2):6号引脚,时钟输出B银行
- CLKB2(2):7号引脚,时钟输出B银行
- S2(3):8号引脚,选择输入,位2
- S1(3):9号引脚,选择输入,位1
- CLKB3(2):10号引脚,时钟输出B银行
- CLKB4(2):11号引脚,时钟输出B银行
- GND:12号引脚,地
- VDD:13号引脚,3.3V供电
- CLKA3(2):14号引脚,时钟输出A银行
- CLKA4(2):15号引脚,时钟输出A银行
- FBK:16号引脚,PLL反馈输入
参数特性:
- 工作电压:3.3V VDD
- 频率范围:10MHz至200MHz
- 零延迟:通过相位对齐输入和输出时钟实现
- 低抖动:小于200ps的循环至循环抖动
- 无外部RC网络需求
- 支持1倍、2倍、4倍输出选项
- 扩展外部PLL以提供更多灵活性
- 支持工业和商业操作
功能详解:
- IDT23S08E有两个每组四个输出的银行,通过两个选择地址控制。通过适当的输入地址选择,两个银行都可以置于三态模式。在测试模式下,PLL关闭,输入时钟直接驱动输出,用于系统测试目的。在没有输入时钟的情况下,IDT23S08E进入功耗下降模式,在这种模式下,设备在商业温度范围内的电流消耗小于12µA,在工业温度范围内小于25µA,输出为三态。
应用信息:
- 应用领域包括SDRAM、电信、数据通信、PC主板/工作站、关键路径延迟设计等。
封装信息:
- 可用的封装选项包括SOIC和TSSOP两种,具体型号和订单号如下:
- 23S08E-1DCG, 23S08E-1DCG8(16-pin SOIC, 0°至+70°C)
- 23S08E-1DCGI, 23S08E-1DCGI8(16-pin SOIC, -40°至+85°C)
- 23S08E-1HDCG, 23S08E-1HDCG8(16-pin SOIC, 0°至+70°C)
- 23S08E-1HPGG, 23S08E-1HPGG8(16-pin TSSOP, 0至+70°C)
- 以及更多变种型号和封装选项。