1. 物料型号:
- 型号为IDT5V9910A,是一款3.3V低偏差PLL时钟驱动器。
2. 器件简介:
- IDT5V9910A是一个高扇出相位锁定环时钟驱动器,适用于高性能计算和数据通信应用。它具有八个零延迟LVTTL输出。
3. 引脚分配:
- REF IN:参考时钟输入
- FB IN:反馈输入
- TEST (1) IN:当设置为MID或HIGH时,禁用PLL(除了某些条件外)。REF信号传送到所有输出。设置为LOW以正常操作。
- GND/sOE(1) IN:同步输出使能。当设置为HIGH时,停止时钟输出(除了Q2和Q3)处于LOW状态。设置为LOW以正常操作。
- VCCQ/PE IN:选择正边或负边控制。当设置为LOW/HIGH时,输出与参考时钟的负/正边同步。
- FS(2) IN:频率范围选择。
- Q0 - Q7 OUT:八个时钟输出
- VCCN PWR:输出缓冲电源
- VCCQ PWR:相位锁定环和其他内部电路的电源
- GND PWR:地
4. 参数特性:
- 输出频率:15MHz至85MHz
- 偏差等级:IDT5V9910A-2(tSKEW0<250ps)、IDT5V9910A-5(tSKEW0<500ps)、IDT5V9910A-7(tSKEW0<750ps)
- 3级输入用于PLL范围控制
- PLL旁路,用于直流测试
- 外部反馈,内部环路滤波器
- 12mA平衡驱动输出
- 低抖动:<200ps峰峰值
5. 功能详解:
- 当GND/sOE引脚为低时,所有输出同步启用。如果GND/sOE为高,则除了Q2和Q3之外的所有输出同步禁用。
- 当VCCQ/PE为高时,所有输出与参考时钟输入的正边同步。当VCCQ/PE为低时,所有输出与参考时钟的负边同步。
- FB信号与输入参考信号在相位检测器中比较,以驱动VCO。相位差异导致PLL的VCO相应地向上或向下调整。
6. 应用信息:
- 适用于高性能计算和数据通信应用。
7. 封装信息:
- 可用SOIC封装。