0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
IS61LPS51236A-200TQLI-TR

IS61LPS51236A-200TQLI-TR

  • 厂商:

    ISSI(芯成半导体)

  • 封装:

    LQFP-100

  • 描述:

    IC SRAM 18MBIT PARALLEL 100TQFP

  • 详情介绍
  • 数据手册
  • 价格&库存
IS61LPS51236A-200TQLI-TR 数据手册
IS61LPS51236A-200TQLI-TR
物料型号: - IS61VPS25672A - IS61LPS25672A - IS61VPS51236A - IS61LPS51236A - IS61VPS102418A - IS61LPS102418A

器件简介: 这些器件是高速、低功耗的同步静态RAM,专为通信和网络应用设计,提供突发式高性能内存。

引脚分配: 文档提供了不同封装(如TQFP、PBGA)的引脚分配图,包括地址输入、数据输入/输出、控制信号等。

参数特性: - 内部自定时写周期 - 单独的字节写控制和全局写 - 时钟控制的寄存器地址、数据和控制 - 使用MODE输入控制突发序列 - 三种芯片使能选项,用于简单的深度扩展和地址流水线 - 通用数据输入和数据输出 - 在非选中期间自动进入低功耗模式 - 单周期去选 - 降低功耗待机的Snooze模式 - PBGA封装的JTAG边界扫描 - 多种封装选项,包括100-Pin TQFP、119-ball PBGA、165-ball PBGA和209-ball PBGA - 无铅版本可用

功能详解: - 所有同步输入都通过由单个时钟输入控制的寄存器传递。 - 写周期由时钟输入的上升沿启动,可以是1到4个字节宽。 - 可以通过ADSP或ADSC输入引脚启动突发模式。 - MODE引脚用于选择突发序列顺序,线性突发或交错突发。

应用信息: 这些SRAM适用于需要高速数据存储和检索的应用,如通信设备、网络设备等。
IS61LPS51236A-200TQLI-TR 价格&库存

很抱歉,暂时无法提供与“IS61LPS51236A-200TQLI-TR”相匹配的价格&库存,您可以联系我们找货

免费人工找货