0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
GAL20RA10B-30LP

GAL20RA10B-30LP

  • 厂商:

    LATTICE(莱迪思半导体)

  • 封装:

    DIP24_300MIL

  • 描述:

    IC CPLD 10MC 30NS 24DIP

  • 详情介绍
  • 数据手册
  • 价格&库存
GAL20RA10B-30LP 数据手册
GAL20RA10 High-Speed Asynchronous E2CMOS PLD Generic Array Logic™ Features • HIGH PERFORMANCE E2CMOS ® TECHNOLOGY — 7.5 ns Maximum Propagation Delay — Fmax = 83.3 MHz — 9 ns Maximum from Clock Input to Data Output — TTL Compatible 8 mA Outputs — UltraMOS® Advanced CMOS Technology • 50% to 75% REDUCTION IN POWER FROM BIPOLAR — 75mA Typical Icc • ACTIVE PULL-UPS ON ALL PINS • E CELL TECHNOLOGY — Reconfigurable Logic — Reprogrammable Cells — 100% Tested/100% Yields — High Speed Electrical Erasure (H 1 1 0.9 0.95 0.8 4.50 4.75 5.00 5.25 5.50 0.9 4.50 4.75 5.00 5.25 5.50 4.75 5.00 5.25 5.50 Supply Voltage (V) Supply Voltage (V) Supply Voltage (V) Normalized Tpd vs Temp 1.3 1.3 Normalized Tco vs Temp 1.4 Normalized Tsu vs Temp Normalized Tpd Normalized Tco 1.2 1.1 1 0.9 0.8 0.7 1.2 1.1 1 0.9 0.8 0.7 Normalized Tsu PT H->L PT L->H RISE FALL 1.3 1.2 1.1 1 0.9 0.8 0.7 0.6 -55 -25 0 25 50 75 90 125 0 -55 -25 -55 -25 25 50 75 90 0 25 50 75 125 90 Temperature (deg. C) Temperature (deg. C) 125 Temperature (deg. C) Delta Tpd vs # of Outputs Switching 0 0 Delta Tco vs # of Outputs Switching Delta Tpd (ns) -0.2 -0.4 -0.6 -0.8 -1 -1.2 1 2 3 4 5 6 7 8 9 10 Delta Tco (ns) -0.2 -0.4 -0.6 -0.8 -1 -1.2 1 2 3 4 5 6 7 8 9 10 RISE FALL RISE FALL Number of Outputs Switching Number of Outputs Switching Delta Tpd vs Output Loading 12 10 8 6 4 2 0 -2 -4 0 50 100 150 200 250 300 Delta Tco vs Output Loading 14 12 10 8 6 4 2 0 -2 -4 0 50 Delta Tpd (ns) FALL Delta Tco (ns) RISE RISE FALL 100 150 200 250 300 Output Loading (pF) Output Loading (pF) 14 Specifications GAL20RA10 GAL10RA10B-15/-20/-30: Typical AC and DC Characteristic Diagrams Vol vs Iol 3 2.5 5 4 Voh vs Ioh 3.75 Voh vs Ioh 3.625 Voh (V) 3 2 1 0 0.00 1.5 1 0.5 0 0.00 Voh (V) 10.00 20.00 30.00 40.00 50.00 60.00 Vol (V) 2 3.5 3.375 20.00 40.00 60.00 80.00 3.25 0.00 1.00 2.00 3.00 4.00 Iol (mA) Ioh(mA) Ioh(mA) Normalized Icc vs Vcc 1.20 1.2 Normalized Icc vs Temp 1.40 Normalized Icc vs Freq. Normalized Icc Normalized Icc 1.10 1.1 Normalized Icc -55 -25 0 25 50 75 100 125 1.30 1.20 1.10 1.00 0.90 0.80 0 25 50 75 1.00 1 0.90 0.9 0.80 4.50 0.8 4.75 5.00 5.25 5.50 Supply Voltage (V) Temperature (deg. C) Frequency (MHz) Delta Icc vs Vin (1 input) 5 Input Clamp (Vik) 0 10 20 Delta Icc (mA) 4 3 2 1 0 0.00 0.50 1.00 1.50 2.00 2.50 3.00 3.50 4.00 Iik (mA) 30 40 50 60 70 80 90 -2.00 -1.00 0.00 Vin (V) Vik (V) 15
GAL20RA10B-30LP
### 物料型号 - 型号:GAL20RA10 - 描述:GAL20RA10是一款由Lattice Semiconductor生产的高速异步E2CMOS PLD(Programmable Logic Device)。

### 器件简介 - 技术:采用E2CMOS®技术和UltraMOS®高级CMOS技术。 - 性能:最大传播延迟为7.5纳秒,Fmax为83.3MHz,从时钟输入到数据输出的最大延迟为9纳秒,TTL兼容的8毫安输出。 - 功耗:比双极性技术降低50%到75%的功耗,典型功耗为75毫安。 - 特性:所有引脚都有活动上拉,E2单元技术提供可重配置的逻辑和可编程的单元,100%测试/100%产量,高速电擦除(<100毫秒),数据保持20年。

### 引脚分配 - 引脚配置:文档中包含了引脚配置图,显示了各个引脚的功能和分配。

### 参数特性 - 传播延迟(Tpd):7.5纳秒至30纳秒不等,根据不同的型号。 - 建立时间(Tsu):3纳秒至20纳秒不等。 - 时钟到输出延迟(Tco):9纳秒至30纳秒不等。 - 工作电流(Icc):典型值为100毫安。

### 功能详解 - 输出逻辑宏单元(OLMC):由10个D触发器组成,具有独立的可编程异步复位、预置和时钟乘积项。 - 独立可编程时钟:为每个宏单元提供独立的时钟控制乘积项,允许多达十个独立的时钟。 - 可编程极性:每个宏单元触发器的D输入的极性可以单独编程。 - 异步复位和预置:每个宏单元具有独立的异步复位和预置控制乘积项。 - 组合控制:可以通过断言复位和预置乘积项来绕过每个宏单元的寄存器。 - 并行触发器预置:可以通过I/O引脚重置或预置GAL20RA10的触发器。

### 应用信息 - 应用:状态机控制、标准逻辑整合、多时钟逻辑设计等。

### 封装信息 - 封装类型:28引脚PLCC和24引脚塑料DIP。 - 封装型号:GAL20RA10B-7LJ、GAL20RA10B-10LP等,不同型号对应不同的工作参数和封装类型。
GAL20RA10B-30LP 价格&库存

很抱歉,暂时无法提供与“GAL20RA10B-30LP”相匹配的价格&库存,您可以联系我们找货

免费人工找货