0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
LSU421_PDIP

LSU421_PDIP

  • 厂商:

    MICROSS

  • 封装:

  • 描述:

    LSU421_PDIP - N-CHANNEL JFET - Micross Components

  • 详情介绍
  • 数据手册
  • 价格&库存
LSU421_PDIP 数据手册
LSU421 HIGH INPUT IMPEDANCE MONOLITHIC DUAL N-CHANNEL JFET Linear Systems replaces discontinued Siliconix U421 The LSU421 is a high input impedance Monolithic Dual N-Channel JFET The LSU421 monolithic dual n-channel JFET is designed to provide very high input impedance for differential amplification and impedance matching. Among its many unique features, this series offers operating gate current specified at -250 fA. The LSU421 is a direct replacement for discontinued Siliconix U421. The hermetically sealed TO-71 & TO-78 packages are well suited for military applications. The 8 Pin P-DIP and 8 Pin SOIC provide ease of manufacturing, and the symmetrical pinout prevents improper orientation. (See Packaging Information). FEATURES  HIGH INPUT IMPEDANCE  HIGH GAIN  LOW POWER OPERATION  ABSOLUTE MAXIMUM RATINGS   @ 25°C (unless otherwise noted)  IG = 0.25pA MAX  gfs = 120µmho MIN  VGS(OFF) = 2V MAX  LSU421 Applications: Ultra Low Input Current Differential Amps High-Speed Comparators Impedance Converters Maximum Temperatures  Storage Temperature  ‐65°C to +150°C  Operating Junction Temperature  +150°C  Maximum Voltage and Current for Each Transistor – Note 1  ‐VGSS  Gate Voltage to Drain or Source  40V  ‐VDSO  Drain to Source Voltage  40V  ‐IG(f)  Gate Forward Current  10mA  Maximum Power Dissipation  Device Dissipation @ Free Air – Total                 400mW @ +125°C  MATCHING CHARACTERISTICS @ 25°C UNLESS OTHERWISE NOTED SYMBOL  CHARACTERISTICS  VALUE  UNITS  CONDITIONS  |∆V GS1‐2 /∆T|max.  DRIFT VS.  10  µV/°C  VDG=10V, ID=30µA  TEMPERATURE  TA=‐55°C to +125°C  | V GS1‐2 | max.  OFFSET VOLTAGE  10  mV  VDG=10V, ID=30µA  TYP.  60  ‐‐    ‐‐  200    ‐‐    ‐‐  ‐‐    ‐‐  ‐‐  ‐‐  ‐‐    ‐‐  0.1    90  90    ‐‐  20  10    ‐‐  ‐‐  MAX.  ‐‐  ‐‐    1500  350    1000    2.0  1.8    .25  250  1.0  1.0    10  3.0    ‐‐  ‐‐    1  70  ‐‐    3.0  1.5  UNITS  V  V    µmho  µmho    µA    V  V    pA  pA  pA  nA    µmho  µmho    dB  dB    dB  nV/√Hz      pF  pF  CONDITIONS  VDS = 0                  IG =1nA        IG = 1µA               ID = 0               IS= 0    VDS = 10V         VGS = 0V      f = 1kHz       VDG = 10V          ID = 30µA    f = 1kHz    VDS = 10V              VGS = 0V    VDS = 10V               ID = 1nA              VDG = 10V                 ID = 30µA      VDG = 10V               ID = 30µA  TA = +125°C   VDS = 0V             VGS = 20V  TA = +125°C      VDS = 10V              VGS = 0V   VDG =  10V             ID = 30µA    ∆VDS = 10 to 20V        ID = 30µA  ∆VDS = 5 to 10V          ID = 30µA  VDG = 10V     ID = 30µA     RG = 10MΩ  f = 10Hz                 VDG = 10V     ID = 30µA      f = 10Hz        VDG  = 10V    ID = 30µA      f = 1KHz      VDS= 10V       VGS = 0     f = 1MHz    P-DIP / SOIC (Top View) ELECTRICAL CHARACTERISTICS @ 25°C (unless otherwise noted) SYMBOL  CHARACTERISTICS  MIN.  BVGSS  Breakdown Voltage  40  BVGGO  Gate‐To‐Gate Breakdown  40    TRANSCONDUCTANCE    YfSS  Full Conduction  300  YfS  Typical Operation  120  DRAIN CURRENT      IDSS  Full Conduction  60  GATE VOLTAGE      VGS(off)  Pinchoff voltage  ‐‐  VGS  Operating Range  ‐‐  GATE CURRENT      IGmax.  Operating  ‐‐  ‐IGmax.  High Temperature  ‐‐  IGSSmax.  At Full Conduction  ‐‐  ‐IGSSmax.  High Temperature  ‐‐      OUTPUT CONDUCTANCE  YOSS  Full Conduction  ‐‐  YOS  Operating  ‐‐    COMMON MODE REJECTION    CMR  ‐20 log | ∆V GS1‐2/ ∆VDS|  ‐‐    ‐20 log | ∆V GS1‐2/ ∆VDS|  ‐‐    NOISE    NF  Figure  ‐‐  en  Voltage  ‐‐      ‐‐  CAPACITANCE      CISS  Input  ‐‐  CRSS  Reverse Transfer  ‐‐  Click To Buy Note 1 – These ratings are limiting values above which the serviceability of any semiconductor may be impaired TO-71 / TO-78 (Top View) Available Packages: LSU421 in TO-71 & TO-78 LSU421 in PDIP & SOIC LSU421 available as bare die Please contact Micross for full package and die dimensions Email: chipcomponents@micross.com Information furnished by Linear Integrated Systems and Micross Components is believed to be accurate and reliable. However, no responsibility is assumed for its use; nor for any infringement of patents or other rights of third parties which may result from its use. No license is granted by implication or otherwise under any patent or patent rights of Linear Integrated Systems.
LSU421_PDIP
物料型号: - 型号为LSU421,是华强PC的高输入阻抗单体双N沟道JFET。

器件简介: - LSU421是一种高输入阻抗的单体双N沟道JFET,设计用于提供非常高的输入阻抗,适用于差分放大和阻抗匹配。其独特的特性包括操作栅极电流在-250 fA的规格。LSU421是已停产的Siliconix U421的直接替代品。

引脚分配: - 提供了8引脚P-DIP和8引脚SOIC封装,具有对称的引脚排列,以防止错误的方向安装。

参数特性: - 绝对最大额定值:存储温度范围为-65°C至+150°C,工作结温为+150°C。 - 每个晶体管的最大电压和电流:-VGsS(栅极电压至漏极或源极)为40V,-VpsO(漏极至源极电压)为40V,1Gf(栅极前向电流)为10mA。 - 最大功率耗散:器件在自由空气中的总耗散为400mW@+125°C。

功能详解: - 特点包括高输入阻抗、高增益、低功耗操作。 - 电气特性包括击穿电压、跨导、漏极电流、栅极电压、栅极电流、输出电导、共模抑制比和噪声等。

应用信息: - 适用于超低输入电流差分放大器、高速比较器、阻抗转换器等。

封装信息: - LSU421提供TO-71、TO-78、PDIP和SOIC封装,也提供裸片。有关完整封装和裸片尺寸的详细信息,请联系Micross。
LSU421_PDIP 价格&库存

很抱歉,暂时无法提供与“LSU421_PDIP”相匹配的价格&库存,您可以联系我们找货

免费人工找货