物料型号:
- SN54/74LS196
- SN54/74LS197
器件简介:
- SN54/74LS196是一个4级可预置的BCD计数器,分为除以二和除以五的部分,可以组合计数,产生BCD(8, 4, 2, 1)序列或双二进制模式,输出为50%占空比。
- SN54/74LS197包含除以二和除以八的部分,可以组合形成模16的二进制计数器。
引脚分配:
- CP0:除以二部分的时钟输入(负边沿触发)
- CP1(LS196):除以五部分的时钟输入(负边沿触发)
- CP1(LS197):除以八部分的时钟输入(负边沿触发)
- MR:主复位输入(低电平有效)
- P:并行加载输入(低电平有效)
- P0-P3:数据输入
- Q0-Q3:输出
参数特性:
- 低功耗:典型值80mW
- 高计数率:典型值70MHz
- 计数模式:BCD、双二进制、二进制
- 异步可预置
- 异步主复位
- 易于多级级联
功能详解:
- LS196和LS197是异步可预置的十年和二进制计数器。LS196分为除以二和除以五的部分,而LS197分为除以二和除以八的部分,所有部分都有单独的时钟输入。在计数模式下,状态变化由时钟信号的高到低转变触发。由于内部的延迟,Q输出的状态变化不是同时发生的。当使用外部逻辑解码Q输出时,设计者应注意不平等的延迟可能导致解码尖峰,因此解码信号不应用作时钟或触发信号。
- LS196和LS197具有异步低电平有效的主复位输入(MR),它覆盖所有其他输入并将所有输出置为低电平。计数器也是异步可预置的。PL输入为低时,覆盖时钟输入并将并行数据输入(P0-P3)的数据加载到触发器中。当PL为低时,计数器作为透明锁存器,Pn输入的任何变化都会反映在输出上。
应用信息:
- 这些计数器可用于需要计数功能的数字电路中,如频率计数、事件计数、定时和控制等。
封装信息:
- J SUFFIX:陶瓷封装,632-08
- N SUFFIX:塑料封装,646-06
- D SUFFIX:SOIC封装,751A-02