0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
UPD71011C-10

UPD71011C-10

  • 厂商:

    NEC(日电电子)

  • 封装:

  • 描述:

    UPD71011C-10 - COCK PULSE GENERATOR/DIRVER - NEC

  • 详情介绍
  • 数据手册
  • 价格&库存
UPD71011C-10 数据手册
UPD71011C-10
### 物料型号 - APD71011G-8:8 MHz,18-pin塑料DIP封装。 - C-10:10 MHz,20-pin塑料SOP封装。 - G-8:8 MHz,20-pin塑料SOP封装。

### 器件简介 uPD71011是一款由NEC Electronics Inc.生产的高速CMOS技术制造的时钟脉冲生成器/驱动器,适用于V20 N30微处理器及其外围设备。

### 引脚分配 - 18-Pin Plastic DIP 和 20-Pin Plastic SOP 的引脚配置图已提供,包括时钟同步输入(CKSYN)、外设时钟输出(PRCLK)、总线准备输入(RDY1, RDY2)等。

### 参数特性 - 工作电压:单+5伏电源,工业温度范围-40至+85℃。 - 占空比:50%。 - 频率源:可以是晶体或外部时钟输入。 - 复位信号:具有施密特触发器电路的CPU或外设复位信号。 - 总线准备信号:具有双总线系统同步。

### 功能详解 - X1, X2(晶体):当F/X为低时,连接到X1和X2的晶体将是CPU及其外设的频率源,晶体频率应为CLK频率的两倍。 - EXFS(外部频率源):在外部TTL频率源模式下,EXFS输入是外部频率输入。 - F/X(频率/晶体选择):FX输入选择外部TTL型输入或外部晶体输入作为CLK输出的频率源。 - CLK(处理器时钟):CLK输出为CPU及其本地总线外设提供时钟。 - PRCLK(外设时钟):PRCLK输出为驱动外设提供50%占空比的时钟。 - OSC(振荡器):OSC输出与晶体输入频率相同的信号。 - CKSYN(时钟同步):CKSYN同步一个PD71011到其他PD71011。 - RESIN(复位):此施密特触发器输入生成RESET输出。 - RESET(复位):此输出是CPU的复位信号。 - RDY1, RDY2(总线准备):外设通过RDY1或RDY2发送信号,表示系统总线上的数据已接收或准备发送。

### 应用信息 uPD71011适用于需要高速时钟脉冲生成和驱动的微处理器系统,特别是在工业和汽车电子领域。

### 封装信息 - APD71011G-8:18-pin塑料DIP封装。 - C-10:20-pin塑料SOP封装。 - G-8:20-pin塑料SOP封装。
UPD71011C-10 价格&库存

很抱歉,暂时无法提供与“UPD71011C-10”相匹配的价格&库存,您可以联系我们找货

免费人工找货