物料型号:74VCXH162373
器件简介:
- 该器件包含16个非反相锁存器,具有3态输出,适用于总线导向应用。
- 设备按字节控制,锁存器在使能(LE)为高电平时对数据透明。当LE为低电平时,满足建立时间的数据被锁定。
- 数据在输出使能(OE)为低电平时出现在总线上。当OE为高电平时,输出处于高阻态。
- VCXH162373的数据输入包括活动保持电路,消除了外部上拉电阻来保持未使用或浮动的数据输入有效逻辑电平的需求。
- 设计了26:系列电阻器在输出端,减少了如存储器地址驱动器、时钟驱动器和总线收发器/发射器等应用中的线路噪声。
引脚分配:
- OE:输出使能输入(低电平有效)
- LE:锁存器使能输入
- I0-I15:保持输入
- O0-O15:输出
参数特性:
- 供电电压:1.4V至3.6V VCC
- 控制输入和输出耐压3.6V
- 保持在数据输入端消除了外部上拉/下拉电阻的需求
- 输出端的26:系列电阻器
- 典型传播延迟(输入到输出):3.3纳秒最大,3.0V至3.6V VCC
- 静态驱动(IOH/IOL):在3.0V VCC时,分别为12mA
功能详解:
- 包含16个边沿D型锁存器,3态输出。
- 设备按字节控制,每个字节独立工作。
- 控制引脚可以短接以实现完整的16位操作。
- 锁存器在LE输入为高电平时透明,即锁存器输出会在输入变化时改变状态。
应用信息:
- 设计用于低电压(1.4V至3.6V)VCC应用,输出兼容高达3.6V。
- 采用先进的CMOS技术制造,实现高速操作,同时保持低CMOS功耗。
封装信息:
- 74VCXH162373MTD:48引脚薄型收缩小外形封装(TSSOP),JEDEC MO-153,6.1mm宽[管装]
- 74VCXH162373MTX:48引脚薄型收缩小外形封装(TSSOP),JEDEC MO-153,6.1mm宽[带卷]