0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
HEF4001B

HEF4001B

  • 厂商:

    PHILIPS

  • 封装:

  • 描述:

    HEF4001B - Quadruple 2-input NOR gate - NXP Semiconductors

  • 详情介绍
  • 数据手册
  • 价格&库存
HEF4001B 数据手册
INTEGRATED CIRCUITS DATA SHEET For a complete data sheet, please also download: • The IC04 LOCMOS HE4000B Logic Family Specifications HEF, HEC • The IC04 LOCMOS HE4000B Logic Package Outlines/Information HEF, HEC HEF4001B gates Quadruple 2-input NOR gate Product specification File under Integrated Circuits, IC04 January 1995 Philips Semiconductors Product specification Quadruple 2-input NOR gate DESCRIPTION The HEF4001B provides the positive quadruple 2-input NOR function. The outputs are fully buffered for highest noise immunity and pattern insensitivity of output impedance. HEF4001B gates Fig.2 Pinning diagram. HEF4001BP(N): HEF4001BD(F): HEF4001BT(D): 14-lead DIL; plastic (SOT27-1) 14-lead DIL; ceramic (cerdip) (SOT73) 14-lead SO; plastic (SOT108-1) ( ): Package Designator North America Fig.1 Functional diagram. Fig.3 Logic diagram (one gate). FAMILY DATA, IDD LIMITS category GATES See Family Specifications January 1995 2 Philips Semiconductors Product specification Quadruple 2-input NOR gate AC CHARACTERISTICS VSS = 0 V; Tamb = 25 °C; CL = 50 pF; input transition times ≤ 20 ns VDD V Propagation delays In → On HIGH to LOW 5 10 15 5 LOW to HIGH Output transition times HIGH to LOW 10 15 5 10 15 5 LOW to HIGH 10 15 tTLH tTHL tPLH tPHL 60 25 20 50 25 20 60 30 20 60 30 20 120 50 40 100 45 35 120 60 40 120 60 40 ns ns ns ns ns ns ns ns ns ns ns ns SYMBOL TYP MAX HEF4001B gates TYPICAL EXTRAPOLATION FORMULA 33 ns + (0,55 ns/pF) CL 14 ns + (0,23 ns/pF) CL 12 ns + (0,16 ns/pF) CL 23 ns + (0,55 ns/pF) CL 14 ns + (0,23 ns/pF) CL 12 ns + (0,16 ns/pF) CL 10 ns + (1,0 ns/pF) CL 9 ns + (0,42 ns/pF) CL 6 ns + (0,28 ns/pF) CL 10 ns + (1,0 ns/pF) CL 9 ns + (0,42 ns/pF) CL 6 ns + (0,28 ns/pF) CL VDD V Dynamic power dissipation per package (P) 5 10 15 TYPICAL FORMULA FOR P (µW) 1100 fi + ∑ (foCL) × VDD2 5000 fi + ∑ (foCL) × 14 200 fi + ∑ (foCL) × VDD2 VDD2 where fi = input freq. (MHz) fo = output freq. (MHz) CL = load capacitance (pF) ∑(foCL) = sum of outputs VDD = supply voltage (V) January 1995 3
HEF4001B
1. 物料型号: - 型号:HEF4001B - 封装类型:14引脚DIL塑料(SOT27-1)、14引脚DIL陶瓷(cerdip)(SOT73)、14引脚SO塑料(SOT108-1)

2. 器件简介: - HEF4001B提供正四重2输入NOR功能。输出完全缓冲,以获得最高的噪声免疫能力和输出阻抗模式不敏感性。

3. 引脚分配: - 引脚图(Fig.2 Pinning diagram)显示了各个引脚的分配,通常包括电源、地、输入和输出引脚。

4. 参数特性: - 工作电压范围:5V、10V、15V - 传播延迟(In→On):在不同VDD电压下,从高到低的传播延迟(tPHL)和从低到高的传播延迟(tPLH)。 - 输出转换时间:从高到低(tTHL)和从低到高(tTLH)的输出转换时间。

5. 功能详解: - 功能图(Fig.1 Functional diagram)展示了器件的逻辑功能。 - 逻辑图(Fig.3 Logic diagram)展示了单个门的逻辑关系。

6. 应用信息: - 该产品适用于需要四重2输入NOR逻辑功能的数字电路设计。

7. 封装信息: - 提供了三种不同的封装选项,分别是塑料DIL、陶瓷DIL和塑料SO。
HEF4001B 价格&库存

很抱歉,暂时无法提供与“HEF4001B”相匹配的价格&库存,您可以联系我们找货

免费人工找货