1. 物料型号:
- 型号为PLL600-27F。
2. 器件简介:
- PLL600-27F是PhaseLink的低功耗XO IC系列的一部分,旨在替代多个XO解决方案,节省成本和板空间。它在10MHz至52MHz范围内提供市场上最低的电流消耗,并接受10至52MHz的输入晶体(基本谐振模式),提供低相位噪声(在30MHz时10kHz偏移处小于-130dBc)和非常低的抖动(2.5ps RMS周期抖动)输出。
3. 引脚分配:
- XIN:1号引脚,晶体输入或参考时钟输入(10MHz至52MHz)。
- GND:2、4、6、13号引脚,地线。
- CLK1:3号引脚,缓冲时钟输出。
- CLK2:5号引脚,缓冲时钟输出。
- N/C:7号引脚,无连接。
- CLK3:8号引脚,缓冲时钟输出。
- VDD:9、11号引脚,电源供应。
- CLK4:10号引脚,缓冲时钟输出。
- CLK5:12号引脚,缓冲时钟输出。
- XOUT:14号引脚,晶体输出。
4. 参数特性:
- 供电电压VDD:4.6V。
- 输入电压dc VI:-0.5 VDD+0.5 V。
- 输出电压dc VO:-0.5 VDD+0.5 V。
- 存储温度TS:-65至150°C。
- 环境操作温度TA:-40至85°C。
- 结温TJ:125°C。
- 引脚温度(焊接,10s):260°C。
- ESD保护,人体模型:2kV。
5. 功能详解:
- 输入晶体频率:10至52MHz。
- 上电后稳定时间:10ms。
- 输出时钟上升/下降时间:0.8V至2.0V负载下1.15ns,0.3V至3.0V负载下2.4ns。
- VDD灵敏度:VDD变化±10%时频率变化0.8ppm。
- 输出时钟占空比:45%至55%。
6. 应用信息:
- 该器件设计用于替换多个XO解决方案,节省成本和板空间,适用于需要低功耗、低相位噪声和低抖动的应用。
7. 封装信息:
- 该器件提供14引脚150mil SOIC封装。