物料型号:ICS9FG1901
器件简介:
- 该器件遵循Intel DB1900G差分缓冲规范,为CPU总线、PCI-Express或全缓冲DIMM应用提供19个输出时钟。
- 输出分为两组,DIF_(16:0)和DIF_(18:17),可以等于输入时钟或具有齿轮比。
引脚分配:
- 引脚配置包括参考电流输出(IREF)、PLL核心地(GNDA)、PLL核心电源(VDDA/PD#)等。
- 差分时钟输出包括DIF_0至DIF_18及其互补输出。
参数特性:
- 支持高达400 MHz的输出时钟频率。
- 可编程的SMBus地址,共有8个可选地址。
- 电源电压为3.3V,具有电源关闭模式。
功能详解:
- 启动时,默认所有输出为1:1模式,DIF_(16:0)和DIF_(18:17)可以从输入CPU总时钟进行“齿轮转换”。
- 可编程的齿轮比,通过SMBus进行配置。
应用信息:
- 推荐应用于DB1900G:CPU总线、PCI Express和全缓冲DIMM时钟。
封装信息:
- 采用72引脚的MLF封装,具体封装型号为0962E-01/02/07。
绝对最大值:
- 包括存储温度范围-65°C至150°C,环境操作温度0°C至70°C等。
电气特性:
- 输入/供电/公共输出参数,如输入高电平电压(VIH)、输入低电平电压(VIL)、工作电流(DD3.3OP)等。
差分时钟对的电气特性:
- 包括电流源输出阻抗(Zo)、电压高(VHigh)、电压低(VLow)、最大电压(Vovs)等。
SMBus地址映射:
- 描述了不同SMBus地址配置和对应的功能。
SMBus寄存器:
- 包括FSB频率选择寄存器、输出控制寄存器、输出和PLL BW控制寄存器等。
索引区:
- 提供了封装的顶视图和侧视图,以及尺寸信息。
订购信息:
- 按照JEDEC标准,提供了订购示例和参考。
修订历史:
- 记录了从2005年4月到2007年1月的文档修订信息。
重要通知和免责声明:
- 提供了有关技术规格、可靠性数据、设计资源等的免责声明。