0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
9FG1901HKLF

9FG1901HKLF

  • 厂商:

    RENESAS(瑞萨)

  • 封装:

    VFQFN-72

  • 描述:

    IC FREQUENCY GENERATOR 72-QFN

  • 详情介绍
  • 数据手册
  • 价格&库存
9FG1901HKLF 数据手册
ICS9FG1901 Integrated Circuit Systems, Inc. Frequency Generator for P4™ CPU, PCI Express™ & Fully Buffered DIMM Clocks Functionality at Power Up (PLL Mode) Recommended Application: DB1900G: CPU Host Bus, PCI Express and Fully-Buffered DIMM clocking FS_A_4101 1 0 Features: Power Down Functionality INPUTS OUTPUTS PLL State VDDA/PD# CLK_IN/CLK_IN# DIF DIF# Running 3.3V (NOM) Running ON Hi-Z GND X OFF Functionality Note It is recommended that Byte 2, bit 6 be toggled from 1 to 0 and back to 1, the first time VDDA is applied. This ensures proper initialization of the device. Key Specifications: DIF output cycle-to-cycle jitter < 50ps DIF (0:18) output-to-output skew < 225ps DIF (0:16) output-to-output skew < 100ps DIF_14 DIF_14# OE15# DIF_15 DIF_15# OE16# GND DIF_17 DIF_17# DIF_18 DIF_18# OE17_18# CLK_IN Pin Configuration CLK_IN# SMB_A2_PLLBYP# • • • DIF_16 • • • • • DIF_(18:0) MHz CLK_IN CLK_IN 1. FS_A_410 is a low-threshold input. Please see the VIL_FS and VIH_FS specifications in the Input/Supply/Common Output Parameters Table for correct values. DIF_16# • Power up default is all outputs in 1:1 mode DIF_(16:0) can be “gear-shifted” from the input CPU Host Clock DIF_(18:17) can be “gear-shifted” from the input CPU Host Clock Spread spectrum compatible Supports output clock frequencies up to 400 MHz 8 Selectable SMBus addresses SMBus address determines PLL or Bypass mode VDDA controlled power down mode VDD • • CLK_IN (CPU FSB) MHz 100
9FG1901HKLF
物料型号:ICS9FG1901

器件简介: - 该器件遵循Intel DB1900G差分缓冲规范,为CPU总线、PCI-Express或全缓冲DIMM应用提供19个输出时钟。 - 输出分为两组,DIF_(16:0)和DIF_(18:17),可以等于输入时钟或具有齿轮比。

引脚分配: - 引脚配置包括参考电流输出(IREF)、PLL核心地(GNDA)、PLL核心电源(VDDA/PD#)等。 - 差分时钟输出包括DIF_0至DIF_18及其互补输出。

参数特性: - 支持高达400 MHz的输出时钟频率。 - 可编程的SMBus地址,共有8个可选地址。 - 电源电压为3.3V,具有电源关闭模式。

功能详解: - 启动时,默认所有输出为1:1模式,DIF_(16:0)和DIF_(18:17)可以从输入CPU总时钟进行“齿轮转换”。 - 可编程的齿轮比,通过SMBus进行配置。

应用信息: - 推荐应用于DB1900G:CPU总线、PCI Express和全缓冲DIMM时钟。

封装信息: - 采用72引脚的MLF封装,具体封装型号为0962E-01/02/07。

绝对最大值: - 包括存储温度范围-65°C至150°C,环境操作温度0°C至70°C等。

电气特性: - 输入/供电/公共输出参数,如输入高电平电压(VIH)、输入低电平电压(VIL)、工作电流(DD3.3OP)等。

差分时钟对的电气特性: - 包括电流源输出阻抗(Zo)、电压高(VHigh)、电压低(VLow)、最大电压(Vovs)等。

SMBus地址映射: - 描述了不同SMBus地址配置和对应的功能。

SMBus寄存器: - 包括FSB频率选择寄存器、输出控制寄存器、输出和PLL BW控制寄存器等。

索引区: - 提供了封装的顶视图和侧视图,以及尺寸信息。

订购信息: - 按照JEDEC标准,提供了订购示例和参考。

修订历史: - 记录了从2005年4月到2007年1月的文档修订信息。

重要通知和免责声明: - 提供了有关技术规格、可靠性数据、设计资源等的免责声明。
9FG1901HKLF 价格&库存

很抱歉,暂时无法提供与“9FG1901HKLF”相匹配的价格&库存,您可以联系我们找货

免费人工找货