物料型号:9P750CFLF
器件简介:这是一个PC BUFFER,推荐应用为DDR Zero Delay Clock Buffer。它具有低偏斜、低抖动PLL时钟驱动器,支持12对差分输出,可支持DDR400。输出分为3组,其中A组是参考组,B和C组的默认偏斜可以相对于A组进行编程。
引脚分配:文档中没有提供具体的引脚分配信息。
参数特性:包括电压为3.3V,封装为SSOP 48 (PVG48),状态为活跃,样品可用,最小订单数量为90,工厂订单增量为30。
功能详解:包括峰峰抖动(>100MHz)小于75ps,周期抖动(>100MHz)小于65ps,输出-输出偏斜小于50ps,占空比49%-51%,上升速率1V/ns至2V/μs,输入时钟占空比40%-60%。
应用信息:适用于DDR Zero Delay Clock Buffer。
封装信息:SSOP 300 ML, 48LD,塑料类别,湿度敏感等级1,无湿度暴露寿命限制,峰值回流温度260°C,长度15.9mm,标记PVG,宽度7.5mm,间距0.64mm,厚度2.3mm,状态活跃。