物料型号:IDT5V994
器件简介:
IDT5V994是一款3.3V PLL基础的高扇出时钟驱动器,专为高性能计算和数据通信应用设计。
其关键特性是可编程的偏斜输出,能够领先或滞后于参考输入信号。
IDT5V994具有八个可编程偏斜输出,分为四组,每组两个。
偏斜由3级输入信号控制,可以硬连到适当的高-中-低电平。
引脚分配:
- REF:参考时钟输入
- FB:反馈输入
- TEST:当为中或高电平时,禁用PLL(除了注释1的条件)。
REF信号传送到所有输出。
偏斜选择(见控制摘要表)保持有效。
正常操作时设置为低电平。
- SOE:同步输出使能。
当为高电平时,它停止除3Q和3Qt外的所有时钟输出-3Q和3Qt可以作为反馈信号以保持相位锁定。
当TEST为中电平且SOE为高电平时,nFt:o引脚作为输出禁用控制,用于单独的组,当nF[t:0] =LL。
正常操作时设置SOE为低电平。
- PE:选择正或负边缘控制。
当为低/高时,输出与参考时钟的负/正边缘同步。
- nF[1.0]:3级输入,用于选择9个偏斜抽头或频率功能。
- nQ[1:0]:四组两个输出,具有可编程偏斜。
- VDDQ:输出缓冲器的电源。
- VDD:相位锁定环和其他内部电路的电源。
- GND:地。
参数特性:
- 参考输入电压:5V容忍
- 4对可编程偏斜输出
- 低偏斜:同组200ps,所有输出250ps
- 可选择正或负边缘同步
- 同步输出使能
- 输入频率:17.5MHz到133MHz
- 输出频率:17.5MHz到133MHz
- 2倍、4倍、1/2倍和1/4倍输出(VCO频率)
- 3级输入用于偏斜控制
- PLL旁路,用于直流测试
- 外部反馈,内部环路滤波器
- 12mA平衡驱动输出
- 低抖动:<200ps周期到周期
功能详解:
IDT5V994通过提供外部反馈,使用户在偏斜调整方面具有灵活性。
FB信号与输入REF信号在相位检测器中进行比较,以驱动VCO。
相位差异导致PLL的VCO相应地向上或向下调整。
内部环路滤波器调节VCO对相位检测器的响应。
环路滤波器传递函数的选择旨在在提供准确的输入频率变化响应的同时,最小化抖动(或频率变化)。
应用信息:
IDT5V994适用于需要高扇出时钟驱动的高性能计算和数据通信应用。
其可编程偏斜功能特别适用于需要补偿PCB走线延迟、背板传播延迟或适应时钟组件之间特殊时序关系的应用。
封装信息:
IDT5V994提供PLCC和TQFP封装,适用于工业温度范围。