1. 物料型号:
- ACMDM系列:高级CMOS逻辑缓冲5-Tap延迟模块。
- 74ACT类型输入兼容TTL输出,可以源/汇24mA。
- 低轮廓8引脚封装,有两种表面贴装版本,适用于低电压CMOS 74LVC逻辑版本LVMD系列。
2. 器件简介:
- ACMDM系列提供5个相等延迟的Tap,工作温度范围为-40°C至+85°C。
- 74ACT类型的输入与TTL兼容,输出可以源/汇24mA。
- 提供低电压CMOS 74LVC逻辑版本的LVMD系列。
3. 引脚分配:
- 8引脚DIP封装。
4. 参数特性:
- 25°C时的电气规格:
- 每个Tap的延迟公差为±5%或2ns(小于13ns时为±1ns)。
- Tap到Tap的延迟时间(ns)如下:
- ACMDM-30:6.0, 12.0, 18.0, 24.0, 30±2.0, 6±2.0。
- ACMDM-35:7.0, 14.0, 21.0, 28.0, 35±2.0, 7±2.0。
- 以此类推,直到ACMDM-250。
5. 功能详解和应用信息:
- 测试条件:高级CMOS,74ACT。
- 供电电压:5.00VDC。
- 输入脉冲电压:3.00V。
- 输入脉冲上升时间:最大3.0ns。
- 输入脉冲宽度/周期:1000/2000ns。
- 测量在25°C下进行。
- 延迟时间在输入到输出的前缘1.50V水平和2.50V水平之间测量。
- 上升时间从10%到90%点测量。
- 输出测试时负载为50pf探针和夹具。
6. 封装信息:
- 8引脚DIP封装。
- 总延迟以纳秒(ns)表示,引脚样式:空白=通孔,G=“海鸥翼”SMD,J=“J”弯曲SMD。
- 例如:ACMDM-25G=25ns(每个Tap 5ns),74ACT,8引脚G-SMD。
- ACMDM-100=100ns(每个Tap 20ns),74ACT,8引脚DIP。