BD3702FV-E2

BD3702FV-E2

  • 厂商:

    ROHM(罗姆)

  • 封装:

    SSOP-B28_10X5.6MM

  • 描述:

    BD3702FV-E2

  • 数据手册
  • 价格&库存
BD3702FV-E2 数据手册
PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 1/36 構造 (Structure): シリコンモノリシック集積回路 (Silicon Monolithic Integrated Circuit) 製品名 (Product): カーオーディオ用サウンド・プロセッサ (Sound Processor for car audio) 形名 (Type): BD3702FV 外形寸法図 (Outside Dimension): Fig-1 (Page. 5/35) ブロック図 (Block Diagram): Fig-2 (Page. 6/35) 測定回路図 (Measurement Circuit Diagram): Fig-3 (Page. 10, 11/35) タイミングチャート (Timing Chart): Fig-4(I2C BUS) (Page. 15/35) 応用回路例 (Application Circuit Diagram): Fig-5 (Page. 32/35) この文書の扱いについて この文書の日本語版が正式な仕様書です。この文書の翻訳版は、正式な仕様書を読むための参考としてください。 なお、相違が生じた場合は、正式な仕様書を優先してください。 Status of this document The Japanese version of this document is the formal specification. A customer may use this translation only for a reference to help reading the formal version. If there are any differences in translation version of this document, formal version takes priority. ※耐放射線設計はしておりません。 Design against radiation-proof isn’t made. DESIGN TSZ22111・03 CHECK APPROVAL DATE: 2008/4/25 REV. 0.1 SPECIFICATION No. TARGET SPECIFICATION ROHM CO.,LTD. PRODUCTS SEMICONDUCTOR IC 機能 (Function): Function Input selector TYPE PAGE BD3702FV 2/36 Specifications ・ステレオ入力(Stereo input) ・Single-End/Diff/Full-Diff 数を下表の通り設定可能 (Possible to set the number of single-end/diff/full-diff as follows ) Mode Mode Mode Mode Input gain 1 2 3 4 Single-End 3 4 5 6 Differential Full-Differential 1 1 0 1 1 0 0 0 Table.1 Combination of input selector ・0∼20dB(1dB step) ・切換ショック音防止技術“アドバンスト・スイッチ”対応 (Possible to use “Advanced switch” for prevention of switching noise.) Mute ・切換ショック音防止技術“アドバンスト・スイッチ”対応 (Possible to use “Advanced switch” for prevention of switching noise.) Volume ・+15dB∼-79dB(1dB step), -∞ ・切換ショック音防止技術“アドバンスト・スイッチ”対応 (Possible to use “Advanced switch” for prevention of switching noise.) Bass ・-20∼+20dB(1dB step) ・Q=0.5, 1, 1.5, 2 ・fo=60, 80, 100, 120Hz ・ゲイン切換え時においてアドバンスト・スイッチ対応 (Possible to use advanced switch at changing gain) Middle ・-20∼+20dB(1dB step) ・Q=0.75, 1, 1.25, 1.5 ・fo=500, 1k, 1.5k 2.5kHz ・ゲイン切換え時においてアドバンスト・スイッチ対応 Treble ・-20∼+20dB(1dB step) ・Q=0.75, 1.25 ・fo=7.5k, 10k, 12.5k, 15kHz ・ゲイン切換え時においてアドバンスト・スイッチ対応 (Possible to use advanced switch at changing gain) (Possible to use advanced switch at changing gain) Fader ・+15dB∼-79dB(1dB step), -∞dB ・切換ショック音防止技術“アドバンスト・スイッチ”対応 Loudness ・0dB∼20dB(1dB step) ・fo=250/400/800Hz ・切換ショック音防止技術“アドバンスト・スイッチ”対応 (Possible to use “Advanced switch” for prevention of switching noise.) (Possible to use “Advanced switch” for prevention of switching noise.) LPF Level meter Mixing ・fc=55/85/120Hz, pass ・位相切換(Phase shift) (0°/180°) ・I2C BUS 制御 (I2C BUS control) ・DC 出力 (DC Output) ・モノラル入力 (Monaural input) ・+7dB∼-79dB(1dB step), -∞ ・切換ショック音防止技術“アドバンスト・スイッチ”対応 (Possible to use “Advanced switch” for prevention of switching noise.) ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 3/36 特徴 (Feature): 1. シングルエンド入力/差動入力数を各種設定できる入力セレクタ回路内蔵 (Built-in differential input selector that can make various combination of single-ended / differential input.) 2. アドバンスト・スイッチ回路により入力ゲインコントロール、ミュート、メインボリウム、フェダーボリウム、バ ス、ミドル、トレブル、ラウドネス、ミキシングのゲイン・減衰量の切換ノイズを軽減(全ステップ対応) (Reduce switching noise of input gain control, mute, main volume, fader volume, bass, middle, treble, loudness, mixing by using advanced switch circuit [Possible to control all steps]) 3. 3 バンド・イコライザ用フィルタ、サブウーハ用 LPF、ラウドネス用フィルタを内蔵することにより外付け部品 を大幅に削減し、Q、Gv、fo、fc を I2C BUS 制御により自由自在に制御することが可能 (Decrease the number of external components by built-in 3-band equalizer filter, LPF for subwoofer, loudness filter. And, possible to control Q, Gv, fo of 3-band equalizer and fc of LPF, fo, Gv of loudness by I2C BUS control freely) 4. サブウーハ出力用端子を装備し、I2C BUS コントロールによりフロント/リアのステレオ信号出力が 選択可能 (It is equipped with output terminals of Subwoofer. Moreover, the stereo signal of the front and rear also can be output by the I2C BUS control.) 5. バス、ミドル、トレブルはゲイン調整幅±20dB、1dB ステップ (It is possible for the bass, middle, treble to the gain adjustment quantity of ±20dB and 1 dB step gain adjustment.) 6. Bi-CMOS プロセスを使用し、低消費電流で省エネルギー設計に最適となっており、セット内部の レギュレータの小規模化や発熱に対してより品質的に有利 (Bi-CMOS process is suitable for the design of low current and low energy. And it provides more quality for small scale regulator and heat in a set.) 7. 外部ステレオ音声入力に最適なグランド・アイソレーション・アンプ入力を内蔵 (Built-in ground isolation amplifier inputs, ideal for external stereo input.) 8. 携帯オーディオ入力用ボリウムとして使用可能な切換ノイズ対策入力ゲインコントロールを内蔵 (Built-in input gain controller reduce switching noise for volume of a portable audio input. ) 9. ミキシング入力、ミキシング ATT 内蔵 (Built-in mixing input and mixing attenuation.) 10. パッケージに SSOP-B28 を使用。音声入力端子、音声出力端子をそれぞれまとめて配置し、 信号の流れを一方向に揃えていることが基板パターンのレイアウトを容易にし、基板面積の削減に貢献 (Package is SSOP-B28. Putting input-terminals together and output-terminals together can make PCB layout easier and can makes area of PCB smaller.) 11. I2C BUS は、3.3V / 5V に対応 (It is possible to control by 3.3V / 5V for I2C BUS.) 用途(The use): カーオーディオに最適。その他、ミニコンポ、マイクロコンポ、TVなどの各種オーディオ機器に使用可能。 It is the optimal for the car audio. Besides, it is possible to use for the audio equipment of mini Compo, micro Compo, TV etc with all kinds. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE BD3702FV 絶対最大定格 (Absolute Maximum Ratings) (Ta=25℃) 項目 (Item) 記号 (Symbol) 電源電圧 (Power supply Voltage) 入力電圧 (Input voltage) 許容損失 (Power Dissipation) 保存温度範囲 (Storage Temperature) PAGE 4/36 定格 (Rating) 単位 (Unit) VCC 10.0 V Vin VCC+0.3∼GND-0.3 V Pd 1063 Tastg mW ※1 -55∼+150 ℃ ※1 Ta=25℃以上は 8.5mW/℃で軽減(This value decreases 8.5mW/℃ for Ta=25℃ or more.)。 ローム標準基板装着時(ROHM standard board shall be mounted.)。熱抵抗(Thermal resistance)θja = 117.6(℃/W)。 ローム標準基板 サイズ(Size):70×70×1.6(㎣) (ROHM Standard board) 材 質:FR4 ガラス-エポキシ基板(銅箔面積 3%以下) material:A FR4 grass epoxy board(3% or less of copper foil area) 動作範囲 (Operating Range) 項目(Item) 電源電圧 (Power supply Voltage) 温度 (Temperature) ROHM CO.,LTD. TSZ22111・05 REV.: 記号(Symbol) MIN TYP MAX 単位 VCC 7.0 - 9.5 V Topr -40 - +85 V 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 5/36 BD3702FV Lot No. Fig-1 外形寸法図 (Outside dimension) ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC 24 I 2C BUS LOGIC 23 22 21 20 ★ GND 25 ★ VCC/2 26 BD3702FV ★ 27 PAGE ★ 28 TYPE 6/36 18 19 17 16 15 ■Fader:+15dB∼-79dB/1dB ★no pop noise ■LPF:fc=55/85/120 r e d a F r e d a F r e d a F r e d a F ■ATT:+7dB∼-79dB/1dB ★no pop noise r e d a F ★ ■Loudness:20dB∼0dB/1dB ★no pop noise ・f0=250/400/800 ・Hicut1/2/3/4 LPF ■ 3 Band P-EQ (Tone control) Gain:+20dB∼-20dB/1dB ★no pop noise ・Bass:f0=60/80/100/120, Q=0.5/1/1.5/2 ・Middle:f0=500/1k/1.5k/2.5k, Q=0.75/1/1.25/1.5 ・Treble:f0=7.5k/10k/12.5k/15k, Q=0.75/1.25 ★ Loudness ★3 Band P-EQ(Tone control) ■ Volume:+15dB∼-79dB/1dB ★no pop noise ★Volume/Mute ■ Input Gain:+20dB∼0dB/1dB ★no pop noise Level meter (I2C) T T A ★ ★Input Gain Input selector (3 single-end and 2 stereo ISO) GND ISO amp 100k 1 100k 2 100k 3 100k 100k 4 5 100k 6 250k 7 GND ISO amp GND ISO amp 250k 8 250k 250k 9 10 GND ISO amp 250k 11 250k 12 250k 13 14 Fig-2 ブロック図 (Block Diagram) 端子説明 (Descriptions of terminal) 端子番号 Terminal No. 端子名 Terminal Name A input terminal of 1ch 15 MUTE External compulsory mute terminal A input terminal of 2ch 16 LRST Level meter reset terminal B1 B input terminal of 1ch 17 LOUT Output terminal for Level meter B2 B input terminal of 2ch 18 OUTS2 Subwoofer output terminal of 2ch 5 C1 C input terminal of 1ch 19 OUTS1 Subwoofer output terminal of 1ch 6 C2 C input terminal of 2ch 20 OUTR2 Rear output terminal of 2ch 7 DP1 D positive input terminal of 1ch 21 OUTR1 Rear output terminal of 1ch 8 DN D negative input terminal 22 OUTF2 Front output terminal of 2ch 端子番号 Terminal No. 端子名 Terminal Name 1 A1 2 A2 3 4 端子説明 Description 端子説明 Description 9 DP2 D positive input terminal of 2ch 23 OUTF1 10 EP1 E positive input terminal of 1ch 24 VCC Power supply terminal 11 EN1 E negative input terminal of 1ch 25 SCL I C Communication clock terminal 12 EN2 E negative input terminal of 2ch 26 SDA I C Communication data terminal 13 EP2 E positive input terminal of 2ch 27 GND GND terminal 14 MIN Mixing input terminal 28 FIL ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: Front output terminal of 1ch 2 2 VCC/2 terminal TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 7/36 電気的特性 (Electrical Characteristic) BLOCK (Unless specified particularly, Ta=25℃, VCC=8.5V, f=1kHz, Vin=1Vrms, Rg=600Ω, RL=10kΩ, A1 input, Input gain 0dB, Mute off, Volume 0dB, Tone control 0dB, Loudness 0dB, LPF OFF, Mixing OFF, Fader 0dB) 項 目 Item 記号 Symbol 無信号時回路電流 Current upon no signal 電圧利得 Voltage gain チャンネルバランス Channel balance 全高調波歪率 1(FRONT,REAR) Total harmonic distortion 1 全高調波歪率 2(SUBWOOFER) GENERAL Total harmonic distortion 2 出力雑音電圧 1(FRONT,REAR)* Output noise voltage 1 出力雑音電圧 2(SUBWOOFER)* Output noise voltage 2 残留雑音電圧 * Residual output noise voltage チャンネル間クロストーク * Cross-talk between channels リップルリジェクション Ripple rejection 入力インピーダンス(A, B, C) Input impedance(A, B, C) INPUT SELECTOR 入力インピーダンス(D, E) Input impedance (D, E) 最大入力電圧 Maximum input voltage セレクタ間クロストーク * Cross-talk between selectors 同相除去比(D, E) * Common mode rejection ratio (D, E) INPUT GAIN 最小入力ゲイン Minimum input gain 最大入力ゲイン Maximum input gain ゲイン設定誤差 Gain set error ROHM CO.,LTD. TSZ22111・05 REV.: 規格値 Limit 単位 Unit 条 件 Condition 最小 Min. 標準 Typ. 最大 Max. IQ − 48 60 mA No signal GV -1.5 0 1.5 dB Gv=20log(VOUT/VIN) CB -1.5 0 1.5 dB CB = GV1-GV2 THD+N1 − 0.001 0.05 % THD+N2 − 0.002 0.05 % VNO1 − 3.8 15 μVrms VNO2 − 4.8 15 μVrms VNOR − 1.8 10 μVrms CTC − -100 -90 dB Rg = 0Ω CTC=20log(VOUT/VIN) BW = IHF-A f=1kHz VRR=100mVrms RR=20log(VCC IN/VOUT) RR − -70 -40 dB RIN_S 70 100 130 kΩ RIN_D 175 250 325 kΩ VIM 2.1 2.3 − Vrms CTS − -100 -90 dB CMRR 50 65 − dB GIN MIN -2 0 +2 dB GIN MAX 18 20 22 dB GIN ERR -2 0 +2 dB 0.1 SPECIFICATION No.: VOUT=1Vrms BW=400-30KHz VOUT=1Vrms BW=400-30KHz Rg = 0Ω BW = IHF-A Rg = 0Ω BW = IHF-A Fader = -∞dB Rg = 0Ω BW = IHF-A VIM at THD+N(VOUT)=1% BW=400-30KHz Rg = 0Ω CTS=20log(VOUT/VIN) BW = IHF-A XP1 and XN input XP2 and XN input CMRR=20log(VIN/VOUT) BW = IHF-A,[※X・・・D,E] Input gain 0dB VIN=100mVrms Gin=20log(VOUT/VIN) Input gain 20dB VIN=100mVrms Gin=20log(VOUT/VIN) GAIN=+1∼+20dB TARGET SPECIFICATION BLOCK 項 目 Item MUTE PRODUCTS SEMICONDUCTOR IC ミュート減衰量 * 記号 Symbol Mute attenuation 最大ゲイン Maximum gain VOLUME 最大減衰量 * Maximum attenuation 減衰量設定誤差 1 Attenuation set error 1 減衰量設定誤差 2 Attenuation set error 2 減衰量設定誤差 3 Attenuation set error 3 最大ブーストゲイン BASS Maximum boost gain 最大カットゲイン Maximum cut gain ゲイン設定誤差 Gain set error 最大ブーストゲイン MIDDLE Maximum boost gain 最大カットゲイン Maximum cut gain ゲイン設定誤差 Gain set error TREBLE 最大ブーストゲイン Maximum boost gain 最大カットゲイン Maximum cut gain ゲイン設定誤差 Gain set error 入力インピーダンス Input impedance MIXING 最大入力電圧 Maximum input voltage 最大減衰量 Maximum attenuation 最大ゲイン Maximum gain ROHM CO.,LTD. TSZ22111・05 REV.: TYPE PAGE BD3702FV 規格値 Limit 単位 Unit 8/36 条 件 Condition 最小 Min. 標準 Typ. 最大 Max. GMUTE − -105 -85 dB Mute ON Gmute=20log(VOUT/VIN) BW = IHF-A GV MAX 13 15 17 dB Volume = 15dB VIN=100mVrms Gv=20log(VOUT/VIN) GV MIN − -100 -85 dB Volume = -∞dB Gv=20log(VOUT/VIN) BW = IHF-A GV ERR1 -2 0 2 dB GAIN & ATT=+15dB∼-15dB GV ERR2 -3 0 3 dB ATT=-16dB∼-47dB GV ERR3 -4 0 4 dB ATT=-48dB∼-79dB GB BST 18 20 22 dB Gain=+20dB f=100Hz VIN=100mVrms GB=20log (VOUT/VIN) GB CUT -22 -20 -18 dB Gain=-20dB f=100Hz VIN=2Vrms GB=20log (VOUT/VIN) GB ERR -2 0 2 dB Gain=-20∼+20dB f=100Hz GM BST 18 20 22 dB GM CUT -22 -20 -18 dB GM ERR -2 0 2 dB GT BST 17 20 23 dB GT CUT -23 -20 -17 dB GT ERR -2 0 2 dB RIN_M 19 27 35 kΩ VIM_M 2.0 2.2 - Vrms GMX MIN - -100 -85 dB GMX MAX 5 7 9 dB 0.1 SPECIFICATION No.: Gain=+20dB f=1kHz VIN=100mVrms GM=20log (VOUT/VIN) Gain=-20dB f=1kHz VIN=2Vrms GM=20log (VOUT/VIN) Gain=-20∼+20dB f=1kHz Gain=+20dB f=10kHz VIN=100mVrms Gain=-20dB f=10kHz VIN=2Vrms Gain=-20∼+20dB f=10kHz f=10kHz VIM at THD+N(VOUT)=1% BW=400-30KHz MIX=OFF GMX=20log(VOUT/VIN) BW=INF-A ATT=+6dB GMX=20log(VOUT/VIN) TARGET SPECIFICATION BLOCK PRODUCTS SEMICONDUCTOR IC 項 目 Item 記号 Symbol 最大ブーストゲイン Maximum boost gain FADER / SUBWOOFER 最大減衰量 * Maximum attenuation ゲイン設定誤差 Gain set error 減衰量設定誤差 1 Attenuation set error 1 減衰量設定誤差 2 Attenuation set error 2 減衰量設定誤差 3 Attenuation set error 3 出力インピーダンス Output impedance 最大出力電圧 LOUDNESS 最大ゲイン Level meter Maximum output voltage 最大出力電圧 Maximum gain ゲイン設定誤差 Gain set error Maximum output voltage 出力オフセット電圧 Output offset voltage TYPE PAGE BD3702FV 規格値 Limit 単位 Unit 9/36 条 件 Condition 最小 Min. 標準 Typ. 最大 Max. GF BST 13 15 17 dB GF MIN − -100 -90 dB GF ERR -2 0 2 dB Gain=+1∼+15dB GF ERR1 -2 0 2 dB ATT=-1∼-15dB GF ERR2 -3 0 3 dB ATT=-16∼-47dB GF ERR3 -4 0 4 dB ATT=-48∼-79dB ROUT - − 50 Ω VIN=100mVrms VOM 2 2.2 − Vrms GL MAX 17 20 23 dB GL ERR -2 0 2 dB VL MAX 2.8 3.1 3.5 V VL OFF - 0 100 mV Fader=15dB VIN=100mVrms GF=20log(VOUT/VIN) Fader = -∞dB GF=20log(VOUT/VIN) BW = IHF-A THD+N=1% BW=400-30KHz Gain 20dB VIN=100mVrms GL=20log(VOUT/VIN) Gain=+1∼+20dB ※ 印の測定は松下通工製 VP-9690A(平均値検波、実効値表示)のフィルターを使用しています。 VP-9690A(Average value detection, effective value display) filter by Matsushita Communication is used for * measurement. ※入出力信号端子間の位相関係は同位相です。Phase between input / output is same. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC GND SDA SCL VCC O O O O O O LO 27 26 25 24 23 22 21 20 19 18 17 I2C BUS LOGIC ★ ★ VCC/2 BD3702FV ★ 28 PAGE ★ FIL TYPE GND 10/36 LRST MUTE 16 15 ■Fader:+15dB∼-79dB/1dB ★no pop noise ■LPF:fc=55/85/120 r e d a F r e d a F r e d a F r e d a F ■ATT:+7dB∼-79dB/1dB ★no pop noise r e d a F ★ ■Loudness:20dB∼0dB/1dB ★no pop noise ・f0=250/400/800 ・Hicut1/2/3/4 LPF ■ 3 Band P-EQ (Tone control) Gain:+20dB∼-20dB/1dB ★no pop noise ・Bass:f0=60/80/100/120, Q=0.5/1/1.5/2 ・Middle:f0=500/1k/1.5k/2.5k, Q=0.75/1/1.25/1.5 ・Treble:f0=7.5k/10k/12.5k/15k, Q=0.75/1.25 ★ Loudness ★3 Band P-EQ(Tone control) ■ Volume:+15dB∼-79dB/1dB ★no pop noise ★Volume/Mute ■ Input Gain:+20dB∼0dB/1dB ★no pop noise Level meter (I2C) T T A ★ ★Input Gain Input selector (3 single-end and 2 stereo ISO) GND ISO amp 100k 1 I1 100k 2 I1 100k 3 4 I1 100k 100k 5 I1 100k 6 I1 I1 250k 7 I1 GND ISO amp GND ISO amp 250k 8 I1 250k 9 I1 250k GND ISO amp 250k 250k 250k 10 11 12 13 14 I1 I1 I1 I1 I1 Fig-3 測定回路図 (Measurement Circuit Diagram) 測定回路の外付け部品について ・ 抵抗 resister ・ コンデンサ capacitor UNIT RESISTANCE : Ω CAPACITANCE : F External Parts of Measuring circuit :±1% :±1% 配線上の注意 Notes on wiring ① 電源のデカップリングコンデンサは、GND に対して、出来るだけ最短距離で接続してください。 Please connect the decoupling capacitor of a power supply in the shortest distance as much as possible to GND. ② GND ラインは一点接続して下さい。 Lines of GND shall be one-point connected. ③ Digital の配線パターンはアナログ部の配線パターンから離して、クロストークのないようにして下さい。 Wiring pattern of Digital shall be away from that of analog unit and cross-talk shall not be acceptable. ④ I2C BUS 部の SCL, SDA ラインはなるべく平行に引かないで下さい。隣接する時はシールドするようにして下さい。 Lines of SCL and SDA of I2C BUS shall not be parallel if possible.The lines shall be shielded, if they are adjacent to each other. ⑤ アナログ入力信号ラインはなるべく平行に引かないで下さい。隣接する時はシールドするようにして下さい。 Lines of analog input shall not be parallel if possible. The lines shall be shielded, if they are adjacent to each other. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC VCC INPUT1 220μ 50 VRR Rg VCC Fig.3-B SW2 0 VIN C I1 1 R Rg OUTPUT VCC 1 A IQ 2 Fig.3-C V VIM C 0 RO2 THD VOUT THD RO1 VIN DC OUTPUT Fig.3-D Rg=0Ω VRR=100mVrms fRR=100Hz 24 R=100kΩ (1∼6pin) R=250kΩ(7∼13pin) R=27kΩ(14pin) C=2.2μF(1∼7,9,10,13, 14pin) C=10μF(8,11,12pin) Rg=600Ω SW3 1 O V Connection terminal Pin No. Pin Name SW1 0 10μ 11/36 Condition Fig.3-A 0.1μ PAGE BD3702FV Test circuit Item Power Supply TYPE 1 2 3 4 5 6 7 8 9 VCC 10 11 12 13 14 A1 A2 B1 B2 C1 C2 DP1 DN DP2 EP1 EN1 EN2 EP2 MIN RO1=10kΩ RO2=10kΩ C=4.7μF 18 19 20 21 22 23 OUTS2 OUTS1 OUTR2 OUTR1 OUTF2 OUTF1 R=10MΩ 16 LOUT 15 MUTE 25 26 SCL SDA LO V R VODC MUTE Fig.3-F A VMUTE MUTE IMUTE MUTE ON VMUTE=1.1V MUTE OFF VMUTE=2.2V I2C BUS Fig.3-G VDD ROD ROC A I2C BUS BOX ISDA A ISCL VSDA V SDA SCL V VSCL fclk=400kHz VIH=2.2V VIL=1.1V ROD=ROC=680Ω VDD=2.2V ※A measurement device and a power supply are ideal condition. ※It makes SW a default 0 condition. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 12/36 測定スイッチ操作表 (SW control table for measurement) Output noise voltage 残留雑音電圧 Residual output noise voltage チャンネル間クロストーク Cross-talk between channels リップルリジェクション Ripple rejection 入力インピーダンス(A,B,C) Input impedance(A,B,C) INPUT SELECTOR 入力インピーダンス(D,E) Input impedance(D,E) 最大入力電圧 Maximum input voltage セレクタ間クロストーク Cross-talk between selector 同相除去比(D,E) INPUT GAIN Common mode rejection ratio(D,E) 最小入力ゲイン Minimum input gain 最大入力ゲイン Maximum input gain 06(hex) 20(hex) 28(hex) - - - - A1 2B(hex) 30(hex) 41(hex) 44(hex) 47(hex) 51(hex) 54(hex) 57(hex) 75(hex) 90(hex) F0(hex) - 2C(hex) 29(hex) 2A(hex) - - - - - - - - - - - - - - - 0 0 0 OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 A1 A2 OUTF1 OUTF2 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 A1 OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 - OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 2 0 - OUTF1 E4 00 01 00 00 FF FF FF FF FF FF FF 00 00 00 80 80 80 00 30 - - - 0 2 0 A1 OUTF2 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 (A1) 2 (A1 以外) 0 VCC OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 1 2 0 A1 ∼ C2 OUTF1 OUTF2 00 E4 00 01 | 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 02 - - 0 1 0 DP1 ∼ EP2 OUTF1 OUTF2 E4 00 01 06 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 08 - - 0 1 0 A1 OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 A1 OUTF1 01 | 04 E4 00 01 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 06 08 0A - - 0 0 (A1) 2 (A1 以外) 0 DP1 OUTF1 E4 00 01 06 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 08 - - 0 0 0 A1 OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 A1 OUTF1 E4 00 01 00 14 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 0 0 0 0 0 0 A1 OUTF1 IN1 MIN OUTF1 01 E4 00 01 00 | 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - 14 − 80 80 80 80 30 − E4 00 01 00 00 80 80 80 80 80 80 80 00 00 00 80 80 80 00 30 - - - MIN OUTF1 E4 00 01 00 00 80 80 80 80 80 80 80 00 00 00 80 80 80 00 30 - 最大減衰量 Maximum attenuation MIN OUTF1 E4 00 01 00 最大ゲイン Maximum gain MIN OUTF1 ゲイン設定誤差 Gain set error 入力インピーダンス Input impedance 最大入力電圧 MIXING - SW3 出力雑音電圧 - SW2 Total harmonic distortion - SW1 GENERAL 全高調波歪率 - SW table セレクトアドレス (Select Address) F1(hex) Channel balance - 2 I C BUS データ (I C BUS Data) FE(hex) チャンネルバランス 05(hex) Voltage gain 03(hex) 電圧利得 02(hex) Current upon no signal 01(hex) 無信号時回路電流 測定点 Measurement point 項目 Item 2 信号入力点 Signal input point BLOCK (Unless specified particularly, the signal is inputted from A1 and measured at OUTF1. Measurement circuit diagram is Fig. 3.) Maximum input voltage ROHM CO.,LTD. TSZ22111・05 REV.: 01 | 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 14 01 E4 00 01 00 | 80 80 80 80 80 80 79 00 00 00 80 80 80 00 30 14 0.1 SPECIFICATION No.: - - 0 0 0 - - 0 0 0 - - 0 0 0 TARGET SPECIFICATION TREBLE MIDDLE BASS VOLUME BD3702FV 13/36 I2C BUS データ (I2C BUS Data) SW table SW2 SW3 0 0 90(hex) 0 75(hex) - 57(hex) - 54(hex) A1 OUTF1 E4 00 01 00 FF 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - 51(hex) 0 47(hex) 0 44(hex) 0 41(hex) - 30(hex) - 29(hex) A1 OUTF1 E4 00 01 00 71 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - 28(hex) 0 20(hex) 0 06(hex) 0 05(hex) - 03(hex) - 02(hex) A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - 01(hex) SW1 2B(hex) 2C(hex) 2A(hex) セレクトアドレス (Select Address) F1(hex) 最大ゲイン Maximum gain 最大減衰量 Maximum attenuation PAGE FE(hex) ミュート減衰量 Mute attenuation 測定点 Measurement point 信号入力点 Signal input point 項目 Item TYPE F0(hex) MUTE BLOCK PRODUCTS SEMICONDUCTOR IC 減衰量設定誤差 1 Attenuation set error 1 A1 OUTF1 E4 00 01 00 - - 0 0 0 減衰量設定誤差 2 Attenuation set error 2 A1 OUTF1 - - 0 0 0 減衰量設定誤差 3 Attenuation set error 3 A1 OUTF1 71 | 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 8F 90 E4 00 01 00 | 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 AF B0 E4 00 01 00 | 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 CF - - 0 0 0 A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 14 80 80 00 30 - - - 0 0 0 A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 94 80 80 00 30 - - - 0 0 0 14 | 80 80 00 30 94 - - 0 0 0 A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 80 14 80 00 30 - - - 0 0 0 A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 80 94 80 00 30 - - - 0 0 0 14 | 80 00 30 94 - - 0 0 0 A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 80 80 14 00 30 - - - 0 0 0 A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 80 80 94 00 30 - - - 0 0 0 14 | 00 30 94 - - 0 0 0 最大ブーストゲイン Maximum boost gain 最大カットゲイン Maximum cut gain ゲイン設定誤差 Gain set error 最大ブーストゲイン Maximum boost gain 最大カットゲイン Maximum cut gain ゲイン設定誤差 Gain set error 最大ブーストゲイン Maximum boost gain 最大カットゲイン Maximum cut gain ゲイン設定誤差 Gain set error ROHM CO.,LTD. TSZ22111・05 A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 80 A1 OUTF1 E4 00 01 00 80 80 80 80 80 80 80 FF 00 00 00 80 80 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC BD3702FV 14/36 信号入力点 Signal input point 測定点 Measurement point 01(hex) F0(hex) F1(hex) FE(hex) SW1 SW2 SW3 I2C BUS データ (I2C BUS Data) A1 OUTF1 E4 00 01 00 00 80 71 71 71 71 71 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 最大減衰量 Maximum attemuation A1 OUTF1 E4 00 01 00 00 80 FF FF FF FF FF FF 00 00 00 80 80 80 00 30 - - - 0 0 0 ゲイン設定誤差 Gain set error A1 OUTF1 E4 00 01 00 00 80 - - 0 0 0 減衰量設定誤差 1 Attenuation set error 1 A1 OUTF1 - - 0 0 0 減衰量設定誤差 2 Attenuation set error 2 A1 OUTF1 - - 0 0 0 減衰量設定誤差 3 Attenuation set error 3 A1 OUTF1 SW table 71 | 80 81 E4 00 01 00 00 80 | 8F 90 E4 00 01 00 00 80 | AF 71 | 80 81 | 8F 90 | AF 90(hex) 75(hex) 57(hex) 54(hex) 51(hex) 47(hex) 44(hex) 41(hex) 30(hex) 2B(hex) 71 | 80 81 | 8F 90 | AF 2C(hex) 29(hex) 71 | 80 81 | 8F 90 | AF 2A(hex) 28(hex) 20(hex) 06(hex) 05(hex) 03(hex) セレクトアドレス (Select Address) 02(hex) BLOCK FADER / SUBWOOFER LOUDNESS PAGE 最大ブーストゲイン Maximum boodt gain 項目 Item 出力インピーダンス Output impedance 最大出力電圧 Maximum output voltage Level meter TYPE 71 | FF 00 00 00 80 80 80 00 30 80 81 | FF 00 00 00 80 80 80 00 30 8F 90 | FF 00 00 00 80 80 80 00 30 AF B0 B0 B0 B0 B0 | FF 00 00 00 80 80 80 00 30 | | | | CF CF CF CF CF - - - 0 0 0 OUTF1 OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 2 1 E4 00 01 00 00 80 A1 OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 最大ゲイン Maximum gain A1 OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 14 30 - - - 0 0 0 ゲイン設定誤差 Gain set error A1 OUTF1 E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 01 | 30 14 - - 0 0 0 最大ゲイン Maximum gain A1 A2 LOUT E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 - LOUT E4 00 01 00 00 80 80 80 80 80 80 FF 00 00 00 80 80 80 00 30 - - - 0 0 0 ゲイン設定誤差 Gain set error ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 15/36 I2C BUS 制御信号仕様(CONTROL SIGNAL SPECIFICATION) (1)バス・ラインおよび I/O ステージの電気的仕様およびタイミング (Electrical specifications and timing for bus lines and I/O stages) SDA t BUF t LOW t t R t F HD;STA t SP SCL t P HD;STA t HD;DAT t HIGH t SU;DAT t SU;STA t Sr SU;STO S Fig.-4 P I2C バス上のタイミング定義(Definition of timing on the I2C-bus) 表 1 I2C バスの SDA および SCL バス・ラインの特性 Table 1 Characteristics of the SDA and SCL bus lines for I 2C-bus devices 記号 (Symbol) パラメータ (Parameter) 1 2 3 4 5 6 7 8 9 10 11 12 SCL クロック周波数 fSCL SCL clock frequency 「停止」条件と「開始」条件の間のバス・フリー・タイム tBUF Bus free time between a STOP and START condition ホールド・タイム(再送)「開始」条件。この期間の後、最初の クロック・パルスが生成されます。 tHD;STA Hold time (repeated) START condition. After this period, the first clock pulse is generated SCL クロックの LOW 状態ホールド・タイム tLOW LOW period of the SCL clock SCL クロックの HIGH 状態ホールド・タイム tHIGH HIGH period of the SCL clock 再送「開始」条件のセットアップ時間 tSU;STA Set-up time for a repeated START condition データ・ホールド・タイム tHD;DAT Data hold time: データ・セットアップ時間 tSU; DAT Data set-up time SDA および SCL 信号の立ち上がり時間 tR Rise time of both SDA and SCL signals SDA および SCL 信号の立ち下がり時間 tF Fall time of both SDA and SCL signals 「停止」条件のセットアップ時間 tSU;STO Set-up time for STOP condition 各バス・ラインの容量性負荷 Cb Capacitive load for each bus line 高速モード I2C バス (Fast-mode I2C-bus) Min. Max. 単位 (Unit) 0 400 kHz 1.3 − μS 0.6 − μS 1.3 − μS 0.6 − μS 0.6 − μS 0* − μS 100 − ns 20+Cb 300 ns 20+Cb 300 ns 0.6 − μS − 400 pF 上記の数値はすべて VIH min. および VIL max.レベルに対応した値です。(表 2 参照) All values referred to VIH min. and VIL max. Levels (see Table 2). * 送信装置は SCL の立ち下がり端の未定義領域を越えるために、(SCL 信号の VIH min.での)SDA 信号用に最低 300ns のホールド時間 を内部的に提供する必要があります。 A device must internally provide a hold time of at least 300 ns for the SDA signal (referred to the VIH min. of the SCL signal) in order to bridge the undefined region of the falling edge of SCL. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 16/36 表 2 I2C バスの SDA および SCL I/O ステージの特性 Table 2 Characteristics of the SDA and SCL I/O stages for I2C-bus devices 記号 (Symbol) パラメータ (Parameter) 高速モード (Fast-mode devices) Min. Max. 単位 (Unit) 13 LOW レベル入力電圧: LOW level input voltage: 入力レベルが一定の場合 fixed input levels VIL -0.5 1 V 14 HIGH レベル入力電圧: HIGH level input voltage: 入力レベルが一定の場合 fixed input levels VIH 2.3 - V 15 シュミット(Schmitt)トリガ入力のヒステリシス Hysterics of Schmitt trigger inputs: 入力レベルが一定の場合 fixed input levels Vhys n/a n/a V 16 入力フィルタによって抑制されるスパイクのパルス幅 Pulse width of spikes which must be suppressed by the input filter. tSP 0 50 ns 17 LOW レベル出力電圧(オープン・ドレインまたはオープン・コレクタ): LOW level output voltage (open drain or open collector): シンク電流 3mA 時 at 3mA sink current VOL1 0 0.4 V 18 バスのキャパシタンスが 10pF∼400pF の場合の VIHmin.から VILmax.への出 力立ち上がり時間: Output fall time from VIHmin. to VIHmax. with a bus capacitance from 10 pF to 400pF: VOL1 でのシンク電流 3mA 時 with up to 3mA sink current at VOL1 tOF 20+0.1Cb 19 入力電圧 0.4V∼0.9VDDmax. 時の各 I/O ピンの入力電流 Input current each I/O pin with an input voltage between 0.4V and 0.9 VDDmax. Ii -10 10 μA 20 各 I/O ピンのキャパシタンス Capacitance for each I/O pin. Ci ― 10 pF *1) 250 *2) ns n/a =該当せず n/a = not applicable 1) 最大 VIH=VDDmax+0.5V , VDDMAX=5.5V maximum VIH=VDDmax+0.5V , VDDMAX=5.5V 2) Cb=1 つのバス・ラインのキャパシタンス(単位 pF)。Cb = capacitance of one bus line in pF. 3) 表 1 で示されている SDA および SCL バス・ラインの最大 tF(300ns)は出力段での最大 tOF(250ns)より大きくなります。 これによって、図 4 に 示すように、最大規定 tF を越えることなく SDA/SCL ピンと SDA/SCL バス・ラインの間に直列保護抵抗(Rs)を接続することが可能となります。 Note that the maximum tF for the SDA and SCL bus lines quoted in Table 1 (300ns) is longer than the specified maximum tOF for the output stages (250ns). This allows series protection resistors (Rs) to be connected between the SDA/SCL pins and the SDA/SCL bus lines as shown in Fig. 4 without exceeding the maximum specified tF. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 17/36 (2)I2C BUS フォーマット(I2C BUS FORMAT) MSB LSB MSB LSB MSB LSB S Slave Address A Select Address A Data A P 1bit 8bit 1bit 8bit 1bit 8bit 1bit 1bit S = Start conditions (Recognition of start bit) Slave Address = Recognition of slave address. 7 bits in upper order are voluntary. The least significant bit is “L” due to writing. A = ACKNOWLEDGE bit (Recognition of acknowledgement) Select Address = Select every of volume, bass and treble. Data = Data on every volume and tone. P = Stop condition (Recognition of stop bit) (3)I2C BUS インターフェース・プロトコル(I2C BUS Interface Protocol) 1)基本形(Basic form) S Slave Address MSB A LSB Select Address MSB LSB A Data MSB A P LSB 2)オートインクリメント(セレクトアドレスが、データ数だけインクリメント(+1)します。) (Automatic increment (Select Address increases (+1) according to the number of data.) S Slave Address A Select Address A Data1 A Data2 A ・・・・ DataN A MSB LSB MSB LSB MSB LSB MSB LSB MSB LSB (例) ①データ 1 は、セレクトアドレスで指定したアドレスのデータとして設定します。 ②データ 2 は、セレクトアドレス+1 で指定したアドレスのデータとして設定します。 ③データ N は、セレクトアドレス+N−1 で指定したアドレスのデータとして設定します。 (Example)① Data1 shall be set as data of address specified by Select Address. ② Data2 shall be set as data of address specified by Select Address +1. ③ DataN shall be set as data of address specified by Select Address +N-1. 3)送信できない構成(この場合は、セレクトアドレス 1 のみ設定されます。) (Configuration unavailable for transmission (In this case, only Select Address1 is set.) S Slave Address A Select Address1 A Data A Select Address 2 A Data A P MSB LSB MSB LSB MSB LSB MSB LSB MSB LSB (注意)データの次にセレクトアドレス 2 としてデータを送信した場合、 セレクトアドレス 2 として認識せず、データとして認識します。 (Note)If any data is transmitted as Select Address 2 next to data, it is recognized as data, not as Select Address 2. (4)スレーブアドレス(Slave address) MSB A6 A5 A4 A3 A2 A1 A0 LSB R/W 1 0 0 0 0 0 0 0 ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: 80H TARGET SPECIFICATION P PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 18/36 (5)セレクトアドレスとデータ(Select Address & Data) Items Select Address (hex) MSB Data D7 D6 D5 D4 LSB D3 D2 D1 D0 0 1 Advanced switch time of Mute 0 0 Subwoofer LPF fc Loudness fo 0 Initial setup 1 01 Advanced switch ON/OFF 1 Advanced switch time of Input Gain/Volume Tone/Fader/Loudness/ Mixing Initial setup 2 02 0 Level Meter RESET Subwoofer Output Select Initial setup 3 03 0 0 0 Input Selector 05 0 0 0 Input selector Input gain 06 Mute ON/OFF 0 0 Input Gain Volume gain 20 Volume Gain / Attenuation Fader 1ch Front 28 Fader Gain / Attenuation Fader 2ch Front 29 Fader Gain / Attenuation Fader 1ch Rear 2A Fader Gain / Attenuation Fader 2ch Rear 2B Fader Gain / Attenuation Fader Subwoofer 2C Fader Gain / Attenuation Mixing 30 Mixing Gain / Attenuation Bass setup 41 0 0 Bass fo 0 0 Bass Q Middle setup 44 0 0 Middle fo 0 0 Middle Q Treble setup 47 0 0 Treble fo 0 0 Bass gain 51 Bass 0 0 Bass Gain Middle gain 54 0 0 Middle Gain Treble gain 57 0 0 Treble Gain Loudness Gain 75 0 Initial setup 4 90 0 0 1 1 0 F0 0 0 0 0 F1 0 0 0 FE 1 0 0 Test Mode System Reset Boost/Cut Middle Boost/Cut Treble Boost/Cut 0 1 0 Treble Q 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 Loudness Hicut Loudness Gain アドバンスト・スイッチ(Advanced switch) ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 19/36 注意(Note) 1.網掛け部の機能切換え時において、アドバンスト・スイッチ動作を行います。 In function changing of the hatching part, it works Advanced switch.. 2.連続データ転送時は、オートインクリメント機能によりセレクトアドレスが下記のように巡回します。 Upon continuous data transfer, the Select Address is circulated by the automatic increment function, as shown below. →01→02→03→05→06→20→28→29→2A→2B→2C . →30→41→44→47→51→54→57→75→90 3.アドバンスト・スイッチなしの入力セレクタ、サブウーハ出力選択などの機能は切換えノイズ対策をしておりません。従いま して、これらの設定変更時はセット側にて音声ミュートをかけるなどの対策をおこなってください。 For the function of input selector and subwoofer output select etc, it is not corresponded for advanced switch. Therefore, please apply mute on the side of a set when changes these setting. 4.入力セレクタ切換え時に本 IC のミュート機能をご使用になられる際には、アドバンスト・ミュート切換え時間を考慮してミュ ート ON/OFF を行って下さい。 When using mute function of this IC at the time of changing input selector, please switch mute ON/OFF for waiting advanced-mute time. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 20/36 Select address 01 (hex) Mode 0.6msec 1.0msec 1.4msec 3.2msec Mode MSB D7 Advanced Switch ON/OFF MSB D7 4.7 msec 7.1 msec 11.2 msec 14.4 msec Mode Advanced Switch ON/OFF MSB OFF D7 0 ON 1 Advanced switch time of Mute D6 D5 D4 D3 D2 D1 LSB D0 0 1 Advanced switch time of Input gain/Volume Tone/Fader/Loudness 0 1 0 1 1 0 1 1 03 Advanced switch time of Input gain/Volume/Tone/Fader/Loudness D6 D5 D4 D3 D2 D1 1 0 0 1 1 0 1 0 1 0 1 1 0 1 LSB D0 Advanced switch Time of Mute Advanced switch ON/OFF D6 D5 D4 D3 D2 D1 Advanced switch time of Input gain/Volume Tone/Fader/Loudness 0 LSB D0 Advanced switch Time of Mute Select address 02(hex) fc OFF 55Hz 85Hz 120Hz fc LPF Front Rear 禁止 (Prohibition) fc MSB D7 D6 0 Level Meter RESET MSB D7 0 HOLD D6 0 0 RESET Subwoofer Output Select 0 0 LSB D1 0 0 1 1 D0 0 1 0 1 LSB Subwoofer Output Select D6 D5 D4 D3 D2 D1 D0 0 0 Level 0 1 0 0 Subwoofer LPF fc Meter 1 0 RESET 1 1 MSB D7 Subwoofer LPF fc D5 D4 D3 D2 1 Level Meter RESET D5 D4 D3 D2 Subwoofer output select 0 0 LSB D1 D0 Subwoofer LPF fc :Initial condition ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 21/36 Select address 03(hex) MSB Mode D7 250Hz 400Hz 800Hz 禁止 (Prohibition) 0 D6 0 D5 0 Loudness fo D4 D3 0 0 0 1 1 0 1 1 LSB D2 D1 D0 0 0 1 Select address 05(hex) Mode MSB OUT F1 OUT F2 A A1 A2 B B1 B2 C C1 C2 D single DP1 DP2 E1 single EP1 EN1 E2 single EN2 EP2 D diff DP1 DP2 E full diff EP1 EP2 D7 Full-diff bias type select D6 0 Input SHORT Input Selector D5 D4 D3 D2 0 0 0 0 0 0 1 1 0 1 1 0 0 0 0 0 0 1 0 0 LSB D1 D0 0 0 1 1 1 1 1 0 0 0 1 0 1 0 1 0 0 1 禁止 Other setting (Prohibition) Input SHORT: 各入力部の入力インピーダンスを 100kΩ(TYP)から 6kΩ(TYP)まで下げる。(カップリングコンデンサ急速充電用) The input impedance of each input terminal is lowered from 100kΩ(TYP) to 6 kΩ(TYP).(For quick charge of coupling capacitor) :Initial condition ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 22/36 Select address 05(hex) Mode MSB D7 0 1 Negative Input Bias D6 Full-diff Bias Type Select D5 D4 D3 D2 D1 0 0 EP1 10 (1ch signal input) グランドアイソレーションアンプ の形式でご使用される場合に 選択して下さい。 (For Ground –isolation type.) D0 Input Selector 0 1ch 信号入力 Negative input type LSB 1ch Differential EN1 11 EN2 12 2ch Differential EP2 2ch 信号入力 13 (2ch signal input) EP1 1ch 信号入力 Bias type 10 (1ch signal input) 差動アンプの形式でご使用 される場合に選択して下さい。 (For differential amplifier type) 1ch Differential EN1 11 EN2 12 2ch 信号入力 2ch Differential EP2 13 (2ch signal input) Select address 06 (hex) Mode 0dB 1dB 2dB 3dB 4dB 5dB 6dB 7dB 8dB 9dB 10dB 11dB 12dB 13dB 14dB 15dB 16dB 17dB 18dB 19dB 20dB MSB D7 D6 D5 Mute ON/OFF 0 0 禁止 (Prohibition) ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 Input Gain D4 D3 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 1 0 1 0 1 0 1 0 1 0 1 1 : : 1 1 SPECIFICATION No.: LSB D2 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 0 : 1 D1 D0 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 0 0 1 1 : : 1 1 :Initial condition TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 23/36 Select address 06 (hex) Mode MSB D7 OFF 0 ON 1 D6 0 Mute ON/OFF D5 D4 D3 D2 0 LSB D1 D0 Input Gain Select address 20, 28, 29, 2A, 2B, 2C (hex) MSB Vol, Fader Gain / Attenuation Gain & ATT D7 D6 D5 D4 D3 D2 D1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 禁止 ※ (Prohibition) : : : : : : : LSB D0 0 1 : 15dB 0 1 1 1 0 0 0 1 14dB 0 1 1 1 0 0 1 0 13dB ・ ・ ・ 10dB 0 ・ ・ ・ 0 0 0 0 0 0 0 0 0 0 1 ・ ・ ・ 1 1 1 1 1 1 1 1 1 1 ・ ・ ・ 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 0 0 1 0 0 1 0 0 1 ・ ・ ・ 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 ・ ・ ・ 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 ・ ・ ・ 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 ・ ・ ・ 1 1 0 0 1 1 0 0 1 1 0 0 1 1 1 ・ ・ ・ 0 1 0 1 0 1 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 0 1 1 0 0 1 1 1 1 1 1 0 1 0 0 0 0 : : : : : : : : 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 ・ ・ ・ ・ 9dB 8dB 7dB 6dB 5dB 4dB 3dB 2dB 1dB 0dB -1dB -2dB -3dB -78dB -79dB 禁止 ※ (Prohibition) -∞dB ・ ・ ・ ・ 0 ・ ・ ・ ・ 0 ・ ・ ・ ・ 0 ・ ・ ・ ・ 0 ・ ・ ・ ・ 1 ・ ・ ・ ・ 1 ・ ・ ・ ・ 1 ・ ・ ・ ・ 0 :Initial condition ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 24/36 Select address 30(hex) Gain & ATT 禁止 ※ (Prohibition) MSB D7 0 0 Mixing Gain / Attenuation D6 D5 D4 D3 D2 D1 0 0 0 0 0 0 0 0 0 0 0 0 LSB D0 0 1 1 1 1 1 0 0 0 7dB 6dB 5dB 4dB 3dB 2dB 1dB 0dB -1dB -2dB -3dB 0 1 1 1 1 0 0 1 0 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 0 1 1 1 1 1 0 0 0 1 1 1 1 1 0 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 1 1 0 0 0 0 0 1 0 1 0 0 0 0 0 1 1 -78dB -79dB 1 1 0 0 1 1 1 0 1 1 0 0 1 1 1 1 1 1 0 1 0 0 0 0 : : : : : : : : 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 禁止 ※ (Prohibition) MIX OFF ・ ・ ・ ・ 0 ・ ・ ・ ・ : ・ ・ ・ ・ : ・ ・ ・ ・ : ・ ・ ・ ・ : ・ ・ ・ ・ : ・ ・ ・ ・ : ・ ・ ・ ・ : ・ ・ ・ ・ : :Initial condition ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 25/36 Select address 41(hex) Q factor 0.5 1.0 1.5 2.0 fo D7 D6 Bass D5 D4 0 0 Bass fo MSB MSB 60Hz 80Hz 100Hz 120Hz D7 D6 0 0 D5 0 0 1 1 Q factor D3 D2 0 Bass D4 0 1 0 1 fo D3 0 0 LSB D1 0 0 1 1 D0 0 1 0 1 LSB D2 D1 D0 Bass Q factor 0 Select address 44(hex) Q factor 0.75 1.0 1.25 1.5 fo D7 D6 Middle D5 D4 0 0 Middle fo MSB MSB 500Hz 1kHz 1.5kHz 2.5kHz D7 D6 0 0 D5 0 0 1 1 Q factor D3 D2 0 Middle fo D4 D3 0 1 0 0 1 0 LSB D1 0 0 1 1 D0 0 1 0 1 LSB D2 D1 D0 Middle Q factor 0 Select address 47 (hex) Q factor 0.75 1.25 fo 7.5k 10k 12.5k 15k D7 D6 Treble D5 D4 0 0 Treble fo MSB MSB D7 D6 0 0 D5 0 0 1 1 Q factor D3 D2 0 Treble fo D4 D3 0 1 0 0 1 0 LSB D1 D0 0 1 0 LSB D2 D1 D0 0 0 Treble Q factor :Initial condition ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 26/36 Select address 51, 54, 57 (hex) Gain MSB D7 0dB 1dB 2dB 3dB 4dB 5dB 6dB 7dB 8dB 9dB 10dB 11dB 12dB 13dB 14dB Bass/ Middle/ Treble Boost /cut 15dB 16dB 17dB 18dB 19dB 20dB 禁止 ※ (Prohibition) Mode Boost Cut MSB D7 0 1 Bass/Middle/Treble Gain D6 D5 D4 D3 D2 D1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 1 0 1 0 0 0 1 0 0 0 1 0 1 0 1 0 1 0 0 0 1 1 0 0 1 1 0 0 1 1 1 0 1 1 1 1 0 0 0 1 0 0 0 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 : : : : 1 1 1 1 1 1 1 1 LSB Bass/Middle/Treble Boost/Cut LSB D6 D5 0 0 D4 D3 D2 D0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 : 0 1 D1 D0 Bass/Middle/Treble Gain :Initial condition ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 27/36 Select address 75 (hex) Mode Hicut1 Hicut2 Hicut3 Hicut4 Gain 0dB 1dB 2dB 3dB 4dB 5dB 6dB 7dB 8dB 9dB 10dB 11dB 12dB 13dB 14dB 15dB 16dB 17dB 18dB 19dB 20dB MSB D7 0 MSB D7 0 禁止 ※ (Prohibition) D6 0 0 1 1 Loudness Hicut D5 D4 D3 D2 D1 0 1 Loudness Gain 0 1 Loudness Gain D6 D5 D4 D3 D2 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 1 0 0 1 0 1 0 0 1 0 0 1 0 0 1 0 Loudness Hicut 0 1 1 0 1 1 0 1 1 0 1 1 0 0 1 0 0 1 0 0 1 0 0 1 0 1 1 1 0 1 : : : 1 1 1 LSB D0 LSB D1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 : 1 D0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 : 1 :Initial condition ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 28/36 (6)電源オン時の初期状態について(About power on reset) 電源 ON 時において IC 内部で初期化を行う回路を内蔵しております。しかし、セット設計におかれましては万が一の場 合を考えて、電源ON時に必ず初期データとして全てのアドレスにデータを送信し、またこの初期データを送信するまでの 間はミュートをかけることを推奨いたします。 At on of supply voltage circuit made initialization inside IC is built-in. Please send data to all address as initial data at supply voltage on. And please supply mute at set side until this initial data is sent. Item VCC 立上げ時間 Rise time of VCC パワーオンリセット 解除時の VCC 電圧 VCC voltage of release power on reset Symbol Limit Unit Min. Typ. Max. Trise 20 − − usec Vpor − 4.1 − V Condition VCC 0→3V の立上げ時の時間 VCC rise time from 0V to 3V (7)外部強制ミュート端子について(About external compulsory mute terminal) MUTE 端子の設定により、入力ゲイン部後にて、外部より強制的にミュートをかけることが可能です。 Mute is possible forcibly than the outside after input again department, by the setting of the MUTE terminal . Mute Voltage Condition Mode GND∼1.0V MUTE ON 2.3V∼VCC MUTE OFF Mute 電圧は定義された条件内に設定して下さい。 Establish the voltage of MUTE in the condition to have been defined. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 29/36 * ボリウム/フェダーボリウム減衰量(詳細版) (Volume / Fader volume attenuation of the details) (dB) D7 D6 D5 D4 D3 D2 D1 D0 (dB) D7 D6 D5 D4 D3 D2 D1 D0 +15 +14 +13 +12 +11 +10 +9 +8 +7 +6 +5 +4 +3 +2 +1 0 -1 -2 -3 -4 -5 -6 -7 -8 -9 -10 -11 -12 -13 -14 -15 -16 -17 -18 -19 -20 -21 -22 -23 -24 -25 -26 -27 -28 -29 -30 -31 -32 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 -33 -34 -35 -36 -37 -38 -39 -40 -41 -42 -43 -44 -45 -46 -47 -48 -49 -50 -51 -52 -53 -54 -55 -56 -57 -58 -59 -60 -61 -62 -63 -64 -65 -66 -67 -68 -69 -70 -71 -72 -73 -74 -75 -76 -77 -78 -79 -∞ 1 1 1 1 1 1 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 1 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 1 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 1 :Initial condition ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 30/36 レベルメータについて (About Level meter) (1) 制御データ(I2C BUS 制御信号) (Control Data (I2C BUS control signal)) ①レベルメータ出力をリセットする時 → Select address 02(hex) D6 = ”1” を送信して下さい。 When reset output of level meter… → Send D6 = “ 1 “ of select address 02(hex). ②レベルメータ出力リセットを解除する時(ホールド動作) → Select address 02(hex) D6 = ”0” を送信して下さい。 When cancel of output reset of level meter (HOLD)… → Send D6 = “ 0 “ of select address 02(hex). (2)時間規定 (Time Regulations) HOLD データ送信後、ピークホールド動作を開始します。検出する周波数帯域により、HOLD データ送信後の WAIT 時間を設定して下さい。WAIT 時間は検出する周波数帯域の1周期以上に設定して下さい。 例)検出する周波数帯域を 40Hz 以上とした場合、『40Hz = 25ms = WAIT 時間』 なお、RESET データを送信したら必ず次に HOLD データも送信し、リセット解除(HOLD 動作スタート)を行って下さい。 Peak hold operation will start after HOLD data is transmitted. Set the WAIT time after HOLD data transmission according to the frequency bandwidth detected. WAIT time must be set to a minimum of one cycle over the detected frequency bandwidth. Ex) Detected frequency bandwidth is above 40Hz, 『40Hz = 25ms = WAIT time』 After sending “reset data”, send also “hold data” for canceling reset. 送信例 (Transmission Example) (RESET) 2 I CBUS 02 80 40 (HOLD) 80 RESET START 02 00 HOLD START Wait time (25msec) ※fin=40Hz LOUT [ V ] 検出 (Detection ) t (3)レベルメータの入出力特性(参考図) (Input-output characteristic of level meter, reference) Output level 出力レベル ( V ) 10 1 0.1 0.01 0.01 0.1 1 10 入力レベル ( Vrms ) Input Level ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 31/36 端子等価回路および説明 (Terminal Equivalent Circuit and Description) 端子番号 Terminal No. 端子名 Terminal Name 端子電圧 Terminal Voltage 1 2 3 4 5 6 A1 A2 B1 B2 C1 C2 4.25 等価回路 Equivalent Circuit 端子説明 Terminal Description 音声入力端子。入力インピーダンスは 100kΩ(typ)です。 Vcc A terminal for signal input. The input impedance is 100kΩ(typ). 100KΩ GND 7 8 9 10 11 12 13 DP1 DN DP2 EP1 EN1 EN2 EP2 4.25 シングル/差動切換可能な入力端子。 入力インピーダンスは 250kΩ(typ)です。 Vcc Input terminal available to Single/Differential mode. The input impedance is 250kΩ(typ). 250kΩ GND 15 MUTE - 外部強制ミュート端子。端子電圧が LOW 時は on、Hi 時は off に設定されます。 Vcc 1.65V A terminal for external compulsory mute. If terminal voltage is High level, the mute is off. And if the terminal voltage is Low level, the mute is on. GND 18 19 20 21 22 23 OUTS2 OUTS1 OUTR2 OUTR1 OUTF2 OUTF1 4.25 VCC フェダーとサブウーハの出力端子 A terminal for fader and Subwoofer output. GND * 端子説明、入出力等価回路図中の数値は参考値であり、その保証をするものではありません。 The figure in the pin explanation and input/output equivalent circuit is reference value, it doesn’t guarantee the value. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC 端子番号 Terminal No. 端子名 Terminal Name 端子電圧 Terminal Voltage 24 VCC 8.5 TYPE PAGE BD3702FV 等価回路 Equivalent Circuit 32/36 端子説明 Terminal Description 電源端子 Power supply terminal. 17 LOUT 0∼3.3 レベルメーター出力端子。 出力インピーダンスは 10kΩ(typ)です。 VCC A terminal for level meter output. Output impedance is 10kΩ(typ). 10k GND 25 SCL − I2C BUS 通信のクロック入力端子 Vcc A terminal for clock input of I2C BUS communication. 1.65V GND 26 SDA − I2C BUS 通信のデータ入力端子 Vcc A terminal for data input of I2C BUS communication. 1.65V GND 27 28 GND FIL グランド端子 0 4.25 VCC 400k 400k GND ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 Ground terminal. VCC/2 端子 アナログ信号系の基準バイアス電圧で す。外付けコンデンサ用の簡易プリチ ャージ、ディスチャージ回路内蔵。 1/2 VCC terminal. Voltage for reference bias of analog signal system. The simple precharge circuit and simple discharge circuit for an external capacitor are built in. SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC 端子番号 Terminal No. 端子名 Terminal Name 端子電圧 Terminal Voltage 16 LRST - TYPE PAGE BD3702FV 等価回路 Equivalent Circuit 33/36 端子説明 Terminal Description レベルメーターリセット端子。端子電圧が LOW 時は RESET OFF、Hi 時は RESET ON に設定されます。 Vcc 1.65V A terminal for Level meter reset. If terminal voltage is High level, the reset is on. And if the terminal voltage is Low level, the reset is off. GND 14 MIN 4.25 信号入力端子。入力インピーダンスは 27kΩ(typ)です。 Vcc A terminal for signal input. The input impedance is 27kΩ(typ). 27KΩ GND * 端子説明、入出力等価回路図中の数値は参考値であり、その保証をするものではありません。 The figure in the pin explanation and input/output equivalent circuit is reference value, it doesn’t guarantee the value. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC FIL SDA GND OUTF1 VCC SCL 10μ OUTF2 25 OUTR1 OUTR2 24 10 μ 23 10 μ OUTS2 OUTS1 22 10 μ 21 20 ★ VCC/2 26 BD3702FV ★ 27 PAGE 34/36 LOUT LRST 17 16 MUTE 0.1μ 10 μ 28 TYPE 10 μ 10 μ 18 19 15 I 2C BUS LOGIC GND ■Fader:+15dB∼-79dB/1dB ★no pop noise ■LPF:fc=55/85/120 r e d a F ★ r e d a F r e d a F r e d a F ★ r e d a F ★ ■Loudness:20dB∼0dB/1dB ★no pop noise ・f0=250/400/800 ・Hicut1/2/3/4 LPF ■ATT:+7dB∼-79dB/1dB ★no pop noise ■ 3 Band P-EQ (Tone control) Gain:+20dB∼-20dB/1dB ★no pop noise ・Bass:f0=60/80/100/120, Q=0.5/1/1.5/2 ・Middle:f0=500/1k/1.5k/2.5k, Q=0.75/1/1.25/1.5 ・Treble:f0=7.5k/10k/12.5k/15k, Q=0.75/1.25 ★ Loudness ★3 Band P-EQ(Tone control) ★Volume/Mute ■ Volume:+15dB∼-79dB/1dB ★no pop noise Level meter (I2C) ★Input Gain T T A ★ ■ Input Gain:+20dB∼0dB/1dB ★no pop noise Input selector (3 single-end and 2 stereo ISO) GND ISO amp 100k 100k 1 2 2.2μ 2.2μ Single1 100k 3 100k 100k 4 2.2μ 5 2.2μ 2.2μ Single2 Single3 250k 100k 6 250k 7 2.2μ 8 2.2μ GND ISO amp GND ISO amp 250k 9 10μ Diff1 or Single4 250k 10 2.2μ GND ISO amp 250k 250k 11 2.2μ 12 10μ 10μ 250k 13 2.2μ Full Diff or Single5, Single6 14 2.2μ MIN Diff 3 Diff 2 *Single1∼3はDiff2,3に切換可能 (About single input 1∼3, It is possible to change from single input to differential input 2, 3.) *Diff1, Full DiffはSingle4∼6に切換可能 (About Diff1 and Full Diff, It is possible to change from differential input to single input 4∼6.) 単位 (Unit) R : [Ω] C : [F] Fig..5 応用回路例(Application Circuit Diagram) 配線上の注意 Notes on wiring ① 電源のデカップリングコンデンサは、GND に対して、出来るだけ最短距離で接続してください。 Please connect the decoupling capacitor of a power supply in the shortest distance as much as possible to GND. ② GND ラインは一点接続して下さい。 Lines of GND shall be one-point connected. ③ Digital の配線パターンはアナログ部の配線パターンから離して、クロストークのないようにして下さい。 Wiring pattern of Digital shall be away from that of analog unit and cross-talk shall not be acceptable. ④ I2C BUS 部の SCL, SDA ラインはなるべく平行に引かないで下さい。隣接する時はシールドするようにして下さい。 Lines of SCL and SDA of I2C BUS shall not be parallel if possible. The lines shall be shielded, if they are adjacent to each other. ⑤ アナログ入力信号ラインはなるべく平行に引かないで下さい。隣接する時はシールドするようにして下さい。 Lines of analog input shall not be parallel if possible. The lines shall be shielded, if they are adjacent to each other. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC TYPE PAGE BD3702FV 35/36 使用上の注意 絶対最大定格電圧 絶対最大定格電圧を越えて VCC に電圧を印加した場合は回路電流が急増し、デバイスの特性劣化や 破壊に至る場合があります。特にセットのサージ試験などで VCC 端子(24pin)にサージ印加が予想され る場合、動作電圧+サージパルス成分を含めても絶対最大定格電圧を大きく超えて(14V 程度)電圧が 印加されることがないようご注意ください。 When it impressed the voltage on VCC more than the absolute maximum rating voltage, circuit currents increase rapidly, and there is absolutely a case to reach characteristic deterioration and destruction of a device. In particular in a serge examination of a set, when it is expected the impressing serge at VCC terminal(24pin), please do not impress the large and over the absolute maximum rating voltage (including a operating voltage + serge ingredient (around 14V)). * 2.信号入力について(About a signal input part) * 入力カップリングコンデンサの定数設定について (About constant set up of input coupling capacitor) 信号入力端子において、入力カップリングコンデンサ C〔F〕の定数設定は、IC 内部の入力インピーダンス RIN〔Ω〕を十分に考慮して決定してください。 RC の1次 HPF 特性を構成することになります。 In the signal input terminal, the constant setting of input coupling capacitor C(F) be sufficient input impedance RIN(Ω) inside IC and please decide. The first HPF characteristic of RC is composed. G〔dB〕 C〔F〕 0 RIN 〔Ω〕 A(f) SSH f〔Hz〕 INPUT A(f) = (2πfCRIN) 2 1 + (2πfCRIN) 2 2) 入力セレクタの SHORT について(About the input selector SHORT) SHORT モードは入力セレクタ部の全ての端子の入力インピーダンス RIN をスイッチ SSH=ON にして 抵抗を小さくする命令です。SHORT 命令を選択しない時は、スイッチ SSH は OFF です。 この命令により、外付けのカップリングコンデンサ C のチャージをはやめることが可能です。 SHORT モードは、SSH のスイッチを ON にしてローインピーダンスにしますので、無信号時にご使用下さい。 SHORT mode is the command which makes switch SSH =ON an input selector part and input impedance RIN of all terminals, and makes resistance small. Switch S SH is OFF when not choosing a SHORT command. A constant time becomes small at the time of this command twisting to the resistance inside the capacitor connected outside and LSI. The charge time of a capacitor becomes short. Since SHORT mode turns ON the switch of SSH and makes it low impedance, please use it at the time of a non-signal. ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION PRODUCTS SEMICONDUCTOR IC * 出力負荷特性について TYPE PAGE BD3702FV 36/36 (About output load characteristics) 出力の負荷特性は、下図の通りです(参考図)。負荷は 10[kΩ](TYP.)以上でご使用下さい。 The usage of load for output are below (reference). Please use the load more than 10[kΩ](TYP). 対象となる出力端子 端子 No. 端子名 23 OUTF1 22 OUTF2 端子 No. 21 20 端子名 OUTR1 OUTR2 端子 No. 19 18 端子名 OUTS1 OUTS2 出力電圧(Output Voltage)[Vrms] 3.0 2.5 2.0 1.5 VCC=8.5V THD+n=1% BW=400∼30kHz 1.0 0.5 0.0 100 1k 10k 100k 負荷抵抗(Load) [Ω] 出力負荷特性 Vcc=8.5V 時(参考図) (Output load characteristic at Vcc=8.5V. (Reference) 出力電圧(Output Voltage)[Vrms] 3.0 2.5 2.0 1.5 VCC=9.0V THD+n=1% BW=400∼30kHz 1.0 0.5 0.0 100 1k 10k 100k 負荷抵抗(Load) [Ω] 出力負荷特性 Vcc=9.0V(参考図) (Output load characteristic at Vcc=9.0V. (Reference) * 電源 OFF 時の MUTE 端子(15pin)について (About Mute terminal(15pin) when power supply is off) 電源が OFF 状態で MUTE 端子(15pin)に電圧を印加しないで下さい。 万が一、電圧印加してしまった場合に備えて 2.2kΩ程度の電流制限抵抗を(MUTE 端子に直列に)挿入する事を 推奨いたします(応用回路例を参照下さい)。 Any voltage shall not be supplied to Mute terminal (15pin) when power-supply is off. Please insert a resistor (about 2.2kΩ) to Mute terminal in series, if voltage is supplied to mute terminal in case. (Please refer Application Circuit Diagram.) ROHM CO.,LTD. TSZ22111・05 REV.: 0.1 SPECIFICATION No.: TARGET SPECIFICATION
BD3702FV-E2 价格&库存

很抱歉,暂时无法提供与“BD3702FV-E2”相匹配的价格&库存,您可以联系我们找货

免费人工找货
BD3702FV-E2
  •  国内价格
  • 1+18.90590
  • 10+15.75500
  • 30+12.60400
  • 100+10.50330

库存:0

BD3702FV-E2

库存:93