物料型号:CY28352
器件简介:CY28352是一款由SpectraLinear生产的差分时钟缓冲/驱动器,符合DDR400和DDR333规范。
该器件支持333MHz和400MHz DDR SDRAM,工作频率为60-200MHz,具有PLL时钟分发功能,适用于双倍数据速率同步DRAM应用。
引脚分配:
- CLKIN(引脚8):互补时钟输入。
- FBIN(引脚20):反馈时钟输入,连接FBOUT以访问PLL。
- CLKT[0:5](引脚2,4,13,17,24,26):时钟输出,差分输出。
- CLKC[0:5](引脚1,5,14,16,25,27):时钟输出。
- FBOUT(引脚19):反馈时钟输出,连接FBIN以正常运行。
- SCLK(引脚7):串行时钟输入,将数据在SDATA中时钟到内部寄存器。
- SDATA(引脚22):串行数据输入,输入数据被时钟到内部寄存器以启用/禁用各个输出。
- VDD(引脚3,12,23):2.5V逻辑电源。
- AVDD(引脚10):2.5V PLL电源。
- GND(引脚6,15,28):地。
- AGND(引脚11):PLL模拟地。
- NC(引脚9,18,21):未连接。
参数特性:
- 支持333MHz和400MHz DDR SDRAM。
- 60-200MHz的工作频率。
- 一个时钟输入分配到六个差分输出。
- 外部反馈引脚FBIN用于同步输出到时钟输入。
- 符合DDRI规范。
- Spread Aware™技术减少电磁干扰(EMI)。
- 28引脚SSOP封装。
功能详解:CY28352是一个零延迟缓冲器,将时钟输入CLKIN分配到六个差分对的时钟输出(CLKT[0:5], CLKC[0:5])和一个反馈时钟输出FBOUT。
这些时钟输出由输入时钟CLKIN和反馈时钟FBIN控制。
通过两线串行总线可以设置每对输出时钟(CLKT[0:5], CLKC[0:5])为Hi-Z状态。
当AVDD接地时,PLL关闭并绕过以进行测试。
应用信息:CY28352适用于需要高性能、低偏斜、低抖动输出差分时钟的应用,如DDR SDRAM等高速存储器接口。
封装信息:CY28352采用28引脚SSOP封装,同时也提供无铅版本。
具体型号包括CY28352OC(商业级,0°C至70°C)、CY28352OCT(商业级,0°C至70°C,卷带封装)、CY28352OXC(无铅,商业级,0°C至70°C)和CY28352OXCT(无铅,商业级,0°C至70°C,卷带封装)。