0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
CDC3RL02

CDC3RL02

  • 厂商:

    TI

  • 封装:

  • 描述:

    CDC3RL02 Low Phase-Noise Two-Channel Clock Fan-Out Buffer datasheet (Rev. D)

  • 详情介绍
  • 数据手册
  • 价格&库存
CDC3RL02 数据手册
CDC3RL02
物料型号: - 型号:CDC3RL02 - 包装:YFP (DSBGA, 8) 0.4mm Pitch WCSP (0.8mm × 1.6mm)

器件简介: CDC3RL02是一款两通道时钟扇出缓冲器,专为便携式终端设备设计,如手机等,这些设备需要具有最小附加相位噪声和扇出能力的时钟缓冲。该设备将单个时钟源(例如温度补偿晶体振荡器TCXO)缓冲到多个外设。该器件有两个时钟请求输入(CLK_REQ1和CLK_REQ2),每个输入可以启用单个时钟输出。

引脚分配: - VBATT (A1):输入到内部LDO - CLK_OUT1 (A2):时钟输出1 - VLDO (B1):1.8V I/O供应,供CDC3RL02和外部TCXO使用 - CLK_REQ1 (B2):时钟请求1(来自外设)用于时钟输出1 - MCLK_IN (C1):主时钟输入 - CLK_REQ2 (C2):时钟请求2(来自外设)用于时钟输出2 - GND (D1):地 - CLK_OUT2 (D2):时钟输出2

参数特性: - 低附加噪声:-149dBc/Hz在10kHz偏移相位噪声和0.37ps(RMS)输出抖动 - 有限的输出斜率,用于减少电磁干扰(EMI)(对于10pF至50pF负载,上升/下降时间为1ns至5ns) - 自适应输出阶段控制 - 1.8V外部可用I/O供应 - 超小8引脚YFP 0.4mm节距WCSP封装

功能详解: CDC3RL02接受主时钟输入(MCLK_IN)的方波或正弦波,消除了交流耦合电容器的需求。最小的可接受正弦波信号为0.3V信号(峰峰值)。该器件旨在提供最小的通道间偏差、附加输出抖动和附加相位噪声。自适应时钟输出缓冲器在宽电容负载范围内提供受控斜率,从而最小化EMI发射,保持信号完整性,并最小化由时钟分配线上的信号反射引起的振铃。

应用信息: CDC3RL02设计用于移动应用,例如作为单个低噪声TCXO系统时钟源,驱动移动GPS接收器和WLAN收发器。每个外设通过断言单个时钟请求线(CLK_REQ_1或CLK_REQ_2)独立请求活动时钟。当两个时钟请求线都处于非活动状态时,CDC3RL02进入低电流关闭模式。

封装信息: - 封装:YFP (DSBGA, 8) 0.80mmx1.60mm
CDC3RL02 价格&库存

很抱歉,暂时无法提供与“CDC3RL02”相匹配的价格&库存,您可以联系我们找货

免费人工找货