物料型号:CDCL1810A
器件简介:CDCL1810A是一款高性能时钟分配器,具有10个输出,工作在1.8V单电源下,支持高达650MHz的频率,具有低输入至输出附加抖动特性,符合ANSI TIA/EIA-644-A-2001 LVDS标准要求。
引脚分配:CDCL1810A采用48引脚VQFN (RGZ) 封装,具体引脚功能包括1.8V数字电源(VDD)、1.8V模拟电源(AVDD)、地(VSS)、差分LVDS输入(CLKP, CLKN)、差分CML输出(YP0-YP9, YN0-YN9)、SCL时钟和SDA数据引脚等。
参数特性:电源电压为1.8V,工作温度范围为-40°C至+85°C,典型功耗为410mW,支持通过SDA/SCL接口进行设备管理。
功能详解:该器件提供高达650MHz的LVDS输入和CML输出,具有两组五路输出,每组具有独立的分频比。
输出使能控制和I2C兼容的串行接口用于配置和编程。
应用信息:适用于高速SERDES时钟分配、1G/10G以太网、Fibre Channel、PCI Express、SATA、SONET等高速通信协议的时钟分布。
封装信息:CDCL1810A采用48引脚VQFN (RGZ)封装,封装尺寸为7.00 mm x 7.00 mm,具有裸露的热垫,用于散热和接地。