物料型号为CDCVF2505-Q1,是一款3.3V CLOCK PHASE-LOCKED LOOP CLOCK DRIVER,适用于同步动态随机存取存储器和通用应用。
该器件在功耗、抖动、相位锁定、输出分配和封装方面具有以下特点:
1. 功耗:在电源关闭模式下,消耗小于100微安培(典型值)。
2. 相位锁定:内部反馈环用于将输出与输入时钟同步。
3. 抖动:低抖动(周期到周期):<150 ps(在66 MHz到200 MHz范围内)。
4. 输出分配:一个时钟输入分配到五个输出银行(CLKOUT用于调整输入-输出延迟)。
5. 封装信息:8引脚SOIC封装。
引脚分配如下:
- CLKIN(1引脚):时钟输入,提供要分配的时钟信号。
- GND(1Y0引脚):接地。
- CLKOUT(1Y3引脚):反馈输出,完成PLL内部反馈环。
- VDD 3.3V(1Y2引脚):3.3V电源。
参数特性包括:
- 工作频率:24 MHz至200 MHz。
- 集成RC PLL环路滤波器,无需外部组件。
- 工作温度范围:-40°C至85°C。
功能详解:
- CDCVF2505是一个高性能、低偏差、低抖动的PLL时钟驱动器,使用PLL精确对齐输出时钟(1Y[0–3]和CLKOUT)的频率和相位。
- 当没有输入信号时,自动进入电源关闭模式。
- 与许多包含PLL的产品不同,CDCVF2505不需要外部RC网络,环路滤波器集成在芯片上。
应用信息:
- 适用于汽车应用的相位锁定环时钟驱动器,用于同步动态随机存取存储器和通用应用。
电气特性和绝对最大额定值等详细信息已在文档中提供。