物料型号:DS91M040
器件简介:
DS91M040是一款四通道M-LVDS收发器,设计用于驱动或接收高达四个多点网络的时钟或数据信号。它基于LVDS技术,专为多点和多滴电缆及背板应用而设计。与标准LVDS相比,M-LVDS提供了更大的驱动电流以处理多点应用所需的双重终止。控制的转换时间最小化了由于未终止的stub在多点配置中常见的反射。M-LVDS设备还具有非常大的输入共模电压范围,以便在重载和嘈杂的背板环境中提供额外的噪声余量。
引脚分配:
- RO(1,3,5,7):接收器输出引脚,LVCMOS类型。
- RE(26,28,13,15):接收器使能引脚,高电平禁用,低电平启用,内部有300k上拉电阻。
- DE(25,27,14,16):驱动器使能引脚,低电平禁用,高电平启用,内部有300k下拉电阻。
- DI(2,4,6,8):驱动器输入引脚,LVCMOS类型。
- A/B(17,19,21,23/18,20,22,24):非反相/反相驱动器输出引脚/非反相/反相接收器输入引脚,M-LVDS类型。
- VpD(11,12,29,30):电源引脚,+3.3V±0.3V。
- FSEN1/FSEN2(32,9):故障安全使能引脚,高电平启用类型2接收器,内部有300k上拉电阻。
- MDE(10):主使能引脚,高电平上电,低电平关闭所有其他控制并关闭电源。
参数特性:
- 直流至125MHz/250Mbps的低抖动、低偏斜、低功耗操作。
- 符合TIA/EIA-899 M-LVDS标准。
- 引脚可选用M-LVDS接收器类型(1或2)。
- 受控转换时间(典型2.0ns)最小化反射。
- M-LVDS I/O引脚上的8kV ESD保护。
- 直通引脚排列简化PCB布局。
- 小型5mm x 5mm WQFN-32节省空间的封装。
功能详解:
DS91M040的每个通道都是一个半双工收发器,接收LVTTL/LVCMOS信号并在驱动器输入端将其转换为差分MLVDS信号电平。接收器输入端接受低电压差分信号(LVDS, BLVDS, M-LVDS, LVPECL和CML),并将其转换为3V LVCMOS信号。DS91M040支持M-LVDS类型1和类型2接收器输入。
应用信息:
- 多点/多点时钟和数据分发。
- 高速、低功耗、短距离替代TIA/EIA-485/422时钟分发,在AdvancedTCA(ATCA)和MicroTCA(μTCA, uTCA)背板中。