物料型号:
LMK03318
器件简介:
LMK03318是一款超低噪声PLLATIUM™时钟发生器,具有一个分数N频率合成器和集成VCO、灵活的时钟分配和扇出功能,以及存储在芯片上的EEPROM中的引脚可选配置状态。该设备能够为各种多吉比特串行接口和数字设备生成多个时钟,减少BOM成本和板面积,通过替换多个振荡器和时钟分配设备来提高可靠性。超低抖动降低了高速串行链路中的比特错误率(BER)。
引脚分配:
- 引脚1: STATUS0(状态输出0)
- 引脚2: STATUS1(状态输出1)
- 引脚3: CAPDIG(数字块外部旁路电容)
- 引脚4: VDD_DIG(数字控制和状态输出的3.3V电源)
- 引脚5: VDD_IN(输入块的3.3V电源)
- 引脚6: PRIREF_P(主参考时钟输入正)
- 引脚7: PRIREF_N(主参考时钟输入负)
- ...(其他引脚信息)
参数特性:
- 超低噪声:100飞秒RMS典型值,当FOUT > 100MHz时
- 电源噪声抑制:-80dBc,强大的电源噪声免疫能力
- 灵活的设备选项:支持高达8个AC-LVPECL、AC-LVDS、AC-CML、HCSL或LVCMOS输出,或任意组合
- 双输入:自动或手动选择
- 晶体输入:10至52MHz
- 外部输入:1至300MHz
功能详解:
LMK03318具有一个集成的PLL,可以选择差分时钟、单端时钟或晶体作为参考时钟。选择的参考输入可以锁定VCO频率为参考输入频率的整数或分数倍。VCO频率可以在4.8GHz至5.4GHz之间调整。PLL提供了选择预定义或用户定义的环路带宽的灵活性。所有输出通道可以选择PLL的分频VCO时钟作为源,通过输出分频器设置最终输出频率。
应用信息:
- 交换机和路由器
- 网络和电信线卡
- 服务器和存储系统
- 无线基站
- PCIe Gen1、Gen2、Gen3、Gen4
- 测试和测量
- 广播基础设施
封装信息:
- LMK03318:WQFN(48)封装,尺寸7.00 mm x 7.00 mm