1. 物料型号:LP2995
2. 器件简介:
- LP2995是一款线性调节器,设计用于满足JEDEC SSTL-2和SSTL-3规范的DDR-SDRAM终止。
- 器件包含高速运算放大器,以提供出色的负载瞬态响应。
- 输出级防止Shoot-through,同时提供1.5A连续电流和3A的瞬态峰值电流。
- LP2995还集成了VSENSE引脚,以提供卓越的负载调节,以及VREF输出作为芯片组和DDR DIMM的参考。
3. 引脚分配:
- SOIC-8或SO PowerPAD-8或WQFN-16封装。
- 引脚1、3、4、6、9、13、16为NC(无内部连接)。
- 引脚2为GND(地)。
- 引脚5为VSENSE(反馈引脚,用于调节VTT)。
- 引脚7为VREF(内部参考电压VDDQ/2的缓冲输出)。
- 引脚8为VDDQ(内部参考电压输入,等于VDDQ/2)。
- 引脚10为AVIN(模拟输入引脚)。
- 引脚11、12为PVIN(电源输入引脚)。
- 引脚14、15为VTT(连接至终止电阻的输出电压)。
- EP为暴露的垫,用于热连接。应连接至地。
4. 参数特性:
- 低输出电压偏移。
- 与+5V、+3.3V和2.5V电源轨兼容。
- 无需外部电阻。
- 线性拓扑结构。
- 低成本且易于使用。
5. 功能详解:
- LP2995能够吸收和提供VTT输出的电流,同时将电压调节至等于VDDQ/2。
- VREF引脚生成跟踪VDDQ/2的缓冲参考电压,提供给DDR-SDRAM和北桥芯片组。
- VTT设计跟踪VREF电压,并在整个电流范围内保持紧密的公差,同时防止输出级的Shoot-through。
6. 应用信息:
- DDR Termination Voltage。
- SSTL-2和SSTL-3。
- 典型应用电路图提供SSTL-2应用的示例。
7. 封装信息:
- SOIC-8、SO PowerPAD-8或WQFN-16封装。
- 详细的封装图纸和机械数据提供在文档中。