物料型号:
- 型号:SCANSTA101
器件简介:
- SCANSTA101是一款低电压IEEE 1149.1系统测试访问(STA)主控器,兼容IEEE Std. 1149.1 (JTAG)测试访问端口和边界扫描架构。
它被设计作为IEEE 1149.1边界扫描测试系统测试主控器,适用于嵌入式IEEE 1149.1应用以及作为一个独立的边界扫描测试组件。
引脚分配:
- 该芯片有49个引脚,包括电源VCC和地GND引脚各4个,数据总线D(15:0)和D(31:16)共32位,地址总线A(4:0)共5位,以及控制信号SCK, INT, OE, DTACK, R/W, STB, CE, RST等。
参数特性:
- 工作电压:3.3V供电,5V容限I/O
- 支持16位数据接口(可扩展至32位)
- 2k x 32位双端口存储器
- 支持Load-on-the-Fly (LotF)和预加载向量操作模式
- 板上序列器允许执行多向量操作,例如加载数据到FPGA所需的操作
- 板上比较器支持测试数据输入(TDI)验证对比预期预加载数据
- 32位线性反馈移位寄存器(LFSR)在测试数据输入(TDI)端口用于签名压缩
- 状态、移位和BIST宏允许使用预定的测试模式选择(TMS)序列
功能详解:
- SCANSTA101通过并行处理器接口(PPI)和串行扫描接口(SSI)连接到双端口存储器,提供数据传输、配置、控制和状态获取的功能。
它还支持通过SSI进行并行到串行和串行到并行的转换,以支持STA主控器和IEEE 1532功能。
应用信息:
- 适用于嵌入式应用和作为一个独立的边界扫描测试组件,支持在系统配置中对可编程设备进行编程。
封装信息:
- 提供49引脚NFBGA封装,并可作为IP宏在可编程逻辑设备中合成。
封装细节遵循NZA0049A标准。