物料型号:SN74LV373A
器件简介:
- SN74LV373A 是一款八路透明 D 型锁存器,设计用于 2V 至 5.5V 的 VCC 操作。
- 该器件在电源电压范围内具有最大的灵活性,并且支持所有端口的混合模式电压操作。
- 具有低功耗特性,支持部分电源关闭模式操作。
引脚分配:
- 引脚 1:OE(输出使能),输入
- 引脚 2:1Q(第一个锁存器的输出)
- 引脚 3:1D(第一个锁存器的输入)
- 引脚 4:2D(第二个锁存器的输入)
- 引脚 5:2Q(第二个锁存器的输出)
- 引脚 6:3Q(第三个锁存器的输出)
- 引脚 7:3D(第三个锁存器的输入)
- 引脚 8:4D(第四个锁存器的输入)
- 引脚 9:4Q(第四个锁存器的输出)
- 引脚 10:GND(地)
- 引脚 11:LE(锁存器使能),输入
- 引脚 12:5Q(第五个锁存器的输出)
- 引脚 13:5D(第五个锁存器的输入)
- 引脚 14:6D(第六个锁存器的输入)
- 引脚 15:6Q(第六个锁存器的输出)
- 引脚 16:7Q(第七个锁存器的输出)
- 引脚 17:7D(第七个锁存器的输入)
- 引脚 18:8D(第八个锁存器的输入)
- 引脚 19:8Q(第八个锁存器的输出)
- 引脚 20:Vcc(电源)
参数特性:
- 工作电压范围:2V 至 5.5V
- 最大传播延迟时间(tpd):在 5V 时典型值为 8.5ns
- 输出低电平电压(VOL):在 3.3V VCC 下典型值小于 0.8V
- 输出高电平电压(VOH):在 3.3V VCC 下典型值大于 2.3V
- 支持部分电源关闭模式操作
功能详解:
- 当锁存器使能(LE)输入为高电平时,Q 输出跟随数据(D)输入。
- 当 LE 输入为低电平时,Q 输出锁定在 D 输入设定的逻辑电平。
- 电源启动时,Q 输出的状态不可预测,直到第一个有效的时钟信号。
应用信息:
- 适用于打印机、网络交换机、测试和测量设备、无线基础设施、电机控制、服务器主板等多种应用。
- 低驱动 CMOS 设备,适用于总线接口类型应用,其中输出振铃是关注点。
封装信息:
- SN74LV373A 有多种封装类型,包括 VQFN(20)、SSOP(20)、TSSOP(20)、TVSOP(20)、SOIC(20) 和 SO(20)。
- 封装尺寸和引脚数量可能因封装类型而异。