White Electronic Designs
W3EG264M72EFSUxxxD4
ADVANCED*
1GB – 2x64Mx72 DDR SDRAM, UNBUFFERED, FBGA
FEATURES
Fast data transfer rate: PC-2100, PC-2700 and PC3200 Clock speeds of 133 MHz, 166 MHz and 200MHz Supports ECC error detection and correction Bi-directional data strobes (DQS) Differential clock inputs (CK & CK#) Programmable Read Latency 3 and 4 (clock) Programmable Burst Length (2, 4 or 8) Programmable Burst type (sequential & interleave) Edge aligned data output, center aligned data input Auto and self refresh Serial presence detect (SPD) with EEPROM Dual Rank VCC = VCCQ = +2.6V (200MHz) VCC = VCCQ = +2.5V (133 and 166MHz) Gold edge contacts JEDEC standard 200 pin, small-outline, SO-DIMM package • PCB height option: 31.75 mm (1.25”)
* This product is under development, is not qualified or characterized and is subject to change or cancellation without notice.
DESCRIPTION
The W3EG264M72EFSU is a 2x64Mx72 Double Data Rate SDRAM memory module based on 512Mb DDR SDRAM components. The module consists of eighteen 64Mx8 DDR SDRAMs in FBGA packages mounted on a 200 pin FR4 substrate. Synchronous design allows precise cycle control with the use of system clock. Data I/O transactions are possible on both edges and Burst Lengths allow the same device to be useful for a variety of high bandwidth, high performance memory system applications.
NOTE: Consult factory for availability of: • RoHS compliant products • Vendor source control options • Industrial temperature option
OPERATING FREQUENCIES
DDR400@CL=3 Clock Speed CL-tRCD-tRP 200MHz 3-3-3 DDR333@CL=2.5 166MHz 2.5-3-3 DDR266@CL=2 133MHz 2-2-2 DDR266@CL=2.5 133MHz 2.5-3-3
September 2004 Rev. 0
1
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
PIN CONFIGURATION
PIN# SYMBOL PIN# SYMBOL PIN# SYMBOL PIN# SYMBOL 51 VSS 101 A9 151 DQ42 1 VREF 2 VREF 52 VSS 102 A8 152 DQ46 53 DQ19 103 VSS 153 DQ43 3 VSS 4 VSS 54 DQ23 104 VSS 154 DQ47 5 DQ0 55 DQ24 105 A7 155 VCC 6 DQ4 56 DQ28 106 A6 156 VCC 7 DQ1 57 VCC 107 A5 157 VCC 8 DQ5 58 VCC 108 A4 158 CK1# 9 VCC 59 DQ25 109 A3 159 VSS 10 VCC 60 DQ29 110 A2 160 CK1 11 DQS0 61 DQS3 111 A1 161 VSS 12 DM0 62 DM3 112 A0 162 VSS 13 DQ2 63 VSS 113 VCC 163 DQ48 14 DQ6 64 VSS 114 VCC 164 DQ52 65 DQ26 115 A10 165 DQ49 15 VSS 16 VSS 66 DQ30 116 BA1 166 DQ53 17 DQ3 67 DQ27 117 BA0 167 VCC 18 DQ7 68 DQ31 118 RAS# 168 VCC 19 DQ8 69 VCC 119 WE# 169 DQS6 20 DQ12 70 VCC 120 CAS# 170 DM6 21 VCC 71 CB0 121 S0# 171 DQ50 22 VCC 72 CB4 122 S1# 172 DQ54 23 DQ9 73 CB1 123 NC 173 VSS 24 DQ13 74 CB5 124 NC 174 VSS 25 DQS1 75 VSS 125 VSS 175 DQ51 26 DM1 76 VSS 126 VSS 176 DQ55 27 VSS 77 DQS8 127 DQ32 177 DQ56 78 DM8 128 DQ36 178 DQ60 28 VSS 29 DQ10 79 CB2 129 DQ33 179 VCC 30 DQ14 80 CB6 130 DQ37 180 VCC 31 DQ11 81 VCC 131 VCC 181 DQ57 32 DQ15 82 VCC 132 VCC 182 DQ61 83 CB3 133 DQS4 183 DQS7 33 VCC 34 VCC 84 CB7 134 DM4 184 DM7 35 CK0 85 NC 135 DQ34 185 VSS 36 VCC 86 DNU 136 DQ38 186 VSS 37 CK0# 87 VSS 137 VSS 187 DQ58 38 VSS 88 VSS 138 VSS 188 DQ62 39 VSS 89 CK2 139 DQ35 189 DQ59 40 VSS 90 VSS 140 DQ39 190 DQ63 41 DQ16 91 CK2# 141 DQ40 191 VCC 42 DQ20 92 VCC 142 DQ44 192 VCC 43 DQ17 93 VCC 143 VCC 193 SDA 44 DQ21 94 VCC 144 VCC 194 SA0 45 VCC 95 CKE1 145 DQ41 195 SCL 46 VCC 96 CKE0 146 DQ45 196 SA1 47 DQS2 97 NC 147 DQS5 197 VCCSPD 48 DM2 98 NC 148 DM5 198 SA2 49 DQ18 99 A12 149 VSS 199 NC 50 DQ22 100 A11 150 VSS 200 VSS
W3EG264M72EFSUxxxD4
ADVANCED
PIN NAMES
Symbol WE#, CAS#, RAS# CK0, CK0# CK1, CK1# CK2, CK2# CKE0-CKE1 S0#-S1# BA0, BA1 A0-A12 SCL SA0-SA2 SDA DM0-DM8 DQS0-DQS8 CB0-CB7 DQ0-DQ63 VREF VCC VSS VCCSPD NC DNU Description Command Input Clock Input Clock Enable Input Chip Select Input Bank Address Address input Serial Clock Presence Detect Address Input Input/Output: Serial PresenceDetect Data Data Write Mask Data Strobe Input/Output: Check Bits Input/Output: Data I/Os, Data bus Supply: SSTL_2 reference voltage Supply: Power Supply: +2.5V ±0.2V Supply: Ground Supply: Serial EEPROM Positive Power Supply No Connect Do Not Use
September 2004 Rev. 0
2
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
W3EG264M72EFSUxxxD4
ADVANCED
FUNCTIONAL BLOCK DIAGRAM
S1# S0# DQS0 DM0 DQ0 DQ1 DQ2 DQ3 DQ4 DQ5 DQ6 DQ7 DQS1 DM1 DQ8 DQ9 DQ10 DQ11 DQ12 DQ13 DQ14 DQ15 DQS2 DM2 DQ16 DQ17 DQ18 DQ19 DQ20 DQ21 DQ22 DQ23 DQS3 DM3 DQ24 DQ25 DQ26 DQ27 DQ28 DQ29 DQ30 DQ31 DQS4 DM4 CB0 CB1 CB2 CB3 CB4 CB5 CB6 CB7 BA0, BA1 A0-A12 RAS# CAS# CKE0 CKE1 WE# DM CS# DQS DQ DQ DQ U4 DQ DQ DQ DQ DQ DM CS# DQS DQ DQ DQ DQ U13 DQ DQ DQ DQ 120 CK0 CK0# 120 CK1 CK1# 120 CK2 CK2# SPD/EEPROM DDR SDRAMs DDR SDRAMs DDR SDRAMs SA0 SA1 SA2 SCL WP U6, U7, U8, U16, U17, U18 U3, U4, U9, U11, U12, U15 U1, U2, U5, U13, U14, U19 DM CS# DQS DQ DQ DQ U3 DQ DQ DQ DQ DQ DM CS# DQS DQ DQ DQ DQ U12 DQ DQ DQ DQ DM CS# DQS DQ DQ DQ U2 DQ DQ DQ DQ DQ DM CS# DQS DQ DQ DQ DQ U11 DQ DQ DQ DQ DQS8 DM8 DQ56 DQ57 DQ58 DQ59 DQ60 DQ61 DQ62 DQ63 DM CS# DQ DQ DQ DQ U8 DQ DQ DQ DQ DQ DM CS# DQS DQ DQ DQ DQ U17 DQ DQ DQ DQ DM CS# DQS DQ DQ DQ U1 DQ DQ DQ DQ DQ DM CS# DQS DQ DQ DQ DQ U10 DQ DQ DQ DQ DQS7 DM7 DQ48 DQ49 DQ50 DQ51 DQ52 DQ53 DQ54 DQ55 DM CS# DQS DQ DQ DQ U7 DQ DQ DQ DQ DQ DM CS# DQS DQ DQ DQ DQ U16 DQ DQ DQ DQ DM CS# DQS DQ DQ DQ U0 DQ DQ DQ DQ DQ DM CS# DQS DQ DQ DQ DQ U9 DQ DQ DQ DQ DQS6 DM6 DQ40 DQ41 DQ42 DQ43 DQ44 DQ45 DQ46 DQ47 DM CS# DQS DQ DQ DQ U6 DQ DQ DQ DQ DQ DM CS# DQS DQ DQ DQ DQ U15 DQ DQ DQ DQ DQS5 DM5 DQ32 DQ33 DQ34 DQ35 DQ36 DQ37 DQ38 DQ39 DM CS# DQS DQ DQ DQ U5 DQ DQ DQ DQ DQ DM CS# DQS DQ DQ DQ DQ U14 DQ DQ DQ DQ
BA0, BA1: DDR SDRAMs A0-A12: DDR SDRAMs RAS#: DDR SDRAMs CAS#: DDR SDRAMs CKE0: DDR SDRAMs U1-U9 CKE1: DDR SDRAMs U11-U19 WE#: DDR SDRAMs VDD VREF VSS VDDSPD SERIAL PD SDA A0 A1 A2
NOTE: 1. All resistor values are 22 Ω unless otherwise specified.
September 2004 Rev. 0
3
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
W3EG264M72EFSUxxxD4
ADVANCED
DC ELECTRICAL CHARACTERISTICS
PARAMETER/CONDITION Supply Voltage I/O Supply Voltage I/O Reference Voltage I/O Termination Voltage (system) Input High (Logic 1) Voltage Input Low (Logic 0) Voltage High Current (VOUT = VCCQ - 0.373V, minimum VREF, minimum VTT) Low Current (VOUT = 0.373V, maximum VREF, maximum VTT) SYMBOL VCC VCCQ VREF VTT VIH VIL VOH VOL MIN 2.3 2.3 0.49 × VCCQ VREF - 0.04 VREF + 0.15 -0.3 -16.8 16.8 MAX 2.7 2.7 0.51 × VCCQ VREF + 0.04 VCC + 0.3 VREF - 0.15 — — UNITS V V V V V V mA mA
CAPACITANCE
PARAMETER Input/Output Capacitance: DQ, DQS,DM Input Capacitance: Command and Address Input Capacitance: CK, CK#, Input Capacitance: CKE, S# SYMBOL CI0 CI1 CI2 CI3 MAX 12 47 25 25 UNITS pF pF pF pF
September 2004 Rev. 0
4
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
W3EG264M72EFSUxxxD4
ADVANCED
IDD SPECIFICATIONS AND CONDITIONS
0°C ≤ TA ≤ +70°C; VCC, VCCQ = +2.5V ±0.2V DDR400: VCC = VCCQ = +2.6V ±0.2V MAX PARAMETER/CONDITION OPERATING CURRENT: One device bank; Active-Precharge; tRC = tRC (MIN); tCK = tCK (MIN); DQ, DM and DQS inputs changing once per clock cycle; Address and control inputs changing once every two clock cycles OPERATING CURRENT: One device bank; Active-Read-Precharge; Burst = 4; tRC = tRC (MIN); tCK = tCK (MIN); IOUT = 0mA; Address and control inputs changing once per clock cycle PRECHARGE POWER-DOWN STANDBY CURRENT: All device banks idle; Power-down mode; tCK = tCK (MIN); CKE = (LOW) IDLE STANDBY CURRENT: CS# = HIGH; All device banks are idle; tCK = tCK (MIN); CKE = HIGH; Address and other control inputs changing once per clock cycle. VIN = VREF for DQ, DQS, and DM ACTIVE POWER-DOWN STANDBY CURRENT: One device bank active; Power-down mode; tCK = tCK (MIN); CKE = LOW ACTIVE STANDBY CURRENT: CS# = HIGH; CKE = HIGH; One device bank active; tRC = tRAS (MAX); tCK = tCK (MIN); DQ, DM and DQS inputs changing twice per clock cycle; Address and other control inputs changing once per clock cycle OPERATING CURRENT: Burst = 2; Reads; Continuous burst; One device bank active; Address and control inputs changing once per clock cycle; tCK = tCK (MIN); IOUT = 0mA OPERATING CURRENT: Burst = 2; Writes; Continuous burst; One device bank active; Address and control inputs changing once per clock cycle; tCK = tCK (MIN); DQ, DM, and DQS inputs changing twice per clock cycle AUTO REFRESH BURST CURRENT: SELF REFRESH CURRENT: CKE ≤ 0.2V OPERATING CURRENT: Four device bank interleaving READs (Burst = 4) with auto precharge, tRC = minimum tRC allowed; tCK = tCK (MIN); Address and control inputs change only during Active READ, or WRITE commands tREFC = tRFC (MIN) SYM IDD0 DDR400 DDR333 DDR266 DDR266 UNITS @CL=3 @CL=2.5 @CL=2 @CL=2.5 2475 2070 2070 1845 mA
IDD1
2745
2340
2340
2115
mA
IDD2P IDD2F
90 990
90 810
90 810
90 720
mA mA
IDD3P IDD3N
810 1080
630 900
630 900
540 810
mA mA
IDD4R IDD4W
2790 2790
2385 2295
2385 2295
2115 2025
mA mA
IDD5 IDD6 IDD7
4185 90 5130
3510 90 4545
3510 90 4545
3330 90 3960
mA mA mA
September 2004 Rev. 0
5
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
W3EG264M72EFSUxxxD4
ADVANCED
DDR SDRAM COMPONENT ELECTRICAL CHARACTERISTICS AND RECOMMENDED AC OPERATING CONDITIONS
0°C ≤ TA ≤ +70°C; VCC = VCCQ = +2.5V ±0.2V AC CHARACTERISTICS PARAMETER Access window of DQs from CK/CK# CK high-level width CK low-level width Clock cycle time 403 MIN -0.70 0.45 0.45 6 7.5 0.45 0.45 1.75 -0.60 0.35 0.35 335 MAX +0.70 0.55 0.55 13 13 MIN -0.75 0.45 0.45 7.5 7.5 0.5 0.5 1.75 -0.75 0.35 0.35 262 MAX +0.75 0.55 0.55 13 13 MIN -0.75 0.45 0.45 7.5 7.5/10 0.5 0.5 1.75 -0.75 0.35 0.35 265 MAX 0.75 0.55 0.55 13 13 UNITS NOTES ns tCK 26 tCK 26 ns 39, 44 ns 39, 44 ns 39, 44 ns 23, 27 ns 23, 27 ns 27 ns tCK tCK ns 22, 23 tCK tCK tCK ns ns ns ns ns ns
SYMBOL MIN MAX tAC -0.65 +0.65 tCH 0.45 0.55 tCL 0.45 0.55 CL = 3 tCK (3) 5 10 CL = 2.5 tCK (2.5) CL = 2 tCK (2) DQ and DM input hold time relative to DQS tDH 0.40 DQ and DM input setup time relative to DQS tDS 0.40 DQ and DM input pulse width (for each input) tDIPW 1.75 Access window of DQS from CK/CK# tDQSCK -0.55 +0.55 DQS input high pulse width tDQSH 0.35 DQS input low pulse width tDQSL 0.35 DQS-DQ skew, DQS to last DQ valid, per group, per tDQSQ 0.4 access Write command to first DQS latching transition tDQSS 0.72 1.25 DQS falling edge to CK rising - setup time tDSS 0.20 DQS falling edge from CK rising - hold time tDSH 0.20 Half clock period tHP tCH,tCL Data-out high-impedance window from CK/CK# tHZ +0.65 Data-out low-impedance window from CK/CK# tLZ -0.65 +0.65 Address and control input hold time (fast slew rate) tIHF 0.60 Address and control input setup time (fast slew rate) tISF 0.60 Address and control input hold time (slow slew rate) tIHS 0.8
+0.60
+0.75
+0.75
0.4 0.75 1.25 0.20 0.20 tCH,tCL +0.70 -0.70 0.75 0.75 0.8
0.5 0.75 1.25 0.20 0.20 tCH,tCL +0.75 -0.75 0.90 0.90 1
0.5 0.75 1.25 0.2 0.2 tCH, tCL +0.75 -0.75 0.90 0.90 1
30 16, 36 16, 36 12 12 12
September 2004 Rev. 0
6
White Electronic Designs Corporation • (602) 437-1520 • www.wedc.com
White Electronic Designs
W3EG264M72EFSUxxxD4
ADVANCED
DDR SDRAM COMPONENT ELECTRICAL CHARACTERISTICS AND RECOMMENDED AC OPERATING CONDITIONS (Continued)
0°C < TA