0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
AT32F415CBT6

AT32F415CBT6

  • 厂商:

    ARTERY(雅特力)

  • 封装:

    LQFP48_7X7MM

  • 描述:

    基于ARM® 32位的Cortex® -M4微控制器,带64 K字节至256 K字节闪存、 sLib、USB OTG、11个定时器、1个ADC、2个比较器、12个通信接口

  • 数据手册
  • 价格&库存
AT32F415CBT6 数据手册
AT32F415系列 数据手册 基于ARM® 32位的Cortex® -M4微控制器,带64 K字节至256 K字节闪存、 sLib、USB OTG、11个定时器、1个ADC、2个比较器、12个通信接口 功能 − 所有I/O口均为快速I/O,寄存器存取速度最高 fAHB/2  内核:ARM® 32位的Cortex® -M4 CPU − 最高150 MHz工作频率,带存储器保护单元 (MPU),内建单周期乘法和硬件除法  多达11个定时器 − 多达5个16位定时器+2个32位定时器,每个定 时器有多达4个用于输入捕获/输出比较/PWM 或脉冲计数的通道和增量编码器输入 − 具有DSP指令集  存储器 − 从64 K字节至256 K字节的闪存程序/数据存 储器 − 18 K字节的系统存储器可作启动加载程序 (Bootloader)用外,也可一次性配置成一般用 户程序和数据区 − 1个16位带死区控制和紧急刹车,用于电机控 制的PWM高级控制定时器 − 2个看门狗定时器(独立的和窗口型的) − 系统时间定时器:24位自减型计数器 − 32 K字节的SRAM  ERTC:增强型RTC,具亚秒级精度及硬件日历 − sLib:将指定之主存储区设为执行代码安全 库区,此区代码仅能调用无法读取  多达12个通信接口 − 2个I2C接口(支持SMBus/PMBus)  时钟、复位和电源管理 − 2.6至3.6伏供电和I/O引脚 − 多达5个USART接口(支持ISO7816,LIN, IrDA接口和调制解调控制) − 上电/断电复位(POR/PDR)、可编程电压监测 器(PVD) − 2个SPI接口(50 M位/秒),2个均可复用为I2S 接口 − 4至25 MHz晶体振荡器 − CAN接口(2.0B主动),内置256字节的专用 SRAM − 内嵌经出厂调校的48 MHz RC振荡器(25 °C 达1 %精度,-40 °C至+105 °C达2.5 %精 度),带自动时钟校准功能(ACC) − USB 2.0全速设备/主机/OTG控制器,内置 1280字节的专用SRAM,设备模式时支持无 晶振(Crystal-less) − 内嵌带校准的40 kHz RC振荡器 − SDIO接口 − 带校准功能的32 kHz晶体振荡器  CRC计算单元  低功耗 − 睡眠、停机、和待机模式  96位的芯片唯一代码 − VBAT为ERTC和20个32位的后备寄存器供电  封装 − LQFP64 10 x 10 mm − LQFP64 7 x 7 mm − LQFP48 7 x 7 mm − QFN48 6 x 6 mm − QFN32 4 x 4 mm  1个12位A/D转换器,0.5 μs转换时间(多达16 个输入通道) − 转换范围:0至3.6 V − 一组采样和保持功能 − 温度传感器 表 1. 选型列表  2个比较器 闪存存储器  DMA:14通道DMA控制器 − 支持的外设:定时器、ADC、SDIO、I2S、 SPI、I2C、和USART 256 K字节  调试模式 128 K字节 − 串行线调试(SWD)和JTAG接口 64 K字节  多达55个快速I/O端口 型号 AT32F415RCT7, AT32F415RCT7-7, AT32F415CCT7, AT32F415CCU7, AT32F415KCU7-4 AT32F415RBT7, AT32F415RBT7-7, AT32F415CBT7, AT32F415CBU7, AT32F415KBU7-4 AT32F415R8T7, AT32F415R8T7-7, AT32F415C8T7, AT32F415K8U7-4 − 27/39/55个多功能双向的I/O口,所有I/O口可 以映像到16个外部中断;几乎所有I/O口可容 忍5V输入信号 2019.10.11 第 1页 版本 1.01 www.arterytek.com AT32F415系列 数据手册 目录 1 介绍 .......................................................................................................................... 9 2 规格说明 ................................................................................................................ 10 2.1 器件一览 ..................................................................................................................11 2.2 概述 ........................................................................................................................ 12 2.2.1 ARM® Cortex® -M4,配有 DSP 指令 ...........................................................................12 2.2.2 存储器保护单元(MPU) ................................................................................................14 2.2.3 闪存存储器 .................................................................................................................14 2.2.4 循环冗余校验(CRC)计算单元 .....................................................................................14 2.2.5 内置 SRAM .................................................................................................................14 2.2.6 嵌套的向量式中断控制器(NVIC) ................................................................................14 2.2.7 外部中断/事件控制器(EXTI) .......................................................................................15 2.2.8 时钟和启动 .................................................................................................................15 2.2.9 启动模式 .....................................................................................................................17 2.2.10 供电方案 .....................................................................................................................17 2.2.11 供电监控器 .................................................................................................................17 2.2.12 电压调压器 .................................................................................................................17 2.2.13 低功耗模式 .................................................................................................................18 2.2.14 直接存储器访问控制器(DMA) .....................................................................................18 2.2.15 增强型实时时钟(ERTC)和后备份寄存器 ....................................................................18 2.2.16 定时器和看门狗 ..........................................................................................................19 2.2.17 内部集成电路总线(I2C) ...............................................................................................21 2.2.18 通用同步/异步收发器(USART) ...................................................................................21 2.2.19 串行外设接口(SPI)......................................................................................................21 2.2.20 内部集成音频接口(I2S) ...............................................................................................21 2.2.21 安全数字输入/输出接口(SDIO) ...................................................................................21 2.2.22 控制器区域网络(CAN) ................................................................................................21 2.2.23 通用串行总线 OTG 全速(USB OTG FS) ....................................................................22 2.2.24 通用输入输出口(GPIO) ...............................................................................................22 2019.10.11 第 2页 版本 1.01 AT32F415系列 数据手册 2.2.25 重映射功能 .................................................................................................................22 2.2.26 模拟/数字转换器(ADC) ...............................................................................................22 2.2.27 温度传感器 .................................................................................................................22 2.2.28 比较器(COMP) ...........................................................................................................23 2.2.29 串行线 JTAG 调试口(SWJ-DP)...................................................................................23 3 引脚定义 ................................................................................................................ 24 4 存储器映像 ............................................................................................................. 30 5 电气特性 ................................................................................................................ 31 5.1 测试条件 ................................................................................................................. 31 5.1.1 最小和最大数值 ..........................................................................................................31 5.1.2 典型数值 .....................................................................................................................31 5.1.3 典型曲线 .....................................................................................................................31 5.1.4 负载电容 .....................................................................................................................31 5.1.5 引脚输入电压 ..............................................................................................................31 5.1.6 供电方案 .....................................................................................................................32 5.1.7 电流消耗测量 ..............................................................................................................32 5.2 绝对最大额定值 ...................................................................................................... 33 5.3 工作条件 ................................................................................................................. 34 5.3.1 通用工作条件 ..............................................................................................................34 5.3.2 上电和掉电时的工作条件............................................................................................34 5.3.3 内嵌复位和电源控制模块特性 ....................................................................................35 5.3.4 内置的参照电压 ..........................................................................................................36 5.3.5 供电电流特性 ..............................................................................................................36 5.3.6 外部时钟源特性 ..........................................................................................................44 5.3.7 内部时钟源特性 ..........................................................................................................48 5.3.8 PLL 特性 .....................................................................................................................50 5.3.9 存储器特性 .................................................................................................................50 5.3.10 EMC 特性 ...................................................................................................................51 5.3.11 绝对最大值(电气敏感性) .............................................................................................52 2019.10.11 第 3页 版本 1.01 AT32F415系列 数据手册 5.3.12 I/O 端口特性 ...............................................................................................................53 5.3.13 NRST 引脚特性 ..........................................................................................................55 5.3.14 TMR 定时器特性 .........................................................................................................55 5.3.15 通信接口 .....................................................................................................................56 5.3.16 CAN(控制器局域网络)接口 .........................................................................................64 5.3.17 12 位 ADC 特性 ..........................................................................................................64 5.3.18 比较器特性 .................................................................................................................68 5.3.19 温度传感器特性 ..........................................................................................................69 6 封装特性 ................................................................................................................ 70 6.1 LQFP64 – 10 x 10 mm 封装数据 ............................................................................ 70 6.2 LQFP64 – 7 x 7 mm 封装数据 ................................................................................ 72 6.3 LQFP48 – 7 x 7 mm 封装数据 ................................................................................ 74 6.4 QFN48 – 6 x 6 mm 封装数据 .................................................................................. 76 6.5 QFN32 – 4 x 4 mm 封装数据 .................................................................................. 78 6.6 热特性 .................................................................................................................... 80 7 订货代码 ................................................................................................................ 81 8 版本历史 ................................................................................................................ 82 2019.10.11 第 4页 版本 1.01 AT32F415系列 数据手册 表目录 表 1. 选型列表 ..................................................................................................................................... 1 表 2. AT32F415 系列器件功能和配置 ................................................................................................ 11 表 3. 启动加载程序(Bootloader)的管脚配置 ...................................................................................... 17 表 4. 定时器功能比较 ........................................................................................................................ 19 表 5. AT32F415 系列引脚定义 ........................................................................................................... 27 表 6. 电压特性 ................................................................................................................................... 33 表 7. 电流特性 ................................................................................................................................... 33 表 8. 温度特性 ................................................................................................................................... 33 表 9. 通用工作条件 ............................................................................................................................ 34 表 10. 上电和掉电时的工作条件 ........................................................................................................ 34 表 11. 内嵌复位和电源控制模块特性 ................................................................................................. 35 表 12. 内置的参照电压 ...................................................................................................................... 36 表 13. 运行模式下的最大电流消耗 .................................................................................................... 37 表 14. 睡眠模式下的最大电流消耗 .................................................................................................... 38 表 15. 停机和待机模式下的典型和最大电流消耗 .............................................................................. 38 表 16. VBAT 的典型和最大电流消耗(LSE 和 ERTC 开启) ............................................................... 40 表 17. 运行模式下的典型电流消耗 .................................................................................................... 41 表 18. 睡眠模式下的典型电流消耗 .................................................................................................... 42 表 19. 内置外设的电流消耗 ............................................................................................................... 43 表 20. 高速外部用户时钟特性 ........................................................................................................... 44 表 21. 低速外部用户时钟特性 ........................................................................................................... 45 表 22. HSE 4~25 MHz 振荡器特性 .................................................................................................... 46 表 23. LSE 振荡器特性(fLSE = 32.768 kHz) ........................................................................................ 47 表 24. HSI 振荡器特性 ....................................................................................................................... 48 表 25. LSI 振荡器特性 ........................................................................................................................ 48 表 26. 低功耗模式的唤醒时间 ........................................................................................................... 49 表 27. PLL 特性 .................................................................................................................................. 50 表 28. 闪存存储器特性 ...................................................................................................................... 50 表 29. 闪存存储器寿命和数据保存期限 ............................................................................................. 50 表 30. EMS 特性................................................................................................................................. 51 2019.10.11 第 5页 版本 1.01 AT32F415系列 数据手册 表 31. ESD 绝对最大值 ...................................................................................................................... 52 表 32. 电气敏感性 .............................................................................................................................. 52 表 33. I/O 静态特性 ............................................................................................................................ 53 表 34. 输出电压特性 .......................................................................................................................... 54 表 35. 输入交流特性 .......................................................................................................................... 54 表 36. NRST 引脚特性 ....................................................................................................................... 55 表 37. TMRx 特性 ............................................................................................................................... 55 表 38. I2C 接口特性 ............................................................................................................................ 56 表 39. SCL 频率(fPCLK1 = 36 MHz,VDD = 3.3 V) ................................................................................ 57 表 40. SPI 特性................................................................................................................................... 58 表 41. I2S 特性 .................................................................................................................................... 60 表 42. SD/MMC 接口特性 .................................................................................................................. 62 表 43. USB OTG 全速启动时间.......................................................................................................... 63 表 44. USB OTG 全速直流特性.......................................................................................................... 63 表 45. USB OTG 全速电气特性.......................................................................................................... 63 表 46. ADC 特性 ................................................................................................................................. 64 表 47. fADC = 14 MHz 时的最大 RAIN ................................................................................................... 65 表 48. fADC = 28 MHz 时的最大 RAIN ................................................................................................... 65 表 49. ADC 精度(VDDA = 3.0~3.6 V, TA = 25 °C) ................................................................................ 66 表 50. ADC 精度(VDDA = 2.6~3.6 V, TA = -40~105 °C) ....................................................................... 66 表 51. 比较器特性 .............................................................................................................................. 68 表 52. 温度传感器特性 ...................................................................................................................... 69 表 53. LQFP64 – 10 x 10 mm 64 脚薄型正方扁平封装机械数据....................................................... 71 表 54. LQFP64 – 7 x 7 mm 64 脚薄型正方扁平封装机械数据 ........................................................... 73 表 55. LQFP48 – 7 x 7 mm 48 脚薄型正方扁平封装机械数据 ........................................................... 75 表 56. QFN48 – 6 x 6 mm 48 脚正方扁平无引线封装机械数据 ......................................................... 77 表 57. QFN32 – 4 x 4 mm 32 脚正方扁平无引线封装机械数据 ......................................................... 79 表 58. 封装的热特性 .......................................................................................................................... 80 表 59. AT32F415 系列订货代码信息图示 ........................................................................................... 81 表 60. 文档版本历史 .......................................................................................................................... 82 2019.10.11 第 6页 版本 1.01 AT32F415系列 数据手册 图目录 图 1. AT32F415 系列功能框图 ........................................................................................................... 13 图 2. 时钟树 ....................................................................................................................................... 16 图 3. AT32F415 系列 LQFP64 引脚分布............................................................................................ 24 图 4. AT32F415 系列 LQFP48 引脚分布............................................................................................ 25 图 5. AT32F413 系列 QFN48 引脚分布 ............................................................................................. 25 图 6. AT32F415 系列 QFN32 引脚分布 ............................................................................................. 26 图 7. 存储器图 ................................................................................................................................... 30 图 8. 引脚的负载条件 ........................................................................................................................ 31 图 9. 引脚输入电压 ............................................................................................................................ 31 图 10. 供电方案 ................................................................................................................................. 32 图 11. 电流消耗测量方案 ................................................................................................................... 32 图 12. 上电复位和掉电复位波形图 .................................................................................................... 35 图 13. 调压器在运行模式时,停机模式下的典型电流消耗在不同的 VDD 时与温度的对比 ................ 39 图 14. 调压器在低功耗模式时,停机模式下的典型电流消耗在不同的 VDD 时与温度的对比 ............ 39 图 15. 待机模式下的典型电流消耗在不同的 VDD 时与温度的对比..................................................... 40 图 16. VBAT 的典型电流消耗(LSE 和 ERTC 开启)在不同的 VBAT 电压时与温度的对比.................. 40 图 17. 外部高速时钟源的交流时序图 ................................................................................................ 44 图 18. 外部低速时钟源的交流时序图 ................................................................................................ 45 图 19. 使用 8 MHz 晶体的典型应用 ................................................................................................... 46 图 20. 使用 32.768 kHz 晶体的典型应用 ........................................................................................... 47 图 21. HSI 振荡器精度与温度的对比.................................................................................................. 48 图 22. 建议的 NRST 引脚保护........................................................................................................... 55 图 23. I2C 总线交流波形和测量电路 ................................................................................................... 57 图 24. SPI 时序图 – 从模式和 CPHA = 0 .......................................................................................... 59 图 25. SPI 时序图 – 从模式和 CPHA = 1 .......................................................................................... 59 图 26. SPI 时序图 – 主模式 .............................................................................................................. 59 图 27. I2S 从模式时序图(Philips 协议) ................................................................................................ 60 图 28. I2S 主模式时序图(Philips 协议) ................................................................................................ 61 图 29. SDIO 高速模式 ........................................................................................................................ 62 图 30. SD 默认模式 ............................................................................................................................ 62 2019.10.11 第 7页 版本 1.01 AT32F415系列 数据手册 图 31. USB OTG 全速时序:数据信号上升和下降时间定义 .............................................................. 63 图 32. ADC 精度特性.......................................................................................................................... 66 图 33. 使用 ADC 典型的连接图 ......................................................................................................... 67 图 34. 供电电源和参考电源去藕线路 ................................................................................................ 67 图 35. 比较器迟滞图 .......................................................................................................................... 68 图 36. VSENSE 对温度理想曲线图 ........................................................................................................ 69 图 37. LQFP64 – 10 x 10 mm 64 脚薄型正方扁平封装图.................................................................. 70 图 38. LQFP64 – 10 x 10 mm 标记(封装俯视图) ............................................................................... 71 图 39. LQFP64 – 7 x 7 mm 64 脚薄型正方扁平封装图 ...................................................................... 72 图 40. LQFP64 – 7 x 7 mm 标记(封装俯视图) ................................................................................... 73 图 41. LQFP48 – 7 x 7 mm 48 脚薄型正方扁平封装图 ...................................................................... 74 图 42. LQFP48 – 7 x 7 mm 标记(封装俯视图) ................................................................................... 75 图 43. QFN48 – 6 x 6 mm 48 脚正方扁平无引线封装图 .................................................................... 76 图 44. QFN48 – 6 x 6 mm 标记(封装俯视图) ..................................................................................... 77 图 45. QFN32 – 4 x 4 mm 32 脚正方扁平无引线封装图 .................................................................... 78 图 46. QFN32 – 4 x 4 mm 标记(封装俯视图) ..................................................................................... 79 2019.10.11 第 8页 版本 1.01 AT32F415系列 数据手册 1 介绍 本文给出了AT32F415系列产品的订购信息和器件的机械特性。 AT32F415系列数据手册,必须结合AT32F415系列参考手册一起阅读。有关闪存存储器的编程、擦 除和保护等信息,也可在AT32F415系列参考手册中取得。 有关Cortex® -M4核心的相关信息,请参考Cortex-M4技术参考手册,可以在ARM公司的网站下载: http://infocenter.arm.com 2019.10.11 第 9页 版本 1.01 AT32F415系列 数据手册 2 规格说明 AT32F415系列使用高性能的ARM® Cortex® -M4 32位的RISC内核,工作频率为150 MHz, Cortex® -M4内核具有一组DSP指令和提高应用安全性的一个存储器保护单元(MPU)。 AT32F415系列内置高速存储器(高达256 K字节的闪存和32 K字节的SRAM),丰富的增强I/O端口和 联接到两条APB总线的外设。内置存储器可设置任意范围程序区受sLib保护,成为执行代码安全库 区。 器件包含1个12位的ADC、2个模拟比较器、5个通用16位定时器、2个通用32位定时器和1个PWM定 时器,还包含标准和先进的通信接口:多达2个I2C接口、2个SPI接口(复用为I2S接口)、1个SDIO 接口、5个USART接口、1个USB OTG全速接口、和1个CAN接口。 AT32F415系列工作于-40 °C至+105 °C的温度范围,供电电压2.6 V至3.6 V,省电模式保证低功耗应 用的要求。 这些丰富的外设配置,使得AT32F415系列微控制器适合于多种应用场合:  消费类产品 − 手持云台 − 微型打印机 − 条形码扫描枪 − USB Hub集线器 − 智能读卡器  − 电竞周边(键盘、鼠标、手柄) 物联网应用 − 智能家居应用  − 物联网传感器节点 工业应用 − LED异步控制显示 − 充电桩/BMS − 机器人控制  − 电力控制 电机控制 − 电动车 − BLDC/PMSM电机控制 − 伺服电机控制 2019.10.11 第 10 页 版本 1.01 AT32F415系列 数据手册 2.1 器件一览 AT32F415系列产品提供包括从32脚至64脚的5种不同封装形式;根据不同的封装形式,其成员之间 是完全地脚对脚兼容,软件和功能上也兼容,仅器件中的外设配置不尽相同。下面给出了该系列产品 中所有外设的基本介绍。 表 2. AT32F415 系列器件功能和配置 型号 AT32F415 xxU7-4 K8 KB KC AT32F415 xxU7 CB CC AT32F415 xxT7 C8 CB 频率 (MHz) 闪存 (K 字节) 定时器 通信接口 R8 RB RC R8 RB RC 64 128 256 128 256 64 128 256 64 128 256 64 128 256 32 高级 1 1 1 1 1 32 位通用 2 2 2 2 2 16 位通用 5 5 5 5 5 SysTick 1 1 1 1 1 IWDG 1 1 1 1 1 WWDG 1 1 1 1 1 增强型 RTC 1 1 1 1 1 I2 C 2 2 2 2 2 SPI/I2S 2/2(1) 2/2(1) 2/2(1) 2/2 2/2 USART+UART 2+0 3+0 3+0 3+2 3+2 SDIO 1(2) 1(2) 1(2) 1 1 USB OTG 全速 1 1 1 1 1 CAN 1 1 1 1 1 12 位 ADC 转换器/ 通道数 1 1 1 1 1 10 10 10 16 16 比较器 2 2 2 2 2 27 39 39 55 55 LQFP64 7 x 7 mm LQFP64 10 x 10 mm GPIO 工作温度 -40 °C 至+105 °C QFN32 QFN48 LQFP48 封装形式 4 x 4 mm 6 x 6 mm 7 x 7 mm (1) LQFP48、QFN48、和QFN32封装仅I2S1有MCK引脚。 (2) LQFP48、QFN48、和QFN32封装SDIO最高支持4位(D0~D3)模式。 2019.10.11 AT32F415 xxT7 150 SRAM (K 字节) 模拟 CC AT32F415 xxT7-7 第 11 页 版本 1.01 AT32F415系列 数据手册 2.2 概述 2.2.1 ARM® Cortex® -M4,配有 DSP 指令 ARM Cortex® -M4是最新一代的嵌入式ARM处理器,它为实现MCU的需要提供了低成本的平台、缩 减的引脚数目、降低的系统功耗,同时提供卓越的计算性能和先进的中断系统响应。 ARM Cortex® -M4处理器是一款32位的RISC处理器,具有优异的代码效率,采用通常8位和16位器 件的存储器空间即可发挥ARM® 内核的高性能。 该处理器支持一组DSP指令,能够实现有效的信号处理和复杂的算法执行。 AT32F415系列与所有的ARM工具和软件兼容。 图1是该系列产品的功能框图。 注: 2019.10.11 Cortex® -M4内核与Cortex® -M3内核二进制兼容。 第 12 页 版本 1.01 AT32F415系列 数据手册 图 1. AT32F415 系列功能框图(1) HSE 4~25 MHz SWJTAG HSI 48 MHz ARM Cortex-M4 (最高频率 150 MHz) PLL 最高150 MHz SDIO RCC AHB 总线矩阵 (最高频率150 MHz) NVIC DMA1 7通道 DMA2 7通道 USB OTG FS FCLK HCLK PCLK1 PCLK2 @VDD Flash 控制器 Flash SRAM 控制器 SRAM POR/PDR PVD LDO 1.2V GPIOA GPIOB GPIOC GPIOD GPIOF APB1 桥接器 APB2 桥接器 TMR2 AFIO @VDD TMR3 PWR TMR4 IWDG TMR5 LSI 40 kHz EXTI / WKUP TMR1 SPI1 / I2S1 USART3 UART4 UART5 I2C1 @VBA T ERTC BKP LSE 32 kHz WWDG I2C2 APB2 总线 (最高频率75 MHz) USART2 APB1 总线 (最高频率75 MHz) SPI2 / I2S2 USART1 TMR9 TMR10 TMR11 温度感测器 ADCIF1 ACC ADC1 @VDDA CAN COMP1 COMP2 @VDDA (1) 工作温度:-40 °C至+105 °C,结温度达125 °C。 2019.10.11 第 13 页 版本 1.01 AT32F415系列 数据手册 2.2.2 存储器保护单元(MPU) 存储器保护单元(MPU)用于管理CPU 对存储器的访问,防止一个任务意外损坏另一个激活任务所使 用的存储器或资源。此存储区被组织为最多8个保护区,还可依次再被分为最多8个子区。保护区大 小可为32字节至可寻址存储器的整个4 G字节。 若应用中有一些关键的或认证的代码必须受到保护,以免被其它任务的错误行为影响,则MPU尤其 有用。它通常由RTOS(实时操作系统)管理。若程序访问的存储器位置被MPU禁止,则RTOS可检测 到它并采取行动。在RTOS环境中,内核可基于执行的进程,动态更新MPU区的设置。 MPU是可选的,若应用不需要则可绕过。 2.2.3 闪存存储器 内置高达256 K字节的闪存存储器,用于存放程序和数据。可指定存储器任意一范围程序区受sLib保 护,成为仅能执行无法被读取的执行代码安全库区。sLib是基于保护方案商代码安全之下,又顾及其 客户便于进行二次开发而设计的。 片上另有18 K字节的系统存储器,启动加载程序(Bootloader)存放于其中。用户若无启动加载程序使 用需求,可一次性将系统存储器配置成一般用户程序和数据区使用。 2.2.4 循环冗余校验(CRC)计算单元 CRC(循环冗余校验)计算单元使用一个固定的多项式发生器,从一个32位的数据字产生一个CRC 码。在众多的应用中,基于CRC的技术被用于验证数据传输或存储的一致性。在EN/IEC60335-1标 准的范围内,它提供了一种检测闪存存储器错误的手段,CRC计算单元可以用于实时地计算软件的 签名,并与在链接和生成该软件时产生的签名对比。 2.2.5 内置 SRAM 高达32 K字节的内置SRAM,CPU能以零等待周期访问(读/写)。 2.2.6 嵌套的向量式中断控制器(NVIC) AT32F415系列产品内置嵌套的向量式中断控制器,可管理16个优先级,处理Cortex® -M4内核的最多 55个可屏蔽中断通道及16个中断线。  紧耦合的NVIC能够达到低延迟的中断响应处理  中断向量入口地址直接进入内核  紧耦合的NVIC接口  允许中断的早期处理  处理晚到的较高优先级中断  支持中断尾部链接功能  自动保存处理器状态  中断返回时自动恢复,无需额外指令开销 该模块以最小的中断延迟提供灵活的中断管理功能。 2019.10.11 第 14 页 版本 1.01 AT32F415系列 数据手册 2.2.7 外部中断/事件控制器(EXTI) 外部中断/事件控制器包含23个边沿检测器,用于产生中断/事件请求。每个中断线都可以独立地配置 它的触发事件(上升沿或下降沿或双边沿),并能够单独地被屏蔽;有一个挂起寄存器维持所有中断请 求的状态。EXTI可以检测到脉冲宽度小于内部AHB的时钟周期。多达55个通用I/O口连接到16个外部 中断线。 2.2.8 时钟和启动 系统时钟的选择是在启动时进行,复位时内部48 MHz的RC振荡器(HSI)经6分频后(8 MHz)被选为默 认的CPU时钟,随后可以选择外部的、具失效监控的4~25 MHz时钟(HSE);当检测到外部时钟失效 时,它将被隔离,系统将自动地切换到内部的RC振荡器,软件可以接收到相应的中断。同样,在需 要时可以采取对PLL时钟完全的中断管理(如当一个间接使用的外部振荡器失效时)。 多个预分频器用于配置AHB的频率、APB (APB1和APB2)区域。AHB的最高频率是150 MHz,APB 的最高频率为75 MHz。参考图2的时钟驱动框图。 另外,AT32F415系列产品内嵌一个特别的模块,HSI 48 MHz的RC振荡器可被自动时钟校准(ACC) 模块校准,可保证在整个芯片可操作温度范围内HSI的最佳准确度。 2019.10.11 第 15 页 版本 1.01 AT32F415系列 数据手册 图 2. 时钟树 USB_DM HSI_FOR_USB HSI_DIV_EN USB_DP ACC HSI RC 48 MHz 48 MHz USB OTG 预分频器 /1,1.5,2,2.5 /6 I2S[1,2]CLK SDIOCLK 最大150MHz 外设时钟使能 /8 SYSCLKSEL PLLMUL *64,…,*16, *2,*3,*4 PLL SYSCLK PLLCLK HSE 最大 150 MHz AHB 预分频器 /1,2..512 最大150 MHz 如果APB1预分频系数=1 则频率不变,否则频率*2 HSE OSC 4-25 MHz LSE ERTC RTCCLK RTCSEL[1:0] LSI RC 40 kHz LSI 至独立看门狗 IWDGCLK /2 PLLCLK /4 CLKOUT 主时钟输出 至定时器2,3,4,5 TIMXCLK PCLK2 最大75 MHz APB2 预分频器 至APB2外设 /1,2,4,8,16 外设时钟使能 最大150 MHz 至定时器1,9,10,11 如果APB2预分频系数=1 TIMxCLK 则频率不变,否则频率*2 /128 LSE OSC 32.768kHz 至APB1外设 外设时钟使能 /2 OSC32_OUT PCLK1 外设时钟使能 PLLHSEPSC OSC32_IN HCLK 至AHB总线、核心 存储器和DMA 至Cortex系统时钟 FCLK Cortex自由运行时钟 APB1 最大75 MHz 预分频器 /1,2,4,8,16 CFD OSC_OUT SDIO 外设时钟使能 /2 OSC_IN I2S[1,2] 外设时钟使能 HSISYSCTRL PLLSRC USBOTGCLK 至USB OTG接口 CLKOUT 预分频器 /1,2,4,8,16,64, 128,256,512 ADC 预分频器 /2,4,6,8, 12,16 至ADC1 ADCCLK 最大28MHz PLLCLK HSI HSE LSI LSE SYSCLK USB48M ADCCLK 图例: HSE=高速外部时钟信号 HSI=高速内部时钟信号 LSI=低速内部时钟信号 LSE=低速外部时钟信号 CLKOUT (1) 当使用USB OTG功能且其时钟源来自PLL时,CPU的频率必须是48 MHz,72 MHz,96 MHz,120 MHz,或144 MHz;当 USB OTG时钟源直接来自HSI 48MHz时,CPU的频率可以是≥ 48 MHz的任意频率。 2019.10.11 第 16 页 版本 1.01 AT32F415系列 数据手册 2.2.9 启动模式 在启动时,通过对启动引脚设置可以选择三种启动模式中的一种:  从程序闪存存储器启动。  从系统存储器启动。  从内部SRAM启动。 启动加载程序(Bootloader)存放于系统存储器中,可以通过USART1,USART2,或USB OTG的设备 模式(DFU:设备固件更新)对闪存重新编程。表3提供启动加载程序(Bootloader)对AT32F415的型号 支持和管脚配置。 表 3. 启动加载程序(Bootloader)的管脚配置 外设 USART1 USART2 USB OTG FS 对应管脚 PA9: USART1_TX PA10: USART1_RX PA2: USART2_TX(1) PA3: USART2_RX(1) PA11: OTG_FS_DM PA12: OTG_FS_DP (1) 注意使用管脚非5V耐压。 2.2.10 供电方案  VDD = 2.6~3.6 V:VDD引脚为I/O引脚和内部调压器供电。  VDDA = 2.6~3.6 V:为A/D转换器和D/A转换器提供供电。VDDA和VSSA必须分别连接到VDD和 VSS。  VBAT = 1.8~3.6 V:当关闭VDD时,(通过内部电源切换器)为ERTC、外部32 kHz振荡器和后备寄 存器供电。 关于如何连接电源引脚的详细信息,参见图10供电方案。 2.2.11 供电监控器 本产品内部集成了上电复位(POR)/掉电复位(PDR)电路,该电路始终处于工作状态,保证系统在供电 超过2.6 V时工作;当VDD低于设定的阀值(VPOR/PDR)时,置器件于复位状态,而不必使用外部复位电 路。 器件中还有一个可编程电压监测器(PVD),它监视VDD供电并与阀值VPVD比较,当VDD低于或高于阀 值VPVD时产生中断,中断处理程序可以发出警告信息或将微控制器转入安全模式。PVD功能需要通 过程序开启。关于VPOR/PDR和VPVD的值参考表11。 2.2.12 电压调压器 调压器有三个操作模式:主模式(MR)、低功耗模式(LPR)、和关断模式  主模式(MR)用于正常的运行操作或CPU的停机模式  低功耗模式(LPR)可用于CPU的停机模式  关断模式用于CPU的待机模式:调压器的输出为高阻状态,内核电路的供电切断,调压器处于 零消耗状态。(但寄存器和SRAM的内容将丢失。) 该调压器在复位后始终处于工作状态,在待机模式下关闭处于高阻输出。 2019.10.11 第 17 页 版本 1.01 AT32F415系列 数据手册 2.2.13 低功耗模式 AT32F415系列产品支持三种低功耗模式,可以在要求低功耗、短启动时间和多种唤醒事件之间达到 最佳的平衡。  睡眠模式 在睡眠模式,只有CPU停止,所有外设处于工作状态并可在发生中断/事件时唤醒CPU。  停机模式 在保持SRAM和寄存器内容不丢失的情况下,停机模式可以达到最低的电能消耗。在停机模式 下,停止所有内部1.2 V部分的供电,PLL,HSI的RC振荡器和HSE晶体振荡器被关闭,调压器 被置于主模式。 可以通过任一配置成EXTI的信号把微控制器从停机模式中唤醒,EXTI信号可以是16个外部I/O口 之一、PVD的输出、ERTC闹钟、USB OTG或COMP的唤醒信号。  待机模式 在待机模式下可以达到最低的电能消耗。内部的电压调压器被关闭,因此所有内部1.2 V部分的 供电被切断。PLL、HSI的RC振荡器和HSE晶体振荡器也被关闭。进入待机模式后,SRAM和寄 存器的内容将消失,但后备寄存器的内容仍然保留,待机电路仍工作。 从待机模式退出的条件是:NRST上的外部复位信号、IWDG复位、WKUP引脚上的一个上升边 沿或ERTC的闹钟到时。 注: 在进入停机或待机模式时,ERTC、IWDG和对应的时钟不会被停止。 2.2.14 直接存储器访问控制器(DMA) 灵活的14路通用DMA (DMA1上有7个通道,DMA2上有7个通道)可以管理存储器到存储器、设备到存 储器和存储器到设备的数据传输。2个DMA控制器支持环形缓冲区的管理,避免了控制器传输到达缓 冲区结尾时所产生的中断。 每个通道都有专门的硬件DMA请求逻辑,同时可以由软件触发每个通道。传输的长度、传输的源地 址和目标地址都可以通过软件单独设置。 DMA可以用于主要的外设:SPI,I2C,USART,通用和高级控制定时器TMRx,I2S,SDIO和 ADC。 2.2.15 增强型实时时钟(ERTC)和后备份寄存器 后备域包括:  增强型实时时钟(ERTC)  20个32位后备寄存器 增强型实时时钟(ERTC)是一个独立的BCD定时器/计数器。它支持下列功能: 2019.10.11  日历具有秒、分、小时(12或24小时格式)、星期几、日、月、年,格式为BCD(二进码十进数)。  提供二进制格式的亚秒值。  自动调整每月的天数为28、29(闰年)、30、还是31天。  可编程闹钟和可编程的周期性中断具有从停止和待机模式唤醒的能力。  为补偿天然石英的偏差,可通过512 Hz的外部输出对ERTC进行校准。 第 18 页 版本 1.01 AT32F415系列 数据手册 两个闹钟寄存器用于在特定的时间生成闹铃,可单独屏蔽日历字段以比较闹钟。为生成周期性中断, 使用了分辨率可编程的16位可编程二进制自动重载递减计数器,可从每隔120 μs至每隔36小时自动 唤醒和周期性闹铃。 20位的预分频器用于时间基准时钟。默认情况下,它被配置为从32.768 kHz时钟生成1秒的时间基 准。 后备寄存器为32位寄存器,用于在VDD电源不存在时存储80字节的用户应用数据。后备寄存器不会在 系统复位或电源复位时复位,也不会在器件从待机模式唤醒时复位。 其它32位寄存器还包含可编程的闹钟亚秒、秒、分钟、小时、星期几和日期。 ERTC和20个后备寄存器通过开关供电,当VDD电源存在时,该开关选择VDD供电,否则选择由VBAT 引脚供电。 ERTC时钟源可为:  32.768 kHz的外部晶振、谐振器、或振荡器(LSE);  内部低功耗RC振荡器(LSI),典型频率为40 kHz;  高速外部时钟(HSE)的128分频。 2.2.16 定时器和看门狗 AT32F415系列产品包含最多1个高级控制定时器、7个普通定时器,以及2个看门狗定时器和1个系统 嘀嗒定时器。 下表比较了高级控制定时器和普通定时器的功能: 表 4. 定时器功能比较 定时器 计数器分辩率 计数器类型 TMR1 16 位 向上,向下,向上/下 32 位 向上,向下,向上/下 16 位 向上,向下,向上/下 16 位 向上 16 位 向上 TMR2 TMR5 TMR3 TMR4 TMR9 TMR10 TMR11 预分频系数 1~65536 之间 的任意整数 1~65536 之间 的任意整数 1~65536 之间 的任意整数 1~65536 之间 的任意整数 1~65536 之间 的任意整数 产生 DMA 请求 捕获/比较通道 互补输出 可以 4 有 可以 4 没有 可以 4 没有 不可以 2 没有 不可以 1 没有 高级控制定时器(TMR1) 一个高级控制定时器(TMR1)可以被看成是分配到6个通道的三相PWM发生器,它具有带死区插入的 互补PWM输出,还可以被当成完整的通用定时器。四个独立的通道可以用于:  输入捕获  输出比较  产生PWM(边缘或中心对齐模式)  单脉冲输出 配置为16位标准定时器时,它与TMRx定时器具有相同的功能。配置为16位PWM发生器时,它具有 全调制能力(0~100%)。 2019.10.11 第 19 页 版本 1.01 AT32F415系列 数据手册 在调试模式下,计数器可以被冻结,同时PWM输出被禁止,从而切断由这些输出所控制的开关。 很多功能都与标准的TMR定时器相同,内部结构也相同,因此高级控制定时器可以通过定时器链接 功能与TMR定时器协同操作,提供同步或事件链接功能。 通用定时器(TMRx) AT32F415系列产品中,内置了多达7个可同步运行的定时器。  TMR2,TMR3,TMR4,和TMR5 AT32F415系列内置了多达4个通用定时器(TMR2,TMR3,TMR4,和TMR5)。TMR2和TMR5 是基于一个32位动加载递加/递减计数器和一个16位的预分频器。而TMR3和TMR4是基于一个 16位动加载递加/递减计数器和一个16位的预分频器。这些定时器都提供4个独立的通道,每个 通道都可用于输入捕获、输出比较、PWM和单脉冲模式输出,在最大的封装配置中可提供最多 16个输入捕获、输出比较或PWM通道。 它们还能通过定时器链接功能与高级控制定时器共同工作,提供同步或事件链接功能。在调试模 式下,计数器可以被冻结。任一标准定时器都能用于产生PWM输出。每个定时器都有独立的 DMA请求机制。 这些定时器还能够处理增量编码器的信号,也能处理1至3个霍尔传感器的数字输出。  TMR9 TMR9有一个16位的自动加载递加计数器、一个16位的预分频器和2个独立的通道,每个通道都 可用于输入捕获、输出比较、PWM和单脉冲模式输出,它们可以与全功能通用定时器(TMR2, TMR3,TMR4,和TMR5)同步。它们也可以用作简单的定时器。  TMR10和TMR11 这些定时器都有一个16位的自动加载递加计数器、一个16位的预分频器和1个独立的通道,每个 通道都可用于输入捕获、输出比较、PWM和单脉冲模式输出,它们可以与全功能通用定时器 (TMR2,TMR3,TMR4,和TMR5)同步。它们也可以用作简单的定时器。 独立看门狗(IWDG) 独立的看门狗是基于一个12位的递减计数器和一个8位的预分频器,它由一个内部独立的40 kHz的 RC振荡器提供时钟;因为这个RC振荡器独立于主时钟,所以它可运行于停机和待机模式。它可以被 当成看门狗用于在发生问题时复位整个系统,或作为一个自由定时器为应用程序提供超时管理。通过 选择字节可以配置成是软件或硬件启动看门狗。在调试模式下,计数器可以被冻结。 窗口看门狗(WWDG) 窗口看门狗内有一个7位的递减计数器,并可以设置成自由运行。它可以被当成看门狗用于在发生问 题时复位整个系统。它由主时钟驱动,具有早期预警中断功能;在调试模式下,计数器可以被冻结。 系统时基定时器(SysTick) 这个定时器是专用于实时操作系统,也可当成一个标准的递减计数器。它具有下述特性: 2019.10.11  24位的递减计数器  自动重加载功能  当计数器为0时能产生一个可屏蔽系统中断  可编程时钟源 第 20 页 版本 1.01 AT32F415系列 数据手册 2.2.17 内部集成电路总线(I2C) 2个I2C总线接口,能够工作于多主模式或从模式,支持标准和快速模式。 I2C接口支持7位或10位寻址,7位从模式时支持双从地址寻址。内置了硬件CRC发生器/校验器。 它们可以使用DMA操作并支持SMBus总线2.0版/PMBus总线。 2.2.18 通用同步/异步收发器(USART) AT32F415系列产品中,内置了3个通用同步/异步收发器(USART1,USART2,和USART3),和2个 通用异步收发器(UART4和UART5)。 这5个接口提供异步通信、支持IrDA SIR ENDEC传输编解码、多处理器通信模式、单线半双工通信 模式和LIN主/从功能。 3个USART和2个UART接口通信速率均可达4.6875兆位/秒。 USART1,USART2,和USART3接口具有硬件的CTS和RTS信号管理、兼容ISO7816的智能卡模式 和类SPI通信模式,除了UART5之外所有其他接口都可以使用DMA操作。 2.2.19 串行外设接口(SPI) 2个SPI接口,在从或主模式下,全双工和半双工的通信速率可达50兆位/秒。3位的预分频器可产生8 种主模式频率,可配置成每帧8位或16位。硬件的CRC产生/校验支持基本的SD卡、MMC模式、和 SDHC模式。 所有的SPI接口都可以使用DMA操作。 2.2.20 内部集成音频接口(I2S) 2个标准的I2S接口(与SPI复用)可以工作于主或从模式,这2个接口可以配置为16位或32位传输,亦可 配置为输入或输出通道,支持音频采样频率从8 kHz到96 kHz。当任一个I2S接口配置为主模式,它的 主时钟可以以256倍采样频率输出给外部的DAC或CODEC(解码器)。 2.2.21 安全数字输入/输出接口(SDIO) 1个SD/SDIO/MMC主机接口,可以支持MMC卡系统规范4.2版中的3个不同的数据总线模式:1位(默 认)、4位和8位。在8位模式下,该接口可以使数据传输速率达到50 MHz,该接口兼容SD存储卡规范 2.0版。 SDIO存储卡规范2.0版支持两种数据总线模式:1位(默认)和4位。 目前的芯片版本只能一次支持一个SD/SDIO/MMC4.2版的卡,但可以同时支持多个MMC4.1版或之前 版本的卡。 除了SD/SDIO/MMC,这个接口完全与CE-ATA数字协议版本1.1兼容。 2.2.22 控制器区域网络(CAN) 1个CAN接口兼容规范2.0A和2.0B(主动),位速率高达1兆位/秒。它可以接收和发送11位标识符的标 准帧和29位标识符的扩展帧。具有3个发送邮箱,2个具3级深度的接收FIFO,和14个可调节的滤波 器。CAN控制器具有256个字节的专用SRAM,此专用SRAM不和其他硬件外设共享。 2019.10.11 第 21 页 版本 1.01 AT32F415系列 数据手册 2.2.23 通用串行总线 OTG 全速(USB OTG FS) AT32F415内置一个集成了收发器的USB OTG全速(12 Mb/s)设备、主机和OTG模式控制模块。USB OTG FS模块兼容USB2.0和OTG1.3协议。端点可由软件配置,并支持挂起/恢复机制。USB OTG FS模块专用的48 MHz时钟由内部主PLL产生,用作设备模式也可直接来自48 MHz HSI时钟源。 模块的主要特性有:  各端点专用的1280字节SRAM(不和其他任何外设模块共享)  4个双向端点  8个主机通道,支持周期性OUT  SOF输出,可用于同步一个外接的音频设备的DAC时钟  兼容USB2.0协议,提供以下传输速率: − 主机模式:全速和低速 − 设备模式:全速 在OTG/主机模式下,连接一个总线供电的设备时,需要使用一个电源开关 2.2.24 通用输入输出口(GPIO) 每个GPIO引脚都可以由软件配置成输出(推挽或开漏)、输入(带或不带上拉或下拉)或复用的外设功能 端口。多数GPIO引脚都与数字或模拟的复用外设共享。 在需要的情况下,I/O引脚的外设功能可以通过一个特定的操作锁定,以避免意外的写入I/O寄存器。 2.2.25 重映射功能 此功能使用户可以在选定的器件下实现最多数量的外设功能。那些复用的外设功能不仅仅可以通过默 认的引脚实现,还可以通过其他那些可重映射的引脚实现。这使得引脚的选择更加灵活,制板更加方 便。 具体请参考表5,列出了所有那些可以重映射的外设功能,以及重映射到的引脚。请参考AT32F415 参考手册来获得软件配置的详细信息。 2.2.26 模拟/数字转换器(ADC) AT32F415系列产品,内嵌1个12位的模拟/数字转换器(ADC),共享多达16个外部通道,可以实现单 次或扫描转换。在扫描模式下,自动进行在选定的一组模拟输入上的转换。 ADC可以使用DMA操作。 模拟看门狗功能允许非常精准地监视一路、多路或所有选中的通道,当被监视的信号超出预置的阀值 时,将产生中断。 由标准定时器(TMRx)和高级控制定时器(TMR1)产生的事件,可以分别内部级联到ADC的开始触发和 注入触发,应用程序能使A/D转换与时钟同步。 2.2.27 温度传感器 温度传感器产生一个随温度线性变化的电压,转换范围在2.6 V ≤ VDDA ≤ 3.6 V之间。温度传感器在内 部被连接到ADC1_IN16的输入通道上,用于将传感器的输出转换到数字数值。 2019.10.11 第 22 页 版本 1.01 AT32F415系列 数据手册 2.2.28 比较器(COMP) AT32F415器件内置两个轨到轨比较器(COMP),具有可编程的参考电压(内部或外部)、迟滞和速度、 可选的输出极性、以及干扰滤波器。 参考电压可为以下之一:  外部I/O  内部参考电压或其约数(1/4、1/2、3/4)。请参考表12以获取内部参考电压的值和精度。 两个比较器都可从停机模式唤醒,也可为定时器生成中断和断开,并可组合成一个窗口比较器。 2.2.29 串行线 JTAG 调试口(SWJ-DP) 内嵌ARM的SWJ-DP接口,这是一个由JTAG和串行线调试端口结合而成,可以实现要连接到目标的 串行线调试接口或JTAG接口。 JTAG的TMS和TCK信号分别与SWDIO和SWCLK共享引脚,TMS脚上的一个特殊的信号序列用于在 JTAG-DP和SW-DP间切换。 2019.10.11 第 23 页 版本 1.01 AT32F415系列 数据手册 3 引脚定义 64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49 VDD VSS PB9 PB8 BOOT0 PB7 PB6 PB5 PB4 PB3 PD2 PC12 PC11 PC10 PA15 PA14 图 3. AT32F415 系列 LQFP64 引脚分布 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 LQFP64 48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33 PF7 PF6 PA13 PA12 PA11 PA10 PA9 PA8 PC9 PC8 PC7 PC6 PB15 PB14 PB13 PB12 PA3 PF4 PF5 PA4 PA5 PA6 PA7 PC4 PC5 PB0 PB1 PB2 PB10 PB11 VSS VDD 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 VBAT PC13/TAMPER-RTC PC14/OSC32_IN PC15/OSC32_OUT PD0/OSC_IN PD1/OSC_OUT NRST PC0 PC1 PC2 PC3 VSSA VDDA PA0/WKUP PA1 PA2 2019.10.11 第 24 页 版本 1.01 AT32F415系列 数据手册 48 47 46 45 44 43 42 41 40 39 38 37 VDD VSS PB9 PB8 BOOT0 PB7 PB6 PB5 PB4 PB3 PA15 PA14 图 4. AT32F415 系列 LQFP48 引脚分布 36 35 34 33 32 31 30 29 28 27 26 25 LQFP48 13 14 15 16 17 18 19 20 21 22 23 24 1 2 3 4 5 6 7 8 9 10 11 12 PF7 PF6 PA13 PA12 PA11 PA10 PA9 PA8 PB15 PB14 PB13 PB12 PA3 PA4 PA5 PA6 PA7 PB0 PB1 PB2 PB10 PB11 VSS VDD VBAT PC13/TAMPER-RTC PC14/OSC32_IN PC15/OSC32_OUT PD0/OSC_IN PD1/OSC_OUT NRST VSSA VDDA PA0/WKUP PA1 PA2 48 47 46 45 44 43 42 41 40 39 38 37 VDD VSS PB9 PB8 BOOT0 PB7 PB6 PB5 PB4 PB3 PA15 PA14 图 5. AT32F413 系列 QFN48 引脚分布 VSS 2019.10.11 QFN48 49 36 35 34 33 32 31 30 29 28 27 26 25 13 14 15 16 17 18 19 20 21 22 23 24 1 2 3 4 5 6 7 8 9 10 11 12 PF7 PF6 PA13 PA12 PA11 PA10 PA9 PA8 PB15 PB14 PB13 PB12 PA3 PA4 PA5 PA6 PA7 PB0 PB1 PB2 PB10 PB11 VSS VDD VBAT PC13/TAMPER-RTC PC14/OSC32_IN PC15/OSC32_OUT PD0/OSC_IN PD1/OSC_OUT NRST VSSA VDDA PA0/WKUP PA1 PA2 第 25 页 版本 1.01 AT32F415系列 数据手册 32 31 30 29 28 27 26 25 PB8 BOOT0 PB7 PB6 PB5 PB4 PB3 PA15 图 6. AT32F415 系列 QFN32 引脚分布 VSS/VSSA 2019.10.11 QFN32 33 24 23 22 21 20 19 18 17 9 10 11 12 13 14 15 16 1 2 3 4 5 6 7 8 PA14 PA13 PA12 PA11 PA10 PA9 PA8 VDD PA3 PA4 PA5 PA6 PA7 PB0 PB1 PB2 VDD PD0/OSC_IN PD1/OSC_OUT NRST VDDA PA0/WKUP PA1 PA2 第 26 页 版本 1.01 AT32F415系列 数据手册 下表为AT32F415系列引脚定义,”-”表示对应封装下没有该引脚。复用功能按照优先级从高到低排 列,基本原则模拟信号高于数字信号,输出数字信号高于输入数字信号。 表 5. AT32F415 系列引脚定义 复用功能(3) - PC13 TAMPER-RTC(5) - PC14 OSC32_IN(5) - - PC15 OSC32_OUT(5) - I/O - OSC_IN OSC_IN PD0 I/O LQFP64 4 LQFP48 QFN48 种类(1) - PC15(4) QFN32 4 VBAT 3 VBAT - - PC14(4) 1 3 重映射 2 1 - 默认功能 S - 2 主功能 PC13(4) 引脚名称 - IO电平(2) 引脚号 I/O I/O - 2 5 5 PD0(6) 3 6 6 PD1(6) I/O - OSC_OUT OSC_OUT PD1 4 7 7 NRST I/O - NRST - - - - 8 PC0 I/O - PC0 ADC1_IN10 SDIO_D0 - - 9 PC1 I/O - PC1 ADC1_IN11 SDIO_D1 - - 10 PC2 I/O - PC2 ADC1_IN12 SDIO_D2 - - 11 PC3 I/O - PC3 ADC1_IN13 SDIO_D3 - 8 12 VSSA S - VSSA - - 5 9 13 VDDA S - VDDA - - TMR1_ETR 6 10 14 PA0WKUP I/O - PA0 ADC1_IN0 / COMP1_OUT(7) / COMP1_INP2 / COMP1_INM6 / TMR2_CH1(7) / TMR2_ETR(7) / TMR5_CH1(7) / WKUP / USART2_CTS 7 11 15 PA1 I/O - PA1 ADC1_IN1 / COMP1_INP1 / TMR2_CH2(7) / TMR5_CH2(7) / USART2_RTS - SDIO_CK 8 12 16 PA2 I/O - PA2 ADC1_IN2 / COMP2_OUT(7) / COMP2_INP2 / COMP2_INM6 / TMR2_CH3(7) / TMR5_CH3 / TMR9_CH1(7) / USART2_TX 9 13 17 PA3 I/O - PA3 ADC1_IN3 / COMP2_INP1 / TMR2_CH4(7) / TMR5_CH4 / TMR9_CH2(7) / USART2_RX SDIO_CMD - - 18 PF4 I/O FT PF4 - UART4_TX / TMR5_CH1 - - 19 PF5 I/O FT PF5 - UART4_RX / TMR5_CH2 SDIO_D4 / SDIO_D0 10 14 20 PA4 I/O - PA4 ADC1_IN4 / COMP1_INM4 / COMP2_INM4 / USART2_CK / SPI1_NSS(7) / I2S1_WS(7) 11 15 21 PA5 I/O - PA5 ADC1_IN5 / COMP1_INP0 / COMP1_INM5 / COMP2_INM5 / SPI1_SCK(7) / I2S1_CK(7) USART3_CK / SDIO_D5 / SDIO_D1 12 16 22 PA6 I/O - PA6 ADC1_IN6 / TMR3_CH1(7) / SPI1_MISO(7) COMP1_OUT / USART3_RX / SDIO_D6 / SDIO_D2 / TMR1_BKIN / TMR10_CH1 13 17 23 PA7 I/O - PA7 ADC1_IN7 / COMP2_INP0 / TMR3_CH2(7) / SPI1_MOSI(7) / I2S1_SD(7) COMP2_OUT / USART3_TX / SDIO_D7 / SDIO_D3 / TMR1_CH1N / TMR11_CH1 2019.10.11 第 27 页 版本 1.01 AT32F415系列 数据手册 LQFP48 QFN48 LQFP64 引脚名称 种类(1) IO电平(2) 复用功能(3) QFN32 引脚号 主功能 - - 24 PC4 I/O - PC4 ADC1_IN14 SDIO_CK - - 25 PC5 I/O - PC5 ADC1_IN15 SDIO_CMD 默认功能 重映射 TMR3_CH3(7) / 14 18 26 PB0 I/O - PB0 ADC1_IN8 / I2S1_MCK(7) TMR1_CH2N / USART3_RTS 15 19 27 PB1 I/O - PB1 ADC1_IN9 / TMR3_CH4(7) TMR1_CH3N / USART3_CTS 16 20 28 PB2 I/O FT PB2/ BOOT1 - - - 21 29 PB10 I/O FT PB10 I2C2_SCL(7) / USART3_TX(7) TMR2_CH3 I2C2_SDA(7) / TMR2_CH4 USART3_RX(7) - 22 30 PB11 I/O FT PB11 - 23 31 VSS S - VSS - - 17 24 32 VDD S - VDD - - - 25 33 PB12 I/O FT PB12 USART3_CK(7) / I2C2_SMBA(7) / SPI2_NSS(7) / I2S2_WS(7) / TMR1_BKIN(7) - - 26 34 PB13 I/O FT PB13 TMR1_CH1N(7) / USART3_CTS(7) / SPI2_SCK(7) / I2S2_CK(7) - - 27 35 PB14 I/O FT PB14 TMR1_CH2N(7) / USART3_RTS(7) / SPI2_MISO(7) TMR9_CH1 - 28 36 PB15 I/O FT PB15 TMR1_CH3N(7) / RTC_REFIN SPI2_MOSI(7) / I2S2_SD(7) TMR9_CH2 - - 37 PC6 I/O FT PC6 I2S2_MCK(7) / SDIO_D6(7) TMR1_CH1 / TMR3_CH1 - - 38 PC7 I/O FT PC7 SDIO_D7(7) TMR1_CH2 / TMR3_CH2 / I2S2_MCK - - 39 PC8 I/O FT PC8 SDIO_D0(7) TMR1_CH3 / TMR3_CH3 - - 40 PC9 I/O FT PC9 SDIO_D1(7) TMR1_CH4 / TMR3_CH4 / I2C2_SDA 18 29 41 PA8 I/O FT PA8 OTG_FS_SOF / TMR1_CH1 / USART1_CK / CLKOUT I2C2_SCL 19 30 42 PA9 I/O FT PA9 OTG_FS_VBUS / TMR1_CH2 / USART1_TX(7) I2C2_SMBA 20 31 43 PA10 I/O - PA10 OTG_FS_ID / TMR1_CH3 / USART1_RX(7) - 21 32 44 PA11 I/O - PA11 OTG_FS_DM / TMR1_CH4 / USART1_CTS / CAN_RX(7) COMP1_OUT 22 33 45 PA12 I/O - PA12 OTG_FS_DP / CAN_TX(7) / USART1_RTS / TMR1_ETR COMP2_OUT 23 34 46 PA13 I/O FT JTMSSWDIO - PA13 - 35 47 PF6 I/O FT PF6 - I2C1_SCL / I2C2_SCL - 36 48 PF7 I/O FT PF7 - I2C1_SDA / I2C2_SDA 24 37 49 PA14 I/O FT JTCKSWCLK - PA14 - PA15 / TMR2_CH1 / TMR2_ETR / SPI1_NSS / I2S1_WS / SPI2_NSS / I2S2_WS 25 38 2019.10.11 50 PA15 I/O FT JTDI 第 28 页 版本 1.01 AT32F415系列 数据手册 LQFP48 QFN48 LQFP64 引脚名称 种类(1) IO电平(2) 复用功能(3) QFN32 引脚号 主功能 - - 51 PC10 I/O FT PC10 UART4_TX(7) / SDIO_D2(7) USART3_TX - - 52 PC11 I/O FT PC11 UART4_RX(7) / SDIO_D3(7) USART3_RX - - 53 PC12 I/O FT PC12 默认功能 重映射 UART5_TX / SDIO_CK(7) SDIO_CMD(7) UART5_RX / TMR3_ETR USART3_CK / - - 54 PD2 I/O FT PD2 26 39 55 PB3 I/O FT JTDO - PB3 / TRACESWO / TMR2_CH2 / SPI1_SCK / I2S1_CK / SPI2_SCK / I2S2_CK 27 40 56 PB4 I/O FT NJTRST - PB4 / TMR3_CH1 / SPI1_MISO / SPI2_MISO / I2C2_SDA 28 41 57 PB5 I/O FT PB5 I2C1_SMBA TMR3_CH2 / SPI1_MOSI / I2S1_SD / SPI2_MOSI / I2S2_SD 29 42 58 PB6 I/O FT PB6 TMR4_CH1 / I2C1_SCL(7) USART1_TX / I2S1_MCK I2C1_SDA(7) TMR4_CH2 / - 30 43 59 PB7 I/O FT PB7 USART1_RX 31 44 60 BOOT0 I - BOOT0 - - 32 45 61 PB8 I/O FT PB8 TMR4_CH3 / TMR10_CH1(7) / SDIO_D4(7) I2C1_SCL / CAN_RX - 46 62 PB9 I/O FT PB9 TMR4_CH4 / TMR11_CH1(7) / SDIO_D5(7) I2C1_SDA / CAN_TX - 47 63 VSS S - VSS - - 1 48 64 VDD S - VDD - - - -/49 - VSS S - VSS - - 33 - - VSS/VSSA S - VSS/VSSA - - (1) I = 输入,O = 输出,S = 电源。 (2) FT = 5V容忍。 (3) 如果有多个外设功能映射到了同一个I/O口,为了避免外设的冲突,在同一时间,只能通过外设时钟的使能位(在相应的RCC 外设时钟使能寄存器中)使能一个外设。 (4) PC13、PC14、和PC15引脚通过电源开关进行供电,而这个电源开关只能够吸收有限的电流(3 mA)。因此这三个引脚作为输 出引脚时有以下限制:作为输出脚时只能工作在适中电流推动/吸入能力模式下,最大驱动负载为30 pF,并且不能作为电流 源(如驱动LED)。 (5) 这些引脚在备份区域第一次上电时处于主功能状态下,之后即使复位,这些引脚的状态由备份区域寄存器控制(这些寄存器不 会被主复位系统所复位)。关于如何控制这些IO口的具体信息,请参考AT32F415系列参考手册的电池备份区域和BKP寄存器 的相关章节。 (6) LQFP64、LQFP48、和QFN48封装的引脚5和引脚6,和QFPN32封装的引脚2和引脚3,在芯片复位后默认配置为OSC_IN和 OSC_OUT功能脚。软件可以重新设置这两个引脚为PD0和PD1功能。更多详细信息请参考AT32F415系列参考手册的复用功 能I/O章节和调试设置章节。 (7) 此类复用功能能够由软件配置到其他引脚上(如果相应的封装型号有此引脚),详细信息请参考AT32F415系列参考手册的复用 功能I/O章节和调试设置章节。 2019.10.11 第 29 页 版本 1.01 AT32F415系列 数据手册 4 存储器映像 图 7. 存储器图 0xFFFF_FFFF Cortex-M4的 内部外设 0xE000_0000 0xDFFF_FFFF 0x5FFF_FFFF 保留 0x4247_0000 0x4246_FFFF 外设的位绑定映射区 0x4200_0000 0x41FF_FFFF 0x4002_3800 0x4002_37FF 0x4000_0000 保留 外设 保留 0x3FFF_FFFF 保留 0x2210_0000 0x220F_FFFF SRAM的位绑定映射区 0x2200_0000 0x21FF_FFFF 0x2000_8000 0x2000_7FFF 0x2000_0000 0x1FFF_FFFF 0x1FFF_F810 0x1FFF_F80F 0x1FFF_F800 0x1FFF_F7FF 保留 SRAM 0x6000_0000 0x5FFF_FFFF 保留 外设 选择字节 0x4000_0000 0x3FFF_FFFF 系统存储器 0x1FFF_B000 0x1FFF_AFFF SRAM 0x2000_0000 0x1FFF_FFFF 保留 代码 0x0000_0000 0x0804_0000 0x0803_FFFF 0x0800_0000 0x07FF_FFFF 0x0004_0000 0x0003_FFFF 内部闪存存储器 区块1 (Bank 1) 保留 根据BOOT引脚设置 对齐闪存或系统存储器 0x0000_0000 2019.10.11 第 30 页 版本 1.01 AT32F415系列 数据手册 5 电气特性 5.1 测试条件 除非特别说明,所有电压的都以VSS为基准。 5.1.1 最小和最大数值 除非特别说明,在生产线上在环境温度TA = 25 °C和TA = Tamax下执行的测试(Tamax与选定的温度范 围匹配),所有最小和最大值将在最坏的环境温度、供电电压和时钟频率条件下得到保证。 在每个表格下方的注解中说明为通过综合评估、设计模拟和/或工艺特性得到的数据,不会在生产线 上进行测试。 5.1.2 典型数值 除非特别说明,典型数据是基于TA = 25 °C和VDD = 3.3 V。这些数据仅用于设计指导而未经测试。 5.1.3 典型曲线 除非特别说明,典型曲线仅用于设计指导而未经测试。 5.1.4 负载电容 测量引脚参数时的负载条件示于图8中。 图 8. 引脚的负载条件 MCU pin C = 50 pF 5.1.5 引脚输入电压 引脚上输入电压的测量方式示于图9中。 图 9. 引脚输入电压 MCU pin VIN 2019.10.11 第 31 页 版本 1.01 AT32F415系列 数据手册 5.1.6 供电方案 图 10. 供电方案 VBAT 1.8-3.6v Backup circuitry (OSC32K,RTC,Wake-up logic Backup registers) Power switch Level shifter OUT IN IO Logic Kernel logic (CPU, Digital & Memories) VDD VDD Regulator 2 x 100 nF + 1 x 4.7µF VSS VDD VDDA 100 nF + 1 µF ADC RCs,PLL, ... VSSA 5.1.7 电流消耗测量 图 11. 电流消耗测量方案 IDD_VBAT VBAT IDD VDD VDDA 2019.10.11 第 32 页 版本 1.01 AT32F415系列 数据手册 5.2 绝对最大额定值 加在器件上的载荷如果超过「绝对最大额定值」列表(表6,表7,和表8)中给出的值,可能会导致器件 永久性地损坏。这里只是给出能承受的最大载荷,并不意味在此条件下器件的功能性操作无误。器 件长期工作在最大值条件下会影响器件的可靠性。 表 6. 电压特性 符号 VDD-VSS VIN 描述 最小值 最大值 -0.3 4.0 在5V容忍的引脚上的输入电压 VSS-0.3 6.0 在其它引脚上的输入电压 VSS-0.3 4.0 外部主供电电压(包含VDDA和VDD) (1) |ΔVDDx| 不同供电引脚之间的电压差 - 50 |VSSx-VSS| 不同接地引脚之间的电压差 - 50 单位 V mV (1) 所有的电源(VDD, VDDA)和地(VSS, VSSA)引脚必须始终连接到外部允许范围内的供电系统上。 表 7. 电流特性 描述 符号 IVDD (1) 外部主供电电压(包含VDDA和VDD最小值 ) IVSS 经过VSS地线的总电流(流出电流) IIO 最大值 单位 150 (1) 150 任意I/O和控制引脚上的输出灌电流 25 任意I/O和控制引脚上的输出电流 -25 mA (1) 所有的电源(VDD, VDDA)和地(VSS, VSSA)引脚必须始终连接到外部允许范围内的供电系统上。 表 8. 温度特性 符号 描述 数值 TSTG 最小值 -60 ~ +150 TJ 2019.10.11 储存温度范围 最大结温度 125 第 33 页 单位 °C 版本 1.01 AT32F415系列 数据手册 5.3 工作条件 5.3.1 通用工作条件 表 9. 通用工作条件 符号 参数 条件 最小值 最大值 单位 fHCLK 内部AHB时钟频率 - 0 150 fPCLK1 内部APB1时钟频率 - 0 75 fPCLK2 内部APB2时钟频率 - 0 75 - 2.6 3.6 V 2.6 3.6 V 1.8 3.6 V LQFP64 (10 x 10 mm) - 266 LQFP64 (7 x 7 mm) - 249 LQFP48 - 260 QFN48 - 515 QFN32 - 335 -40 105 VDD 标准工作电压 VDDA(1) 模拟部分工作电压 VBAT 备份部分工作电压 PD TA 必须与VDD(1)相同 - 功率耗散:TA = 105 °C 环境温度 - MHz mW °C (1) 建议使用相同的电源为VDD和VDDA供电,在上电和正常操作期间,VDD和VDDA之间最多允许有300 mV的差别。 5.3.2 上电和掉电时的工作条件 下表中给出的参数是依据表9列出的环境温度下测试得出。 表 10. 上电和掉电时的工作条件 符号 tVDD 参数 条件 VDD上升速率 - VDD下降速率 最小值 最大值 单位 0 ∞(1) ms/V 20 ∞ μs/V (1) 若VDD上电速率慢于6 ms/V,必须确认VDD电压高于VPOR + 0.1V,代码才能对后备域寄存器进行存取。 2019.10.11 第 34 页 版本 1.01 AT32F415系列 数据手册 5.3.3 内嵌复位和电源控制模块特性 下表中给出的参数是依据表9列出的环境温度下和VDD供电电压下测试得出。 表 11. 内嵌复位和电源控制模块特性 符号 VPVD 参数 条件 可编程的电压检测器的电平选择 VPVDhyst(2) PVD迟滞 VPOR/PDR(3) 上电/掉电复位阀值 VPDRhyst(2) PDR迟滞 最小值 典型值 最大值 单位 PLS[2:0] = 001(上升沿)(1) 2.19 2.28 2.37 V PLS[2:0] = 001(下降沿)(1) 2.09 2.18 2.27 V PLS[2:0] = 010(上升沿)(1) 2.28 2.38 2.48 V PLS[2:0] = 010(下降沿) 2.18 2.28 2.38 V PLS[2:0] = 011(上升沿) 2.38 2.48 2.58 V PLS[2:0] = 011(下降沿) 2.28 2.38 2.48 V PLS[2:0] = 100(上升沿) 2.47 2.58 2.69 V PLS[2:0] = 100(下降沿) 2.37 2.48 2.59 V PLS[2:0] = 101(上升沿) 2.57 2.68 2.79 V PLS[2:0] = 101(下降沿) 2.47 2.58 2.69 V PLS[2:0] = 110(上升沿) 2.66 2.78 2.9 V PLS[2:0] = 110(下降沿) 2.56 2.68 2.8 V PLS[2:0] = 111(上升沿) 2.76 2.88 3 V PLS[2:0] = 111(下降沿) 2.66 2.78 2.9 V - 100 - mV 下降沿 1.85 2.15 2.35 V 上升沿 2.05 2.3 2.5 V - - 180 - mV - - 600 - μs - TRSTTEMPO(2) 复位持续时间 (1) PLS[2:0] = 001, 010电平可能因低于VPOR/PDR无法使用。 (2) 由设计保证,不在生产中测试。 (3) 产品的特性由设计保证至最小的数值VPOR/PDR。 图 12. 上电复位和掉电复位波形图 VDD POR VPDRhyst PDR TRSTTEMPO t Reset 2019.10.11 第 35 页 版本 1.01 AT32F415系列 数据手册 5.3.4 内置的参照电压 下表中给出的参数是依据表9列出的环境温度下和VDD供电电压下测试得出。 表 12. 内置的参照电压 符号 参数 VREFINT TS_vrefint TCoeff (1) (2) 内置参照电压 条件 最小值 典型值 最大值 单位 - 1.16 1.20 1.24 V μs ppm/°C 当读出内部参照电压时,ADC的采样时间 - - 5.1 17.1(2) 温度系数 - - - 100 (1) 最短的采样时间是通过应用中的多次循环得到。 (2) 由设计保证,不在生产中测试。 5.3.5 供电电流特性 电流消耗是多种参数和因素的综合指标,这些参数和因素包括工作电压、环境温度、I/O引脚的负载、 产品的软件配置、工作频率、I/O脚的翻转速率、以及执行的代码等。 电流消耗的测量方法说明,详见图11。 最大电流消耗 微控制器处于下述条件下:  所有的I/O引脚都处于模拟模式。  闪存存储器的访问时间随fHCLK的频率调整(0~32 MHz时为0个等待周期,33~64 MHz时为1个等 待周期,65~96 MHz时为2个等待周期,97~128 MHz时为3个等待周期,超过128 MHz时为4个 等待周期)。  指令预取功能开启(提示:这个参数必须在设置时钟和总线分频之前设置)。  当开启外设时: − 若fHCLK > 72 MHz,fPCLK1 = fHCLK/2,fPCLK2 = fHCLK/2; − 若fHCLK ≤ 72 MHz,fPCLK1 = fHCLK,fPCLK2 = fHCLK。 表13和表14给出的参数是在环境温度和VDD供电电压符合表9的条件测试得到。 2019.10.11 第 36 页 版本 1.01 AT32F415系列 数据手册 表 13. 运行模式下的最大电流消耗 符号 参数 最大值(1) 条件 fHCLK 单位 TA = 105 °C (2) 外部时钟 使能所有外设 IDD 运行模式下的供应电流 (2) 外部时钟 关闭所有外设 150 MHz 55.6 120 MHz 48.4 108 MHz 44.0 72 MHz 36.1 48 MHz 28.8 36 MHz 24.1 24 MHz 20.5 16 MHz 17.7 8 MHz 14.7 150 MHz 31.1 120 MHz 28.7 108 MHz 26.3 72 MHz 22.3 48 MHz 19.5 36 MHz 17.2 24 MHz 15.8 16 MHz 14.6 8 MHz 13.4 mA mA (1) 由综合评估得出,不在生产中测试。 (2) 外部时钟为8 MHz,当fHCLK > 8 MHz时启用PLL。 2019.10.11 第 37 页 版本 1.01 AT32F415系列 数据手册 表 14. 睡眠模式下的最大电流消耗 符号 参数 最大值(1) 条件 单位 fHCLK TA = 105 °C (2) 外部时钟 使能所有外设 IDD 睡眠模式下的供应电流 (2) 外部时钟 关闭所有外设 150 MHz 46.1 120 MHz 39.7 108 MHz 37.0 72 MHz 30.9 48 MHz 24.9 36 MHz 21.7 24 MHz 18.8 16 MHz 16.5 8 MHz 13.8 150 MHz 16.5 120 MHz 16.0 108 MHz 15.6 72 MHz 14.6 48 MHz 14.1 36 MHz 13.5 24 MHz 13.4 16 MHz 12.9 8 MHz 12.1 mA mA (1) 由综合评估得出,不在生产中测试。 (2) 外部时钟为8 MHz,当fHCLK > 8 MHz时启用PLL。 表 15. 停机和待机模式下的典型和最大电流消耗 典型值(1) 符号 参数 条件 最大值(2) VDD/VBAT VDD/VBAT = 2.6 V = 3.3 V 单位 TA = 85 °C TA = 105 °C 调压器处于运行模式,高速内部 VDD/VBAT RC 振荡器和高速外部振荡器处 = 735 2.6 V 740 4000 6600 675 680 3480 6000 2.5 3.6 70 10.3 4.3 6.6 10.0 13.7 停机模式下 于关闭状态(没有独立看门狗) 的供应电流 调压器处于低功耗模式,高速内 IDD 部 RC 振荡器和高速外部振荡器 处于关闭状态(没有独立看门狗) μA 低速外部振荡器和ERTC处于关 待机模式下 闭状态 的供应电流 低速外部振荡器和ERTC处于开 启状态 (1) 典型值是在TA = 25 °C下测试得到。 (2) 由综合评估得出,不在生产中测试。 2019.10.11 第 38 页 版本 1.01 AT32F415系列 数据手册 图 13. 调压器在运行模式时,停机模式下的典型电流消耗在不同的 VDD 时与温度的对比 图 14. 调压器在低功耗模式时,停机模式下的典型电流消耗在不同的 VDD 时与温度的对比 2019.10.11 第 39 页 版本 1.01 AT32F415系列 数据手册 图 15. 待机模式下的典型电流消耗在不同的 VDD 时与温度的对比 表 16. VBAT 的典型和最大电流消耗(LSE 和 ERTC 开启) 典型值(1) 符号 参数 条件 最大值(2) VBAT = VBAT = VBAT = TA = TA = 2.0 V 2.6 V 3.3 V 85 °C 105 °C 1.3 1.7 2.4 3.7 4.6 备份区域的 低速外部振荡器和ERTC处于开 IDD_VBAT 供应电流 启状态,VDD < VPDR 单位 μA (1) 典型值是在TA = 25 °C下测试得到。 (2) 由综合评估得出,不在生产中测试。 图 16. VBAT 的典型电流消耗(LSE 和 ERTC 开启)在不同的 VBAT 电压时与温度的对比 2019.10.11 第 40 页 版本 1.01 AT32F415系列 数据手册 典型的电流消耗 微控制器处于下述条件下:  所有的I/O引脚都处于模拟模式。  闪存存储器的访问时间随fHCLK的频率调整(0~32 MHz时为0个等待周期,33~64 MHz时为1个等 待周期,65~96 MHz时为2个等待周期,97~128 MHz时为3个等待周期,超过128 MHz时为4个 等待周期)。  指令预取功能开启(提示:这个参数必须在设置时钟和总线分频之前设置)。  环境温度和VDD供电电压符合表9。  当开启外设时: − 若fHCLK > 72 MHz,fPCLK1 = fHCLK/2,fPCLK2 = fHCLK/2,fADCCLK = fPCLK2/4; − 若fHCLK ≤ 72 MHz,fPCLK1 = fHCLK,fPCLK2 = fHCLK,fADCCLK = fPCLK2/4。 表 17. 运行模式下的典型电流消耗 典型值(1) 符号 参数 条件 fHCLK 150 MHz 43.5 20.1 120 MHz 36.2 17.6 108 MHz 32.1 15.3 72 MHz 24.6 11.4 48 MHz 17.6 8.8 36 MHz 13.1 6.54 24 MHz 9.62 5.24 16 MHz 6.98 4.06 8 MHz 4.13 2.79 4 MHz 2.98 2.32 2 MHz 2.41 2.09 1 MHz 2.13 1.97 运行模式下的 500 kHz 1.99 1.91 供应电流 125 kHz 1.88 1.87 150 MHz 43.5 20.0 120 MHz 35.5 16.7 108 MHz 32.1 15.2 72 MHz 24.0 10.8 48 MHz 16.9 8.06 36 MHz 13.0 6.44 24 MHz 9.52 5.13 16 MHz 6.88 3.96 8 MHz 3.84 2.49 4 MHz 2.68 2.02 2 MHz 2.11 1.79 1 MHz 1.83 1.67 (2) 外部时钟 IDD 运行于高速内部RC振荡器(HSI) 2019.10.11 使能所有外设大值关闭所有外设 第 41 页 单位 mA mA 版本 1.01 AT32F415系列 数据手册 典型值(1) 符号 IDD 参数 运行模式下的 供应电流 条件 fHCLK 运行于高速内部RC振荡器(HSI) 大值 使能所有外设 关闭所有外设 500 kHz 1.69 1.61 125 kHz 1.59 1.57 单位 mA (1) 典型值是在TA = 25 °C,VDD = 3.3 V时测试得到。 (2) 外部时钟为8 MHz,当fHCLK > 8 MHz时启用PLL。 表 18. 睡眠模式下的典型电流消耗 典型值(1) 符号 参数 条件 fHCLK 150 MHz 33.5 5.29 120 MHz 27.4 4.83 108 MHz 24.8 4.47 72 MHz 19.0 3.48 48 MHz 13.4 2.97 36 MHz 10.3 2.49 24 MHz 7.50 2.31 16 MHz 5.35 1.91 8 MHz 2.79 1.17 4 MHz 1.88 1.08 2 MHz 1.43 1.06 1 MHz 1.20 1.03 500 kHz 1.09 1.02 睡眠模式下的 125 kHz 1.01 0.99 供应电流 150 MHz 33.4 5.22 120 MHz 27.4 4.74 108 MHz 24.7 4.35 72 MHz 18.9 3.39 48 MHz 13.3 2.88 36 MHz 10.2 2.39 24 MHz 7.42 2.21 16 MHz 5.26 1.79 8 MHz 2.70 1.10 4 MHz 1.79 0.98 2 MHz 1.33 0.96 1 MHz 1.11 0.91 500 kHz 1.00 0.90 125 kHz 0.92 0.89 (2) 外部时钟 IDD 大值 使能所有外设 关闭所有外设 运行于高速内部RC振荡器(HSI) 单位 mA mA (1) 典型值是在TA = 25 °C,VDD = 3.3 V时测试得到。 (2) 外部时钟为8 MHz,当fHCLK > 8 MHz时启用PLL。 2019.10.11 第 42 页 版本 1.01 AT32F415系列 数据手册 内置外设电流消耗 内置外设的电流消耗列于表19,微控制器的工作条件如下:  所有的I/O引脚都处于模拟模式。  给出的数值是通过测量电流消耗计算得出 − 关闭所有外设的时钟;  − 只开启一个外设的时钟。 环境温度和VDD供电电压条件列于表9。 表 19. 内置外设的电流消耗 内置外设 AHB (最高至150 MHz) APB1 (最高至75 MHz) APB2 (最高至75 MHz) 2019.10.11 典型值 DMA1 9.32 DMA2 9.41 GPIOA 1.25 GPIOB 1.33 GPIOC 1.27 GPIOD 1.23 GPIOF 1.24 CRC 1.64 SDIO 19.3 USB OTG FS 46.3 TMR2 8.96 TMR3 6.76 TMR4 6.73 TMR5 8.97 SPI2/I2S2 2.84 USART2 2.40 USART3 2.53 UART4 2.46 UART5 2.68 I2C1 2.66 I2C2 2.53 CAN 3.56 WWDG 0.45 PWR 0.38 COMP 0.81 AFIO 2.53 SPI1/I2S1 2.75 USART1 2.48 TMR1 8.74 TMR9 4.03 TMR10 2.56 TMR11 2.60 ADC1 6.92 ACC 0.99 第 43 页 单位 μA/MHz μA/MHz 版本 1.01 AT32F415系列 数据手册 5.3.6 外部时钟源特性 来自外部振荡源产生的高速外部用户时钟 下表中给出的特性参数是使用一个高速的外部时钟源测得,环境温度和供电电压符合表9的条件。 表 20. 高速外部用户时钟特性 符号 参数 条件 最小值 典型值 最大值 单位 1 8 25 MHz fHSE_ext 用户外部时钟频率(1) VHSEH OSC_IN输入引脚高电平电压 0.7VDD - VDD VHSEL OSC_IN输入引脚低电平电压 VSS - 0.3VDD 5 - - tw(HSE) tw(HSE) tr(HSE) tf(HSE) Cin(HSE) - OSC_IN高或低的时间(1) ns OSC_IN上升或下降的时间(1) - - 20 - - 5 - pF - 45 - 55 % VSS ≤ VIN ≤ VDD - - ±1 μA OSC_IN输入容抗(1) DuCy(HSE) 占空比 IL V OSC_IN输入漏电流 (1) 由设计保证,不在生产中测试。 图 17. 外部高速时钟源的交流时序图 VHSEH VHSEL 90% 10% tr(HSE) tf(HSE) tW(HSE) tW(HSE) t THSE External clock source 2019.10.11 fHSE_ext OSC_IN 第 44 页 IL 版本 1.01 AT32F415系列 数据手册 来自外部振荡源产生的低速外部用户时钟 下表中给出的特性参数是使用一个低速的外部时钟源测得,环境温度和供电电压符合表9的条件。 表 21. 低速外部用户时钟特性 符号 参数 条件 最小值 典型值 最大值 单位 - 32.768 1000 kHz fLSE_ext 用户外部时钟频率(1) VLSEH OSC32_IN输入引脚高电平电压 0.7VDD - VDD VLSEL OSC32_IN输入引脚低电平电压 VSS - 0.3VDD 450 - - tw(LSE) tw(LSE) tr(LSE) tf(LSE) Cin(LSE) - OSC32_IN高或低的时间(1) ns OSC32_IN上升或下降的时间(1) - - 50 - - 5 - pF - 30 - 70 % VSS ≤ VIN ≤ VDD - - ±1 μA OSC32_IN输入容抗(1) DuCy(LSE) 占空比 IL V OSC32_IN输入漏电流 (1) 由设计保证,不在生产中测试。 图 18. 外部低速时钟源的交流时序图 VLSEH VLSEL 90% 10% tr(LSE) tf(LSE) tW(LSE) tW(LSE) t TLSE External clock source 2019.10.11 fLSE_ext OSC32_IN 第 45 页 IL 版本 1.01 AT32F415系列 数据手册 使用一个晶体/陶瓷谐振器产生的高速外部时钟 高速外部时钟(HSE)可以使用一个4~25 MHz的晶体/陶瓷谐振器构成的振荡器产生。本节中所给出的 信息是基于使用下表中列出的典型外部元器件,通过综合特性评估得到的结果。在应用中,谐振器 和负载电容必须尽可能地靠近振荡器的引脚,以减小输出失真和启动时的稳定时间。有关晶体谐振 器的详细参数(频率、封装、精度等),请咨询相应的生产厂商。 表 22. HSE 4~25 MHz 振荡器特性(1)(2) 符号 参数 fOSC_IN tSU(HSE) (3) 振荡器频率 启动时间 条件 最小值 典型值 最大值 单位 - 4 8 25 MHz - 800 - μs VDD是稳定的 (1) 谐振器的特性参数由晶体/陶瓷谐振器制造商给出。 (2) 由综合评估得出,不在生产中测试。 (3) tSU(HSE)是启动时间,是从软件使能HSE开始测量,直至得到稳定的8 MHz振荡这段时间。这个数值是在一个标 准的晶体谐振器上测量得到,它可能因晶体制造商的不同而变化较大。 对于CL1和CL2,建议使用高质量的、为高频应用而设计的(典型值为)5 pF~25 pF之间的瓷介电容器, 并挑选符合要求的晶体或谐振器。通常CL1和CL2具有相同参数。晶体制造商通常以CL1和CL2的串行组 合给出负载电容的参数。在选择CL1和CL2时,PCB和MCU引脚的容抗应该考虑在内(可以粗略地把引 脚与PCB板的电容按10 pF估计)。 图 19. 使用 8 MHz 晶体的典型应用 CL1 OSC_IN 8 MHZ resonator fHSE RF Bias Controlled gain OSC_OUT CL2 2019.10.11 第 46 页 版本 1.01 AT32F415系列 数据手册 使用一个晶体/陶瓷谐振器产生的低速外部时钟 低速外部时钟(LSE)可以使用一个32.768 kHz的晶体/陶瓷谐振器构成的振荡器产生。本节中所给出的 信息是基于使用下表中列出的典型外部元器件,通过综合特性评估得到的结果。在应用中,谐振器 和负载电容必须尽可能地靠近振荡器的引脚,以减小输出失真和启动时的稳定时间。有关晶体谐振 器的详细参数(频率、封装、精度等),请咨询相应的生产厂商。(注:这里提到的晶体谐振器就是我 们通常说的无源晶振) 表 23. LSE 振荡器特性(fLSE = 32.768 kHz)(1) 符号 tSU(LSE) 参数 启动时间 条件 VDD是稳定的 最小值 典型值 最大值 单位 - 200 - ms (1) 由综合评估得出,不在生产中测试。 对于CL1和CL2,建议使用高质量的5 pF~15 pF之间的瓷介电容器,并挑选符合要求的晶体或谐振 器。通常CL1和CL2具有相同参数。晶体制造商通常以CL1和CL2的串行组合给出负载电容的参数。 负载电容CL由下式计算:CL = CL1 x CL2 / (CL1 + CL2) + Cstray,其中Cstray是引脚的电容和PCB板或 PCB相关的电容,它的典型值是介于2 pF至7 pF之间。 图 20. 使用 32.768 kHz 晶体的典型应用 Resonator with Integrated capacitors CL1 OSC32_IN 32.768 kHZ resonator fLSE RF Bias Controlled gain OSC32_OUT CL2 2019.10.11 第 47 页 版本 1.01 AT32F415系列 数据手册 5.3.7 内部时钟源特性 下表中给出的特性参数是使用环境温度和供电电压符合表9的条件测量得到。 高速内部(HSI)RC振荡器 表 24. HSI 振荡器特性(1) 符号 fHSI 参数 频率 DuCy(HSI) 占空比 条件 最小值 典型值 最大值 单位 - - 48 - MHz - 45 - 55 % - - 1(2) - - 0.25(2) TA = -40 ~ 105 °C -2 - 1.5 TA = -40 ~ 85 °C -1.5 - 1.5 -1 - 1 使用者以寄存器RCC_CTRL 校准 使用者以ACC校准 ACCHSI HSI振荡器的精度 出厂校准(3) TA = 25 °C % % tSU(HSI)(3) HSI振荡器启动时间 - - - 10 μs IDD(HSI)(3) HSI振荡器功耗 - - 200 215 μA (1) VDD = 3.3 V,TA = -40~105 °C,除非特别说明。 (2) 由设计保证,不在生产中测试。 (3) 由综合评估得出,不在生产中测试。 图 21. HSI 振荡器精度与温度的对比 低速内部(LSI)RC振荡器 表 25. LSI 振荡器特性(1) 符号 fLSI(2) 参数 频率 条件 最小值 典型值 最大值 单位 - 30 40 60 kHz (1) VDD = 3.3 V,TA = -40~105 °C,除非特别说明。 (2) 由综合评估得出,不在生产中测试。 2019.10.11 第 48 页 版本 1.01 AT32F415系列 数据手册 从低功耗模式唤醒的时间 下表列出的唤醒时间是在一个系统时钟为8 MHz的HSI RC振荡器的唤醒阶段测量得到。唤醒时使用 的时钟源当前依据当前的操作模式而定:  停机或待机模式:时钟源是HSI RC振荡器  睡眠模式:时钟源是进入睡眠模式时所使用的时钟所有的时间是使用环境温度和供电电压符合表 9的条件测量得到。 表 26. 低功耗模式的唤醒时间 符号 tWUSLEEP(1) tWUSTOP(1) tWUSTDBY(1) 参数 典型值 单位 从睡眠模式唤醒 4.2 μs 从停机模式唤醒(调压器处于运行模式) 300 从停机模式唤醒(调压器处于低功耗模式) 360 从待机模式唤醒 600 μs μs (1) 唤醒时间的测量是从唤醒事件开始至用户程序读取第一条指令。 2019.10.11 第 49 页 版本 1.01 AT32F415系列 数据手册 5.3.8 PLL 特性 下表列出的参数是使用环境温度和供电电压符合表9的条件测量得到。 表 27. PLL 特性 符号 fPLL_IN fPLL_OUT 参数 最小值 典型值 最大值(1) 单位 PLL输入时钟(2) 2 8 16 MHz PLL输入时钟占空比 40 - 60 % PLL倍频输出时钟 16 - 200 MHz tLOCK PLL锁相时间 - - 200 μs Jitter Cycle-to-cycle jitter - - 300 ps (1) 由综合评估得出,不在生产中测试。 (2) 需要注意使用正确的倍频系数,从而根据PLL输入时钟频率使得fPLL_OUT处于允许范围内。 5.3.9 存储器特性 除非特别说明,表28中给出的特性参数是基于TA = -40 ~ 105 °C的条件测量得到。 表 28. 闪存存储器特性 符号 参数 条件 最小值 典型值 最大值(1) 单位 TPROG 编程时间 TA = -40 ~ 105 °C 40 - 42 μs tERASE 页擦除时间 TA = -40 ~ 105 °C 6.4 - 8 ms tME 整片擦除时间 TA = -40 ~ 105 °C 8 - 10 ms IDD 编程电流 写模式, VDD = 3.3 V, TA = 25 °C - 1.69 - 擦除模式, VDD = 3.3 V, TA = 25 °C - 1.82 - 最小值(1) 典型值 最大值 单位 mA (1) 由设计保证,不在生产中测试。 表 29. 闪存存储器寿命和数据保存期限 符号 参数 条件 NEND 寿命(擦写次数) TA = -40 ~ 105 °C 100 - - 千次 tRET 数据保存期限 TA = 105 °C 10 - - 年 (1) 由设计保证,不在生产中测试。 2019.10.11 第 50 页 版本 1.01 AT32F415系列 数据手册 5.3.10 EMC 特性 敏感性测试是在产品的综合评估时抽样进行测试的。 功能性EMS(电磁敏感性)  FTB:在VDD和VSS上通过一个100 pF的电容施加一个瞬变电压的脉冲群(正向和反向)直到产生 功能性错误。这个测试符合IEC 61000-4-4标准。 表 30. EMS 特性 符号 参数 条件(1) 级别/类型 VDD = 3.3 V,LQFP64,TA = +25 °C,HSE, fHCLK = 150 MHz。符合IEC 61000-4-4 VDD = 3.3 V,LQFP64,TA = +25 °C,HSE, 在VDD和VSS上通过100 pF的电容施 VEFTB 加的、导致功能错误的瞬变脉冲群 电压极限 fHCLK = 72 MHz。符合IEC 61000-4-4 VDD = 3.3 V,LQFP64,TA = +25 °C,HSI, fHCLK = 150 MHz。符合IEC 61000-4-4 4A (4kV) VDD = 3.3 V,LQFP64,TA = +25 °C,HSI, fHCLK = 72 MHz。符合IEC 61000-4-4 VDD = 3.3 V,LQFP64,TA = +25 °C,HSI, fHCLK = 8 MHz。符合IEC 61000-4-4 (1) 外部时钟为8 MHz,当fHCLK > 8 MHz时启用PLL。 设计牢靠的软件以避免噪声的问题 在器件级进行EMC的评估和优化,是在典型的应用环境中进行的。应该注意的是,好的EMC性能与 用户应用和具体的软件密切相关。 因此,建议用户对软件实行EMC优化,并进行与EMC有关的认证测试。 软件建议 软件的流程中必须包含程序跑飞的控制,如:  被破坏的程序计数器  意外的复位  关键数据被破坏(控制寄存器等…) 认证前的试验 很多常见的失效(意外的复位和程序计数器被破坏),可以通过人工地在NRST上引入一个低电平或在 晶振引脚上引入一个持续1秒的低电平而重现。 2019.10.11 第 51 页 版本 1.01 AT32F415系列 数据手册 5.3.11 绝对最大值(电气敏感性) 基于三个不同的测试(ESD,LU),使用特定的测量方法,对芯片进行强度测试以决定它的电气敏感 性方面的性能。 静电放电(ESD) 静电放电(一个正的脉冲然后间隔一秒钟后一个负的脉冲)施加到所有样品的所有引脚上,样品的大小 与芯片上供电引脚数目相关(3片x(n+1)供电引脚)。这个测试符合JS-001-2017/JS-002-2014标准。 表 31. ESD 绝对最大值 符号 参数 条件 类型 最大值(1) VESD(HBM) 静电放电电压(人体模型) TA = +25 °C,符合JS-001-2017 3A 5000 VESD(CDM) 静电放电电压(充电设备模型) TA = +25 °C,符合JS-002-2014 III 1000 单位 V (1) 由综合评估得出,不在生产中测试。 静态栓锁 为了评估栓锁性能,需要在6个样品上进行2个互补的静态栓锁测试:  为每个电源引脚,提供超过极限的供电电压。  在每个输入、输出和可配置的I/O引脚上注入电流。 这个测试符合EIA/JESD78E集成电路栓锁标准。 表 32. 电气敏感性 符号 LU 2019.10.11 参数 静态栓锁类 条件 TA = +105 °C,符合EIA/JESD78E 第 52 页 级别/类型 II 类A (200 mA) 版本 1.01 AT32F415系列 数据手册 5.3.12 I/O 端口特性 通用输入/输出特性 除非特别说明,下表列出的参数是按照表9的条件测量得到。所有的I/O端口都是兼容CMOS和TTL。 表 33. I/O 静态特性 符号 VIL 参数 条件 最小值 典型值 - –0.3 - 0.31 * VDD + - VDD + 0.3 V 0.8 - 5.5 V 200 - - mV 5% VDD - - mV - - ±1 I/O脚(1)输入低电平电压 标准I/O脚输入高电平电压 VIH - 5V容忍I/O脚(1)输入高电平电压 最大值 0.28 * VDD + 0.1 单位 V 标准I/O脚施密特触发器电压迟 滞(2) Vhys - 5V容忍I/O脚施密特触发器电 压迟滞(2) VSS ≤ VIN ≤ VDD Ilkg 输入漏电流(3) 标准I/O端口 VSS ≤ VIN ≤ 5.5 V 5V 容忍端口 μA - - ±10 RPU 弱上拉等效电阻 VIN = VSS 60 75 110 kΩ RPD 弱下拉等效电阻(4) VIN = VDD 60 80 120 kΩ CIO I/O引脚的电容 - 5 - pF (1) (2) (3) (4) - 5V容忍I/O脚为保持高于VDD + 0.3电压,必须禁用内部上拉/下拉电阻。 施密特触发器开关电平的迟滞电压。由综合评估得出,不在生产中测试。 如果在相邻引脚有反向电流倒灌,则漏电流可能高于最大值。 BOOT0引脚弱下拉电阻不可禁用。 所有I/O端口都是CMOS和TTL兼容(不需软件配置),它们的特性考虑了多数严格的CMOS工艺或TTL 参数。 2019.10.11 第 53 页 版本 1.01 AT32F415系列 数据手册 输出驱动电流 在用户应用中,I/O脚的数目必须保证驱动电流不能超过5.2节给出的绝对最大额定值:  所有I/O端口从VDD上获取的电流总和,加上MCU在VDD上获取的最大运行电流,不能超过绝对 最大额定值IVDD(参见表7)。  所有I/O端口吸收并从VSS上流出的电流总和,加上MCU在VSS上流出的最大运行电流,不能超 过绝对最大额定值IVSS(参见表7)。 输出电压 除非特别说明,下表列出的参数是使用环境温度和VDD供电电压符合表9的条件测量得到。所有的I/O 端口都是兼容CMOS和TTL的。 表 34. 输出电压特性 符号 参数 条件 最小值 最大值 - 0.4 VDD-0.4 - - 0.4 2.4 - - 1.3 VDD-1.3 - - 0.4 VDD-0.4 - - 0.4 2.4 - - 1.3 VDD-1.3 - - 0.4 VDD-0.4 - - 0.4 2.4 - - 1.3 VDD-1.3 - 单位 MODEx[1:0]的配置 = 11 (极大电流推动/吸入能力) VOL 输出低电平 VOH 输出高电平 VOL 输出低电平 VOH 输出高电平 VOL(1) 输出低电平 VOH(1) 输出高电平 CMOS端口,IIO = 15 mA TTL端口,IIO = 6 mA IIO = 36 mA V V V MODEx[1:0]的配置 = 01 (较大电流推动/吸入能力) VOL 输出低电平 VOH 输出高电平 VOL 输出低电平 VOH 输出高电平 VOL(1) 输出低电平 VOH(1) 输出高电平 CMOS端口,IIO = 6 mA TTL端口,IIO = 3 mA IIO = 18 mA V V V MODEx[1:0]的配置 = 10 (适中电流推动/吸入能力) VOL 输出低电平 VOH 输出高电平 VOL 输出低电平 VOH 输出高电平 VOL(1) 输出低电平 VOH(1) 输出高电平 CMOS端口,IIO = 4 mA TTL端口,IIO = 2 mA IIO = 9 mA V V V (1) 由综合评估得出,不在生产中测试。 输入交流特性 输入交流特性的定义和数值在下表给出。 除非特别说明,下表列出的参数是使用环境温度和供电电压符合表9的条件测量得到。 表 35. 输入交流特性 符号 tEXTIpw 2019.10.11 参数 EXTI控制器检测到外部信号的脉冲宽度 第 54 页 最小值 最大值 单位 10 - ns 版本 1.01 AT32F415系列 数据手册 5.3.13 NRST 引脚特性 NRST引脚输入驱动使用CMOS工艺,它连接了一个不能断开的上拉电阻,RPU(参见下表)。除非特别 说明,下表列出的参数是使用环境温度和供电电压符合表9的条件测量得到。 表 36. NRST 引脚特性 符号 参数 条件 最小值 典型值 最大值 单位 VIL(NRST)(1) NRST输入低电平电压 - -0.5 - 0.8 (1) NRST输入高电平电压 - 2 - VDD + 0.5 NRST施密特触发器电压迟滞 - - 400 - mV 30 40 50 kΩ VIH(NRST) Vhys(NRST) 弱上拉等效电阻 RPU VIN = VSS V VF(NRST)(1) NRST输入滤波脉冲 - - 28 33.3 μs VNF(NRST)(1) NRST输入非滤波脉冲 - 66.7 52 - μs (1) 由设计保证,不在生产中测试。 图 22. 建议的 NRST 引脚保护 V DD External (1) reset circuit NRST (2) R PU Internal Reset Filter 0.1 µF (1) 复位网络是为了防止寄生复位。 (2) 用户必须保证NRST引脚的电位能够低于表36中列出的最大VIL(NRST)以下,否则MCU不能得到复位。 5.3.14 TMR 定时器特性 下表列出的参数由设计保证。 有关输入输出复用功能引脚(输出比较、输入捕获、外部时钟、PWM输出)的特性详情,参见5.3.12 I/O 端口特性。 表 37. TMRx(1)特性 符号 tres(TMR) fEXT 参数 条件 最小值 最大值 单位 - 1 - tTMRxCLK 6.7 - ns 定时器分辨时间 fTMRxCLK = 150 MHz CH1至CH4的定时器外部时钟频率 - 0 fTMRxCLK/2 50 MHz (1) TMRx是一个通用的名称,代表TMR1~TMR7,TMR9~TMR11。 2019.10.11 第 55 页 版本 1.01 AT32F415系列 数据手册 5.3.15 通信接口 2 I C接口特性 AT32F415系列产品的I2C接口符合标准I2C通信协议,但有如下限制:SDA和SCL不是”真”开漏的引 脚,当配置为开漏输出时,在引出脚和VDD之间的PMOS管被关闭,但仍然存在。 I2C接口特性列于下表,有关输入输出复用功能引脚(SDA和SCL)的特性详情,参见5.3.12 I/O端口特 性。 表 38. I2C 接口特性 标准I2C(1)(2) 符号 快速I2C(1)(2) 参数 单位 最小值 最大值 最小值 最大值 tw(SCLL) SCL时钟低时间 4.7 - 1.3 - tw(SCLH) SCL时钟高时间 4.0 - 0.6 - tsu(SDA) SDA建立时间 250 - 100 - SDA数据保持时间 - 3450(3) - 900(3) SDA和SCL上升时间 - 1000 - 300 SDA和SCL下降时间 - 300 - 300 th(SDA) tr(SDA) tr(SCL) tf(SDA) tf(SCL) μs ns th(STA) 开始条件保持时间 4.0 - 0.6 - tsu(STA) 重复的开始条件建立时间 4.7 - 0.6 - tsu(STO) 停止条件建立时间 4.0 - 0.6 - μs 停止条件至开始条件的时间(总线空闲) 4.7 - 1.3 - μs - 400 - 400 pF tw(STO:STA) Cb 每条总线的容性负载 μs (1) 由设计保证,不在生产中测试。 2 2 (2) 为达到标准模式I C的最大频率,fPCLK1必须大于2 MHz。为达到快速模式I C的最大频率,fPCLK1必须大于4 MHz。 (3) 为了跨越SCL下降沿未定义的区域,在MCU内部必须保证SDA信号上至少300 ns的保持时间。 2019.10.11 第 56 页 版本 1.01 AT32F415系列 数据手册 图 23. I2C 总线交流波形和测量电路(1) V DD_I2C Rp V DD_I2C Rp Rs SDA 2 I C bus Rs SCL S TAR T REPEATED S TAR T t su(STA) SDA t S TAR T t r(SDA) f(SDA) t su(SDA) t S TOP t t w(SCLL) th(STA) w(STO:STA) h(SDA) SCL t w(SCLH) t r(SCL) t t f(SCL) su(STO) (1) 测量点设置于CMOS电平:0.3VDD和0.7VDD。 表 39. SCL 频率(fPCLK1 = 36 MHz,VDD = 3.3 V)(1)(2) I2C_CLKCTRL 数值 fSCL(kHz) RP = 4.7 kΩ 400 0x801E 300 0x8028 200 0x803C 100 0x00B4 50 0x0168 20 0x0384 2 (1) RP = 外部上拉电阻,fSCL = I C速度。 (2) 对于200 kHz左右的速度,速度的误差是±5 %。对于其它速度范围,速度的误差是±2 %。这些变化取决于设计中 外部元器件的精度。 2019.10.11 第 57 页 版本 1.01 AT32F415系列 数据手册 SPI-I2S特性 除非特别说明, 表40列出的SPI参数和表41列出的I2S参数是使用环境温度,fPCLKx频率和VDD供电电 压符合表9的条件测量得到。 有关输入输出复用功能引脚(SPI的NSS、SCK、MOSI、MISO,I2S的WS、CK、SD)的特性详情, 参见5.3.12 I/O端口特性。 表 40. SPI 特性 符号 参数 最小值 最大值 SPI1~2主模式 - 37.5 SPI1~2从模式 - fPCLK/2 SPI时钟上升和下降时间 负载电容:C = 30 pF - 8 ns tsu(NSS)(1) NSS建立时间 从模式 4tPCLK - ns (1) NSS保持时间 从模式 2tPCLK - ns 36 53 ns 主模式 5 - 从模式 5 - 主模式 5 - 从模式 4 - fSCK 1/tc(SCK) tr(SCK) tf(SCK) th(NSS) tw(SCKH) tw(SCKL) (1) (1) tsu(MI)(1) tsu(SI) (1) th(MI)(1) th(SI) (1) SCK高和低的时间 数据输入建立时间 数据输入保持时间 主模式,fPCLK = 75 MHz, 预分频系数 = 4 单位 MHz ns ns 数据输出访问时间 从模式,fPCLK = 20 MHz 0 3tPCLK ns (1)(3) 数据输出禁止时间 从模式 2 10 ns (1) 数据输出有效时间 从模式(使能边沿之后) - 25 ns (1) 数据输出有效时间 主模式(使能边沿之后) - 5 ns 从模式(使能边沿之后) 15 - 主模式(使能边沿之后) 2 - ta(SO)(1)(2) tdis(SO) SPI时钟频率 条件 tv(SO) tv(MO) th(SO) (1) th(MO) (1) 数据输出保持时间 ns (1) 由综合评估得出,不在生产中测试。 (2) 最小值表示驱动输出的最小时间,最大值表示正确获得数据的最大时间。 (3) 最小值表示关闭输出的最小时间,最大值表示把数据线置于高阻态的最大时间。 2019.10.11 第 58 页 版本 1.01 AT32F415系列 数据手册 图 24. SPI 时序图 – 从模式和 CPHA = 0 NSS input tc(SCK) th(NSS) SCK input tsu(NSS) CPHA=0 CPOL=0 tw(SCKH) tw(SCKL) CPHA=0 CPOL=1 ta(SO) tv(SO) MISO OUTP UT tr(SCK) tdis(SO) th(SO) M S B O UT tf(SCK) BI T6 OUT LSB OUT tsu(SI) MOSI I NP UT M S B IN BI T1 IN LS B IN th(SI) 图 25. SPI 时序图 – 从模式和 CPHA = 1(1) NSS input SCK input t SU(NSS) CPHA=1 CPOL=0 t h(NSS) t c(SCK) t w(SCKH) t w(SCKL) CPHA=1 CPOL=1 t v(SO) t h(SO) ta(SO) MISO OU T P U T MS B O UT t su(SI) MOSI I N PU T t r(SCK) t f(SCK) BI T6 OU T t dis(SO) L SB OUT t h(SI) M SB IN B I T 1 IN L SB IN (1) 测量点设置于CMOS电平:0.3VDD和0.7VDD。 图 26. SPI 时序图 – 主模式(1) High SCK Output SCK Output NSS in put t c(SCK) CPHA=0 CPOL=0 CPHA=0 CPOL=1 CPHA=1 CPOL=0 CPHA=1 CPOL=1 MISO INP U T MOSI OUT PU T t su(MI) t w(SCKH) t w(SCKL) MS BIN t t r(SCK) t f(SCK) BI T6 IN LSB IN h(M) M SB OUT t v(MO) B IT1 OUT t L SB OUT h(MO) (1) 测量点设置于CMOS电平:0.3VDD和0.7VDD。 2019.10.11 第 59 页 版本 1.01 AT32F415系列 数据手册 表 41. I2S 特性 符号 参数 条件 最小值 最大值 1.522 1.525 0 6.5 - 8 主模式(资料: 16位,音频: 48 kHz) fCK I2S时钟频率 1/tc(CK) tr(CK) 从模式 I2S时钟上升和下降时间 负载电容:C = 50 pF tf(CK) tv(WS)(1) WS有效时间 主模式 3 - th(WS)(1) WS保持时间 主模式 2 - tsu(WS)(1) WS建立时间 从模式 4 - th(WS)(1) WS保持时间 从模式 0 - CK高和低的时间 主模式,fPCLK = 16 MHz,音频: 48 kHz 312.5 - 345 - 主接收器 6.5 - 从接收器 1.5 - 主接收器 0 - 从接收器 0.5 - tw(CKH)(1) tw(CKL)(1) tsu(SD_MR)(1) 数据输入建立时间 tsu(SD_SR)(1) th(SD_MR) th(SD_SR) (1)(2) 数据输入保持时间 (1)(2) (1)(2) 数据输出有效时间 从发送器(使能边沿之后) - 18 th(SD_ST)(1) tv(SD_ST) 数据输出保持时间 从发送器(使能边沿之后) 11 - (1)(2) 数据输出有效时间 主发送器(使能边沿之后) - 3 th(SD_MT)(1) 数据输出保持时间 主发送器(使能边沿之后) 0 - tv(SD_MT) 单位 MHz ns (1) 由设计模拟和/或综合评估得出,不在生产中测试。 (2) 依赖于fPCLK。例如,如果fPCLK = 8 MHz,则tPCLK = 1/fPCLK = 125 ns。 图 27. I2S 从模式时序图(Philips 协议)(1) CK Iutput t c(CK) CPOL=0 CPOL=1 t w(CKH) t w(CKL) t h(WS) WS input t SD transmit su(WS) t LSB transmit (2) MSB transmit t su(SD_SR) SD receive V(SD_ST) Bitn transmit t h(SD_ST) LSB transmit t h(SD_SR) (2) LSB receive MSB receive Bitn receive LSB receive (1) 测量点设置于CMOS电平:0.3VDD和0.7VDD。 (2) 前一字节的最低位发送/接收。在第一个字节之前没有这个最低位的发送/接收。 2019.10.11 第 60 页 版本 1.01 AT32F415系列 数据手册 图 28. I2S 主模式时序图(Philips 协议)(1) t f(CK) CK output t CPOL=0 t r(CK) c(CK) t w(CKH) CPOL=1 t t w(CKL) v(WS) t h(WS) WS output t V(SD_MT) SD transmit LSB transmit (2) MSB transmit t su(SD_MR) SD receive (2) LSB receive Bitn transmit t h(SD_MT) LSB transmit th(SD_MR) MSB receive Bitn receive LSB receive (1) 测量点设置于CMOS电平:0.3VDD和0.7VDD。 (2) 前一字节的最低位发送/接收。在第一个字节之前没有这个最低位的发送/接收。 2019.10.11 第 61 页 版本 1.01 AT32F415系列 数据手册 SD/SDIO/MMC卡主机接口(SDIO)特性 除非特别说明,下表列出的参数是使用环境温度、fPCLKx频率和VDD供电电压符合表9的条件测量得 到。 有关输入输出复用功能引脚(D[7:0]、CMD、CK)的特性详情,参见5.3.12 I/O端口特性。 图 29. SDIO 高速模式 t t tC tr f t W(CKL) W(CKH) CK t OH t OV D,CWD (output) t ISU t IH D,CWD (input) 图 30. SD 默认模式 CK t OVD D,CMD (output) t OVD 表 42. SD/MMC 接口特性 符号 参数 条件 最小值 最大值 单位 MHz 数据传输模式下的时钟频率 CL ≤ 30 pF 0 50 tW(CKL) 时钟低时间 CL ≤ 30 pF 32 - tW(CKH) 时钟高时间 CL ≤ 30 pF 30 - tr 时钟上升时间 CL ≤ 30 pF - 4 tf 时钟下降时间 CL ≤ 30 pF - 5 fPP ns CMD、D输入(参照CK) tISU 时钟上升时间 CL ≤ 30 pF 2 - tIH 时钟下降时间 CL ≤ 30 pF 0 - ns 在MMC和SD高速模式CMD、D输出(参照CK) tOV 输出有效时间 CL ≤ 30 pF - 6 tOH 输出保持时间 CL ≤ 30 pF 0 - ns 在SD默认模式CMD、D输出(参照CK)(1) tOVD 输出有效默认时间 CL ≤ 30 pF - 7 tOHD 输出保持默认时间 CL ≤ 30 pF 0.5 - ns (1) 参见SDIO_CLKCTRL,SDIO时钟控制寄存器,控制CK输出。 2019.10.11 第 62 页 版本 1.01 AT32F415系列 数据手册 USB OTG全速特性 表 43. USB OTG 全速启动时间 符号 参数 tSTARTUP(1) USB OTG收发器启动时间 最大值 单位 1 μs (1) 由设计保证,不在生产中测试。 表 44. USB OTG 全速直流特性 符号 输入电平 参数 条件 最小值(1) - 典型值 最大值(1) 单位 3.0(2) 3.6 V VDD USB OTG操作电压 VDI(3) 差分输入灵敏度 I (OTG_FS_DP/DM) 0.2 - VCM(3) 差分共模范围 包含VDI范围 0.8 2.5 VSE(3) 单端接收器阀值 1.3 2.0 VOL 静态输出低电平 内部1.24 kΩ的RL接至3.6 - 0.3 静态输出高电平 kΩ的RL接至VSS(4) 2.8 3.6 输出电平 VOH - 15 OTG_FS_DP内部上拉 RPU 电阻 OTG_FS_DP/DM内部 RPD 下拉电阻 V(4) V V VIN = VSS 0.97 1.24 1.58 kΩ VIN = VDD 15 19 25 kΩ (1) 所有的电压测量都是以设备端地线为准。 (2) AT32F415系列的正确USB OTG全速功能可以在2.7 V得到保证,而不是在2.7~3.0 V电压范围下降级的电气特 性。 (3) 由综合评估保证,不在生产中测试。 (4) RL是连接到USB OTG全速驱动器上的负载。 图 31. USB OTG 全速时序:数据信号上升和下降时间定义 Crossover points Diffierential data lines V CRS V SS t t f r 表 45. USB OTG 全速电气特性 符号 参数 条件 最小值(1) 最大值(1) 单位 tr 上升时间(2) CL ≤ 50 pF 4 20 ns tf 下降时间(2) CL ≤ 50 pF 4 20 ns trfm 上升下降时间匹配 tr/tf 90 110 % VCRS 输出信号交叉电压 - 1.3 2.0 V (1) 由设计保证,不在生产中测试。 (2) 测量数据信号从10%至90%。更多详细信息,参见USB规范第7章(2.0版)。 2019.10.11 第 63 页 版本 1.01 AT32F415系列 数据手册 5.3.16 CAN(控制器局域网络)接口 有关输入输出复用功能引脚(CAN_TX和CAN_RX)的特性详情,参见5.3.12 I/O端口特性。 5.3.17 12 位 ADC 特性 除非特别说明,下表的参数是使用符合表9的条件的环境温度,fPCLK2频率和VDDA供电电压测量得到。 注: 建议在每次上电时执行一次校准。 表 46. ADC 特性 符号 条件 最小值 典型值 最大值 单位 - 2.6 - 3.6 V 660 μA VDDA 供电电压 IDDA 在VDDA输入脚上的电流 - - 560(1) fADC ADC时钟频率 - 0.6 - 28 MHz fS(2) 采样速率 - 0.05 - 2 MHz - - 1.65 MHz - - 17 1/fADC - VREF+ V fTRIG(2) 外部触发频率 fADC = 28 MHz - 转换电压范围(3) - RAIN 外部输入阻抗 - CADC(2) 内部采样和保持电容 - tCAL(2) 校准时间 tlat(2) 注入触发转换时延 tlatr(2) 常规触发转换时延 tS(2) 采样时间 tSTAB(2) 上电时间 tCONV(2) 总转换时间(包括采样时间) VAIN (2) (1) (2) (3) (4) 2019.10.11 参数 0 (VREF-内部连接到地) 参见表47和表48 - fADC = 28 MHz fADC = 28 MHz fADC = 28 MHz fADC = 28 MHz - - 6.14 μs 172 1/fADC 107 ns - - 3(4) 1/fADC - - 71.4 μs - - 2(4) 1/fADC 0.053 - 8.55 μs 1.5 - 239.5 1/fADC 42 fADC = 28 MHz pF - - - 15 - - Ω 0.5 1/fADC - 14~252 (采样tS + 逐步逼近12.5) 9 μs 1/fADC 由综合评估保证,不在生产中测试。 由设计保证,不在生产中测试。 VREF+在内部连接到VDDA,VREF-在内部连接到VSSA。 对于外部触发,必须在表46列出的时延中加上一个延迟1/fPCLK2。 第 64 页 版本 1.01 AT32F415系列 数据手册 表47和表48决定最大的外部阻抗,使得误差可以小于1/4 LSB。 表 47. fADC = 14 MHz 时的最大 RAIN(1) 最大RAIN (kΩ) tS (μs) TS (周期) 1.5 0.11 0.25 7.5 0.54 1.3 13.5 0.96 2.5 28.5 2.04 5.0 41.5 2.96 8.0 55.5 3.96 10.5 71.5 5.11 13.5 239.5 17.11 40 (1) 由设计保证。 表 48. fADC = 28 MHz 时的最大 RAIN(1) 最大RAIN (kΩ) tS (μs) TS (周期) 1.5 0.05 0.1 7.5 0.27 0.6 13.5 0.48 1.2 28.5 1.02 2.5 41.5 1.48 4.0 55.5 1.98 5.2 71.5 2.55 7.0 239.5 8.55 20 (1) 由设计保证。 2019.10.11 第 65 页 版本 1.01 AT32F415系列 数据手册 表 49. ADC 精度(VDDA = 3.0~3.6 V, T A = 25 °C)(1)(2) 符号 参数 ET 综合误差 EO 偏移误差 EG 增益误差 ED 微分线性误差 EL 积分线性误差 测试条件 fPCLK2 = 56 MHz, fADC = 28 MHz,RAIN < 10 kΩ, VDDA = 3.0~3.6 V, TA = 25 °C 测量是在 ADC 校准之后进行的 典型值 最大值(3) ±2 ±3 ±1 ±1.6 ±1.5 ±3 ±0.6 ±1 ±1 ±2 单位 LSB (1) ADC的直流精度数值是在经过内部校准后测量的。 (2) ADC精度与反向注入电流的关系:需要避免在任何标准的模拟输入引脚上注入反向电流,因为这样会显着地降低 另一个模拟输入引脚上正在进行的转换精度。建议在可能产生反向注入电流的标准模拟引脚上,(引脚与地之间) 增加一个肖特基二极管。 (3) 由综合评估保证,不在生产中测试。 表 50. ADC 精度(VDDA = 2.6~3.6 V, T A = -40~105 °C)(1)(2) 符号 参数 ET 综合误差 EO 偏移误差 EG 增益误差 ED 微分线性误差 EL 积分线性误差 测试条件 fPCLK2 = 56 MHz, fADC = 28 MHz,RAIN < 10 kΩ, VDDA = 2.6~3.6 V 测量是在 ADC 校准之后进行的 典型值 最大值(3) ±2 ±4 ±1 ±2 ±1.5 ±3.5 ±0.6 +1.5/-1 ±1 ±2 单位 LSB (1) ADC的直流精度数值是在经过内部校准后测量的。 (2) ADC精度与反向注入电流的关系:需要避免在任何标准的模拟输入引脚上注入反向电流,因为这样会显着地降低 另一个模拟输入引脚上正在进行的转换精度。建议在可能产生反向注入电流的标准模拟引脚上,(引脚与地之间) 增加一个肖特基二极管。 (3) 由综合评估保证,不在生产中测试。 图 32. ADC 精度特性 VREF+ [1LSB IDEAL=—— 4096 4095 4094 VDDA (or——depending on package) ] 4096 (1)实际ADC转换曲线的例子 EG (2)理想转换曲线 (3)实际转换终点连线 4093 (2) (3) ET 7 ET 综合误差:实际转换曲线与理想转 换曲线间的最大偏离 EO 偏移误差:实际转换曲线上的第一 次跃迁与理想转换曲线上的第一次 跃迁之差 (1) 6 5 EL EO 4 次跃迁之差 ED 微分线性误差:实际转换曲线上步 距与理想步距(1LSB)之差 ED 3 增益误差:实际转换曲线上的最后 EG 一次跃迁与理想转换曲线上最后一 2 0 VSSA 2019.10.11 EL 1LSBIDEAL 1 1 2 3 456 7 积分线性误差:实际转换曲线与终 点连线间的最大偏离 4093 4094 4095 4096 VDDA 第 66 页 版本 1.01 AT32F415系列 数据手册 图 33. 使用 ADC 典型的连接图 V DD (1) R AIN Sample and hold/ADC converter R ADC 12-bit VT 0.6V ADCx_INx converter VT 0.6V VAIN C parasitic IL C ADC (1) (1) 有关RAIN和CADC的数值,参见表46。 (2) Cparasitic表示PCB(与焊接和PCB布局质量相关)与焊盘上的寄生电容(大约7 pF)。较大的Cparasitic数值将降低转换的 精度,解决的办法是减小fADC。 PCB设计建议 电源的去藕必须按照 图34连接。它们应该尽可能地靠近MCU芯片。 图 34. 供电电源和参考电源去藕线路 V DDA 1 µF // 100nF V SSA 2019.10.11 第 67 页 版本 1.01 AT32F415系列 数据手册 5.3.18 比较器特性 表 51. 比较器特性 符号 VDDA VIN tSTART tD Voffset 参数 条件 最小值(1) 典型值 最大值(1) 单位 供电电压 - 2.6 - 3.6 V 输入电压范围 - 0 - VDDA V 快速模式 - 2.0 3.2 低功耗模式 - 3.6 5.5 200 mV步进,100 mV 快速模式 - 105 320 ns 超载的传播延迟 低功耗模式 - 1.2 3 μs - ±3 ±10 mV - 0 - 低迟滞 40 65 100 中迟滞 120 180 280 高迟滞 200 320 450 低迟滞 15 25 35 中迟滞 50 70 90 高迟滞 90 120 160 快速模式 - 120 165 低功耗模式 - 1.9 3.5 启动时间 徧移误差电压 无迟滞 快速模式 Vhys 迟滞电压 低功耗模式 IDDA 在VDDA输入脚上的电流 μs mV μA (1) 由综合评估保证,不在生产中测试。 图 35. 比较器迟滞图 VINP Vhys VINM COMP_OUT 2019.10.11 第 68 页 版本 1.01 AT32F415系列 数据手册 5.3.19 温度传感器特性 表 52. 温度传感器特性 符号 参数 TL(1) VSENSE相对于温度的线性度 Avg_Slope(1)(2) V25 (1)(2) 典型值 最大值 单位 - ±2 ±5 ºC 平均斜率 -4.13 -4.34 -4.54 mV/ºC 在25 ºC时的电压 1.26 1.32 1.38 V (3) 建立时间 - - 100 μs (3)(4) 当读取温度时,ADC采样时间 - 8.6 17.1 μs tSTART TS_temp 最小值 (1) 由综合评估保证,不在生产中测试。 (2) 温度传感器输出电压随温度线性变化,由于生产过程的变化,温度变化曲线的偏移在不同芯片上会有不同(最多 相差约30°C)。内部温度传感器更适合于检测温度的变化,而不是测量绝对的温度。如果需要测量精确的温度, 应该使用一个外置的温度传感器。 (3) 由设计保证,不在生产中测试。 (4) 短的采样时间可以由应用程序通过多次循环决定。 利用下列公式得出温度: 温度(°C) = {(V25 – VSENSE) / Avg_Slope} + 25 这里: V25 = VSENSE在25 °C时的数值 Avg_Slope = 温度与VSENSE曲线的平均斜率(单位为mV/°C) 图 36. VSENSE 对温度理想曲线图 2019.10.11 第 69 页 版本 1.01 AT32F415系列 数据手册 6 封装特性 6.1 LQFP64 – 10 x 10 mm 封装数据 图 37. LQFP64 – 10 x 10 mm 64 脚薄型正方扁平封装图 (1) 图不是按照比例绘制。 2019.10.11 第 70 页 版本 1.01 AT32F415系列 数据手册 表 53. LQFP64 – 10 x 10 mm 64 脚薄型正方扁平封装机械数据 英寸(1) 毫米 标号 最小值 典型值 最大值 最小值 典型值 最大值 A - - 1.60 - - 0.063 A1 0.05 - 0.15 0.002 - 0.006 A2 1.35 1.40 1.45 0.053 0.055 0.057 b 0.17 0.20 0.27 0.007 0.008 0.011 c 0.09 - 0.20 0.004 - 0.008 D 11.75 12.00 12.25 0.463 0.472 0.482 D1 9.90 10.00 10.10 0.390 0.394 0.398 E 11.75 12.00 12.25 0.463 0.472 0.482 E1 9.90 10.00 10.10 0.390 0.394 0.398 e 0.50 BSC. 0.020 BSC. Θ 3.5° REF. 3.5° REF. L 0.45 0.60 0.75 0.018 0.024 L1 1.00 REF. 0.039 REF. ccc 0.08 0.003 0.030 (1) 英寸的数值是根据毫米的数据按照3位小数精度转换取整得到的。 LQFP64 – 10 x 10 mm设备标记 下图是一个顶部标记取向与引脚1识别标记位置的例子 图 38. LQFP64 – 10 x 10 mm 标记(封装俯视图) Part No. Lot No. AT32F415RCT7 Date Code (Year + Week) Pin 1 Identifier 2019.10.11 YYWW R ARM Revision Code (1~2 characters) 第 71 页 版本 1.01 AT32F415系列 数据手册 6.2 LQFP64 – 7 x 7 mm 封装数据 图 39. LQFP64 – 7 x 7 mm 64 脚薄型正方扁平封装图 (1) 图不是按照比例绘制。 2019.10.11 第 72 页 版本 1.01 AT32F415系列 数据手册 表 54. LQFP64 – 7 x 7 mm 64 脚薄型正方扁平封装机械数据 英寸(1) 毫米 标号 最小值 典型值 最大值 最小值 典型值 最大值 A - - 1.60 - - 0.063 A1 0.05 - 0.15 0.002 - 0.006 A2 1.35 1.40 1.45 0.053 0.055 0.057 b 0.13 0.18 0.23 0.005 0.007 0.009 c 0.09 - 0.20 0.004 - 0.008 D 9.00 BSC. 0.354 BSC. D1 7.00 BSC. 0.276 BSC. E 9.00 BSC. 0.354 BSC. E1 7.00 BSC. 0.276 BSC. e 0.40 BSC. 0.016 BSC. Θ 0° 3.5° 7° 0° 3.5° 7° L 0.45 0.60 0.75 0.018 0.024 0.030 L1 1.00 REF. 0.039 REF. (1) 英寸的数值是根据毫米的数据按照3位小数精度转换取整得到的。 LQFP64 – 7 x 7 mm设备标记 下图是一个顶部标记取向与引脚1识别标记位置的例子 图 40. LQFP64 – 7 x 7 mm 标记(封装俯视图) Part No. Lot No. AT32F415RCT7-7 Date Code (Year + Week) Pin 1 Identifier 2019.10.11 YYWW R ARM Revision Code (1~2 characters) 第 73 页 版本 1.01 AT32F415系列 数据手册 6.3 LQFP48 – 7 x 7 mm 封装数据 图 41. LQFP48 – 7 x 7 mm 48 脚薄型正方扁平封装图 (1) 图不是按照比例绘制。 2019.10.11 第 74 页 版本 1.01 AT32F415系列 数据手册 表 55. LQFP48 – 7 x 7 mm 48 脚薄型正方扁平封装机械数据 英寸(1) 毫米 标号 最小值 典型值 最大值 最小值 典型值 最大值 A - - 1.60 - - 0.063 A1 0.05 - 0.15 0.002 - 0.006 A2 1.35 1.40 1.45 0.053 0.055 0.057 b 0.17 0.22 0.27 0.007 0.009 0.011 c 0.09 - 0.20 0.004 - 0.008 D 9.00 BSC 0.345 BSC D1 7.00 BSC 0.276 BSC E 9.00 BSC 0.345 BSC E1 7.00 BSC 0.276 BSC e 0.50 BSC. 0.020 BSC. Θ 0° 3.5° 7° 0° 3.5° 7° L 0.45 0.60 0.75 0.018 0.024 0.030 L1 1.00 REF. 0.039 REF. (1) 英寸的数值是根据毫米的数据按照3位小数精度转换取整得到的。 LQFP48设备标记 下图是一个顶部标记取向与引脚1识别标记位置的例子 图 42. LQFP48 – 7 x 7 mm 标记(封装俯视图) Part No. Lot No. AT32F415CCT7 Date Code (Year + Week) Pin 1 Identifier 2019.10.11 YYWW R ARM Revision Code (1~2 characters) 第 75 页 版本 1.01 AT32F415系列 数据手册 6.4 QFN48 – 6 x 6 mm 封装数据 图 43. QFN48 – 6 x 6 mm 48 脚正方扁平无引线封装图 (1) 图不是按照比例绘制。 2019.10.11 第 76 页 版本 1.01 AT32F415系列 数据手册 表 56. QFN48 – 6 x 6 mm 48 脚正方扁平无引线封装机械数据 英寸(1) 毫米 标号 最小值 典型值 最大值 最小值 典型值 最大值 A 0.80 0.85 0.90 0.031 0.033 0.035 A1 0.00 0.02 0.05 0.000 0.001 0.002 A3 b 0.203 REF. 0.15 D D2 0.25 0.006 0.008 6.00 BSC. 4.45 E E2 0.20 0.008 REF. 4.50 0.236 BSC. 4.55 0.175 0.177 6.00 BSC. 4.45 e 4.50 0.010 0.179 0.236 BSC. 4.55 0.175 0.177 0.40 BSC. 0.179 0.016 BSC. K 0.20 - - 0.008 - - L 0.35 0.40 0.45 0.014 0.016 0.018 (1) 英寸的数值是根据毫米的数据按照3位小数精度转换取整得到的。 QFN48设备标记 下图是一个顶部标记取向与引脚1识别标记位置的例子 图 44. QFN48 – 6 x 6 mm 标记(封装俯视图) Part No. Lot No. AT32F415CCU7 Date Code (Year + Week) Pin 1 Identifier 2019.10.11 YYWW R ARM Revision Code (1~2 characters) 第 77 页 版本 1.01 AT32F415系列 数据手册 6.5 QFN32 – 4 x 4 mm 封装数据 图 45. QFN32 – 4 x 4 mm 32 脚正方扁平无引线封装图 (1) 图不是按照比例绘制。 2019.10.11 第 78 页 版本 1.01 AT32F415系列 数据手册 表 57. QFN32 – 4 x 4 mm 32 脚正方扁平无引线封装机械数据 英寸(1) 毫米 标号 最小值 典型值 最大值 最小值 典型值 最大值 A 0.80 0.85 0.90 0.031 0.033 0.035 A1 0.00 0.02 0.05 0.000 0.001 0.002 A3 b 0.203 REF. 0.15 D D2 0.25 0.006 4.00 BSC. 2.65 E E2 0.20 0.008 REF. 2.70 e 2.70 0.010 0.157 BSC. 2.75 0.104 4.00 BSC. 2.65 0.008 0.106 0.108 0.157 BSC. 2.75 0.104 0.40 BSC. 0.106 0.108 0.016 BSC. K 0.20 - - 0.008 - - L 0.25 0.30 0.35 0.010 0.012 0.014 (1) 英寸的数值是根据毫米的数据按照3位小数精度转换取整得到的。 QFN32设备标记 下图是一个顶部标记取向与引脚1识别标记位置的例子 图 46. QFN32 – 4 x 4 mm 标记(封装俯视图) Part No. Lot No. AT32F415 KCU7-4 Date Code (Year + Week) Pin 1 Identifier 2019.10.11 YYWW R Revision Code (1~2 characters) 第 79 页 版本 1.01 AT32F415系列 数据手册 6.6 热特性 芯片的最大结温(Tjmax)一定不能超过表9给出的数值范围。芯片的最大结温(Tjmax)用摄氏温度表 示,可用下面的公式计算: Tjmax = Tamax + (Pdmax x ΘJA) 其中:  Tamax是最大的环境温度,用°C表示,  ΘJA是封装中结到环境的热阻抗,用°C/W标示,  Pdmax是PINTmax和PI/Omax的和(Pdmax = PINTmax + PI/Omax),  PINTmax是IDD和VDD的乘积,用瓦特(Watt)表示,是芯片的最大内部功耗。 PI/Omax是所有输出引脚的最大功率消耗: PI/Omax = Σ(VOL x IOL) + Σ((VDD – VOH) x IOH), 考虑在应用中I/O上低电平和高电平的实际的VOL / IOL和VOH / IOH。 表 58. 封装的热特性 符号 ΘJA 2019.10.11 参数 数值 结到环境的热阻抗—LQFP64 – 10 × 10 mm / 0.5 mm 间距 75.3 结到环境的热阻抗—LQFP64 – 7 × 7 mm / 0.4 mm 间距 80.4 结到环境的热阻抗—LQFP48 – 7 × 7 mm / 0.5 mm 间距 76.8 结到环境的热阻抗—QFN48 – 6 × 6 mm / 0.4 mm 间距 38.8 结到环境的热阻抗—QFN32 – 4 × 4 mm / 0.4 mm 间距 59.7 第 80 页 单位 °C/W 版本 1.01 AT32F415系列 数据手册 7 订货代码 表 59. AT32F415 系列订货代码信息图示 例如: AT32 F 4 1 5 R C T 7 -7 产品系列 AT32 = 基于ARM的32位微控制器 产品类型 F = 通用类型 内核 4 = Cortex® -M4 产品子系列 1 = 超值型 产品应用别 5 = USB OTG系列 引脚数目 K = 32脚 C = 48脚 R = 64脚 闪存存储器容量 8 = 64 K字节的闪存存储器 B = 128 K字节的闪存存储器 C = 256 K字节的闪存存储器 封装 T = LQFP U = QFN 温度范围 7 = -40 °C至+105 °C 封装细节 -7 = LQFP64 - 7 x 7 mm封装 -4 = QFN32 - 4 x 4 mm封装 無 = 其他封装 关于更多的选项列表(速度、封装等)和其他相关信息,请与邻近的雅特力销售处联络。 2019.10.11 第 81 页 版本 1.01 AT32F415系列 数据手册 8 版本历史 表 60. 文档版本历史 日期 版本 2019.8.1 1.00 变更 最初版本 1. 修正DMA2为7通道 2019.10.11 1.01 2. 修正USART/UART最高通信速率 3. 新增表35 4. 新增AT32F415CCU7和AT32F415CBU7两种型号 2019.10.11 第 82 页 版本 1.01 AT32F415系列 数据手册 重要通知 - 请仔细阅读 买方自行负责对本文所述雅特力产品和服务的选择和使用,雅特力概不承担与选择或使用本文所述雅特力产品和服务相关的任何责任。 无论之前是否有过任何形式的表示,本文档不以任何方式对任何知识产权进行任何明示或默示的授权或许可。如果本文档任何部分涉及任何 第三方产品或服务,不应被视为雅特力授权使用此类第三方产品或服务,或许可其中的任何知识产权,或者被视为涉及以任何方式使用任何 此类第三方产品或服务或其中任何知识产权的保证。 除非在雅特力的销售条款中另有说明,否则,雅特力对雅特力产品的使用和/或销售不做任何明示或默示的保证,包括但不限于有关适销性、 适合特定用途(及其依据任何司法管辖区的法律的对应情况),或侵犯任何专利、版权或其他知识产权的默示保证。 雅特力产品并非设计或专门用于下列用途的产品:(A) 对安全性有特别要求的应用,如:生命支持、主动植入设备或对产品功能安全有要求 的系统;(B) 航空应用;(C) 汽车应用或汽车环境;(D) 航天应用或航天环境,且/或(E) 武器。因雅特力产品不是为前述应用设计的,而采 购商擅自将其用于前述应用,即使采购商向雅特力发出了书面通知,风险由购买者单独承担,并且独力负责在此类相关使用中满足所有法律 和法规要求。 经销的雅特力产品如有不同于本文档中提出的声明和/或技术特点的规定,将立即导致雅特力针对本文所述雅特力产品或服务授予的任何保证 失效,并且不应以任何形式造成或扩大雅特力的任何责任。 © 2019 雅特力科技 (重庆) 有限公司 保留所有权利 2019.10.11 第 83 页 版本 1.01
AT32F415CBT6 价格&库存

很抱歉,暂时无法提供与“AT32F415CBT6”相匹配的价格&库存,您可以联系我们找货

免费人工找货