0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
CBM9002A-56ILG

CBM9002A-56ILG

  • 厂商:

    COREBAI(芯佰微)

  • 封装:

    QFN56_8X8MM_EP

  • 描述:

    USB2.0控制器 基于符合工业标准的增强型 8051 内核的 USB 型微控制器 3.3V 37mA

  • 数据手册
  • 价格&库存
CBM9002A-56ILG 数据手册
产品特点 内核:兼容工业标准的增强型 8051 内核 可编程接口(PIF)  48MHz、24MHz、12MHz CPU 工作频率  可直接连接大多数并行外设接口  每个指令周期为 4 个时钟  支持 4 个可编程波形描述符  2 个 UART  支持多种就绪输入和控制输出信号  3 个定时器/计数器 2 个数据指针 UART   扩展中断系统  支持 2 个 UART 接口  矢量式 USB 中断和 PIF/FIFO 中断  最高波特率支持 230.4KBaud I2C 存储器  片上 16K 字节 code/data RAM  运行速率 400kHz 或 100kHz  片上 0.5K 字节 data RAM  仅支持 Master 模式 计数器/定时器 时钟、复位 支持 3 个 16 位计数器/定时器  3.3V 工作电压、5.0V 容限输入   上电复位(POR)、外部 RESET 输入 GPIO  24MHz(±100ppm)晶体振荡器  低功耗  支持挂起模式,功耗最低不超过 1mA  任何模式下,ICC 不超过 85mA 固件启动 USB  支持标准的 USB2.0 协议  已通过 USB IF 的 USB2.0 兼容性测试  集成 USB2.0 收发器、智能串行接口引擎  支持高速模式(480Mbps) 、全速模式(12Mbps)  支持 EP0、EP1IN、EP1OUT、EP2、EP4、 EP6、  主控或从器件工作模式  同步或异步操作  易于连接到 ASIC 或 DSP 等 IC 内部 RAM,固件通过 USB 下载  内部 RAM,固件通过 EEPROM 加载  SSOP56:18 x 7.6 x 2.8mm  QFN56:8.0 x 8.0 x 1.0mm  VFBGA56:5.0 x 5.0 x 1.0mm  LQFP100:14 x 20 x 1.4mm 工作温度 集成式 FIFO 16 位总线自动切换  封装 EP8 等 7 个端点  最多 5 组共 40 个双向 IO(仅 100pin 支持)  支持商业级工作温度范围(0~70℃)  支持工业级工作温度范围(-40~105℃) 1 www.corebai.com 产品概述 CBM9002A 系列是基于符合工业标准的增强型 8051 内核的 USB 型微控制器。支持 USB2.0 协议 高速 480Mbps 以及全速 12Mbps 两种模式。 增强型 8051 可工作在 48、24、12MHz 频率下;每个指令周期为 4 个时钟,是标准 8051 速度的 3 倍。CBM9002A 系列内置高达 16K 字节的片上 SRAM 空间,可以用来存放用户 code 或 data。 CBM9002A 系列提供除 USB 接口以外的 USART、I2C、GPIO 等常用低速通信接口,用于和其他外设 进行通信。 CBM9002A 系列支持 Slave FIFO、PIF(可编程接口)等强大的数据传输功能;基于 CBM 提供的 CBM9002A 系列固件框架下,可达到 50MB/s 以上的数据传输能力,最大为 USB2.0 带宽。 产品应用  便携式视频设备  扫描仪  工业相机,或视频监控设备  激光雕刻设备  数据采集系统  便携式声卡或 MP3 播放设备  ATA 接口,如 IDE 硬盘  VGA 视频采集传输设备等等  存储器,读卡器 逻辑框图 图1 逻辑框图 2 www.corebai.com 引脚分配 LQFP100 引脚分配 图2 CBM9002A LQFP100 引脚分配 3 www.corebai.com SSOP56 引脚分配 图 3 CBM9002A SSOP56 引脚分配 4 www.corebai.com QFN56 引脚分配 图4 CBM9002A QFN56 引脚分配 5 www.corebai.com VFBGA 引脚分配 图5 CBM9002A VFBGA 引脚分配 — 顶部视图 6 www.corebai.com 引脚简述 LQFP- SSOP- QFN- VFBGA 100 56 56 -56 9 10 3 16 14 12 名称 类型 默认值 复位 说明 2D AVCC Power NA NA 模拟 VCC 7 1D AVCC Power NA NA 模拟 VCC 13 6 2F AGND Power NA NA 模拟 GND 19 17 10 1F AGND Power NA NA 模拟 GND 18 16 9 1E DMINUS IO/Z Z NA USB D-信号 17 15 8 2E DPLUS IO/Z Z NA USB D+ 信号 28 - - - BKPT O L L 断点 77 49 42 8B RESET# I NA NA 芯片复位,低有效 11 12 5 1C XTALIN I NA NA 24MHz 晶振输入 10 11 4 2C XTALOUT O NA NA 24MHz 晶振输出 100 5 54 2B CLKOUT O/Z 12MHz 时钟驱动 12/24/48MHz 时钟输出,可设置三态输出 67 40 33 8G PA0_INT0# IOZ I I PA 端口 bit0;或 8051 INT0 中断输入 68 40 34 6G PA1_INT1# IOZ I I PA 端口 bit1;或 8051 INT1 中断输入 PA 端口 bit2;或 Slave FIFO 模式下输入输 69 42 35 8F PA2_SLOE IOZ I Z 70 43 36 7F PA3_WU2 IOZ I Z PA 端口 bit3;或 USB 备用唤醒源 71 44 37 6F PA4_FIFOADR0 IOZ I Z PA 端口 bit4;或 FIFO 地址 bit0 72 45 38 8C PA5_FIFOADR1 IOZ I Z PA 端口 bit5;或 FIFO 地址 bit1 73 46 39 7C PA6_PKEND IOZ I Z 74 47 40 6C IOZ I Z 34 25 18 3H PB0_FD0 IOZ I Z PB 端口 bit0;或 FIFO/PIF 数据总线 bit0 35 26 19 4F PB1_FD1 IOZ I Z PB 端口 bit1;或 FIFO/PIF 数据总线 bit1 36 27 20 4H PB2_FD2 IOZ I Z PB 端口 bit2;或 FIFO/PIF 数据总线 bit2 37 28 21 4G PB3_FD3 IOZ I Z PB 端口 bit3;或 FIFO/PIF 数据总线 bit3 44 29 22 5H PB4_FD4 IOZ I Z PB 端口 bit4;或 FIFO/PIF 数据总线 bit4 45 30 23 5G PB5_FD5 IOZ I Z PB 端口 bit5;或 FIFO/PIF 数据总线 bit5 46 31 24 5G PB6_FD6 IOZ I Z PB 端口 bit6;或 FIFO/PIF 数据总线 bit6 47 32 25 6H PB7_FD7 IOZ I Z PB 端口 bit7;或 FIFO/PIF 数据总线 bit7 57 - - - PC0_PIFADR0 IOZ I Z PC 端口 bit0;或 PIF 地址输出 bit0 58 - - - PC1_PIFADR1 IOZ I Z PC 端口 bit1;或 PIF 地址输出 bit1 59 - - - PC2_PIFADR2 IOZ I Z PC 端口 bit2;或 PIF 地址输出 bit2 60 - - - PC3_PIFADR3 IOZ I Z PC 端口 bit3;或 PIF 地址输出 bit3 61 - - - PC4_PIFADR4 IOZ I Z PC 端口 bit4;或 PIF 地址输出 bit4 62 - - - PC5_PIFADR5 IOZ I Z PC 端口 bit5;或 PIF 地址输出 bit5 63 - - - PC6_PIFADR6 IOZ I Z PC 端口 bit6;或 PIF 地址输出 bit6 64 - - - PC7_PIFADR7 IOZ I Z PC 端口 bit7;或 PIF 地址输出 bit7 80 52 45 8A PD0_FD8 IOZ I Z PD 端口 bit0;或 FIFO/PIF 数据总线 bit8 PA7_FLAGD_SL CS# 出使能信号 PA 端口 bit6; Slave FIFO 模式复用为包提 前结束请求,如未使用,用上拉或固件置高 PA 端口 bit7;或可编程 FIFO 标志;或 FIFO 片选信号 7 www.corebai.com 81 53 46 7A PD1_FD9 IOZ I Z PD 端口 bit1;或 FIFO/PIF 数据总线 bit9 82 54 83 55 47 6B PD2_FD10 IOZ I Z PD 端口 bit2;或 FIFO/PIF 数据总线 bit10 48 6A PD3_FD11 IOZ I Z PD 端口 bit3;或 FIFO/PIF 数据总线 bit11 95 56 49 3B PD4_FD12 IOZ I Z PD 端口 bit4;或 FIFO/PIF 数据总线 bit12 96 1 50 3A PD5_FD13 IOZ I 97 2 51 3C PD6_FD14 IOZ I Z PD 端口 bit6;或 FIFO/PIF 数据总线 bit14 98 3 52 2A PD7_FD15 IOZ I Z PD 端口 bit7;或 FIFO/PIF 数据总线 bit15 86 - - - PE0_T0OUT IOZ I Z PD 端口 bit5;或 FIFO/PIF 数据总线 bit13 87 - - - PE1_T1OUT IOZ I Z 88 - - - PE2_T2OUT IOZ I Z 89 - - - PE3_RXD0OUT IOZ I Z 90 - - - PE4_RXD1OUT IOZ I Z 91 - - - PE5_INT6 IOZ I Z PE 端口 bit0;或 8051 定时器 0 溢出输出信 号 PE 端口 bit1;或 8051 定时器 1 溢出输出信 号 PE 端口 bit2;或 8051 定时器 2 溢出输出信 号 PE 端口 bit3;或来自 8051 UART0 的高有效 信号 PE 端口 bit4;或来自 8051 UART1 的高有效 信号 PE 端口 bit6;或 8051 外部中断输入信号 PE 端口 bit6;或输入到 8051 定时器 2 的高 92 - - - PE6_T2EX IOZ I Z 有效 信号,用于重载定时器 2,设置 EXEN2 有效,T2EX 才有效 93 - - - PE7_PIFADR8 IOZ I Z PE 端口 bit7;或 PIF 地址输出 bit8 3 8 1 1A RDY0_SLRD I NA NA 4 9 2 1B RDY1_SLWR I NA NA 5 - - - RDY2 I NA NA PIF 就绪态输入 2 6 - - - RDY3 I NA NA PIF 就绪态输入 3 7 - - - RSY4 I NA NA PIF 就绪态输入 4 8 - - - RDY5 I NA NA PIF 就绪态输入 5 54 36 29 7H CTL0_FLAGA OZ H L PIF 控制输出 0;或 FIFO 标志 A 55 37 30 7G CTL1_FLAGB OZ H L PIF 控制输出 1;或 FIFO 标志 B 56 38 31 8H CTL2_FLAGC OZ H L PIF 控制输出 2;或 FIFO 标志 C 51 - - - CTL3 OZ H L PIF 控制输出 3 52 - - - CTL4 O H L PIF 控制输出 4 76 - - - CTL5 O H L PIF 控制输出 5 26 20 13 2G IFCLK IOZ Z Z 接口时钟 22 - - - INT4 I NA NA 8051 外部中断输入边沿和高有效 84 - - - INT5# I NA NA 8051 外部中断输入边沿和低有效 25 - - - T2 I NA NA 8051 定时器 2 计数输入 24 - - - T1 I NA NA 8051 定时器 1 计数输入 23 - - - T0 I NA NA 8051 定时器 0 计数输入 PIF 模式就绪态输入 0;或 FIFO 模式输入读 取信号 PIF 模式就绪态输入 1;或 FIFO 模式输入写 入信号 8 www.corebai.com 43 RXD1 I NA NA 8051 UAR T1 数据输入 42 - - - TXD1 O H L 8051 UART1 数据输出 41 - - - RXD0 I NA NA 8051 UAR T0 数据输入 40 - - - TXD0 O H L 8051 UART0 数据输出 32 - - - WR# O H L 外部存储器写入输出信号 31 - - - RD# O H L 外部存储器读取输出信号 27 21 14 2H RESERVED I NA NA 保留管脚,必须接 GND 79 51 44 7B WAKEUP I NA NA USB 唤醒输入 29 22 15 3F SCL OD Z Z I2C 接口时钟 30 23 15 3G SDA OD Z Z I2C 接口数据 1 6 55 5A VCC Power NA NA 数字 VCC 20 18 11 1G VCC Power NA NA 数字 VCC 33 24 17 7E VCC Power NA NA 数字 VCC 38 - - - VCC Power NA NA 数字 VCC 49 34 27 8E VCC Power NA NA 数字 VCC 53 - - - VCC Power NA NA 数字 VCC 66 39 32 5C VCC Power NA NA 数字 VCC 78 50 43 5B VCC Power NA NA 数字 VCC 85 - - - VCC Power NA NA 数字 VCC 2 7 56 4B GND Power NA NA 数字 GND 21 19 12 1H GND Power NA NA 数字 GND 39 - - - GND Power NA NA 数字 GND 48 33 26 7D GND Power NA NA 数字 GND 50 35 28 8D GND Power NA NA 数字 GND 65 - - - GND Power NA NA 数字 GND 75 48 41 4C GND Power NA NA 数字 GND 94 - - - GND Power NA NA 数字 GND 99 4 53 4A GND Power NA NA 数字 GND 13 - - - NC NA NA NA 未连接,保持悬空 NC NA NA NA 未连接,保持悬空 NC NA NA NA 未连接,保持悬空 14 15 - - - 注:I -- Input; O -- Output; Z -- Tristate; OD -- Open Drain; NA – Not Applicable。 9 www.corebai.com 电气特性 绝对最大等级 符号 描述 最小值 最大值 单位 TS 存储温度 -65 150 ℃ 工作温度(商业级) 0 70 ℃ 工作温度(工业级) -40 105 ℃ VCC VCC 对 GND 电压 -0.5 4.0 V VIO 任意 IO 输入电压 -0.5 5.25 V IIO 任意 IO 最大输出电流 10 mA ESD 静态放电电压 PD 耗散功率 TA 2000 V 300 mW 推荐运行条件 符号 描述 最小值 最大值 单位 工作温度(商业级) 0 70 ℃ 工作温度(工业级) -40 105 ℃ VCC 供电电压 3.0 3.6 V VGND 接地电压 0 0 V FOSC 晶体振荡器输入频率 TA 24 ± 100ppm,并行谐振 MHz 直流参数 参数 说明 条件 最小值 典型值 最大值 单位 VCC 供电电压 - 3.0 3.3 3.6 V VCC 上升 0-3.3V - 200 - - us VIH 输入高电平电压 - 2.0 - 5.25 V VIL 输入低电平电压 - -0.5 - 0.8 V II 输入漏电流 0
CBM9002A-56ILG 价格&库存

很抱歉,暂时无法提供与“CBM9002A-56ILG”相匹配的价格&库存,您可以联系我们找货

免费人工找货