-
-
-
-
4
-
-
-
/
-
-
(
-
-
-
RTC
-
-
-
-
-
-
-
-
-
-
1
2
3
4
5
6
7
8
9
VDD_3
VSS_3
PE1
PE0
PB9
PB8
BOOT0
PB7
PB6
PB5
PB4
PB3
PD7
PD6
PD5
PD4
PD3
PD2
PD1
PD0
PC12
PC11
PC10
PA15
PA14
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
46
47
48
49
50
PE15
PB10
PB11
VSS_1
VDD_1
LQFP100
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
PA3
VSS_4
VDD_4
PA4
PA5
PA6
PA7
PC4
PC5
PB0
PB1
PB2
PE7
PE8
PE9
PE10
PE11
PE12
PE13
PE14
PE2
PE3
PE4
PE5
PE6
VBAT
PC13-TAMPER-RTC
PC14-OSC32_IN
PC15-OSC32_OUT
VSS_5
VDD_5
OSC_IN
OSC_OUT
NRST
PC0
PC1
PC2
PC3
VSSA
VREFVREF+
VDDA
PA0-WKUP
PA1
PA2
VDD_2
VSS_2
NC
PA13
PA12
PA11
PA10
PA9
PA8
PC9
PC8
PC7
PC6
PD15
PD14
PD13
PD12
PD11
PD10
PD9
PD8
PB15
PB14
PB13
PB12
10
VDD_3
VSS_3
PB9
PB8
BOOT0
PB7
PB6
PB5
PB4
PB3
PD2
PC12
PC11
PC10
PA15
PA14
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32
LQFP64
VDD_2
VSS_2
PA13
PA12
PA11
PA10
PA9
PA8
PC9
PC8
PC7
PC6
PB15
PB14
PB13
PB12
PA3
VSS_4
VDD_4
PA4
PA5
PA6
PA7
PC4
PC5
PB0
PB1
PB2
PB10
PB11
VSS_1
VDD_1
VBAT
PC13-TAMPER-RTC
PC14-OSC32_IN
PC15-OSC32_OUT
PD0 OSC_IN
PD1 OSC_OUT
NRST
PC0
PC1
PC2
PC3
VSSA
VDDA
PA0-WKUP
PA1
PA2
11
VDD_3
VSS_3
PB9
PB8
BOOT0
PB7
PB6
PB5
PB4
PB3
PA15
PA14
48 47 46 45 44 43 42 41 40 39 38 37
1
2
3
4
5
6
7
8
9
36
35
34
33
32
31
30
29
28
27
10
26
11
25
12
13 14 15 16 17 18 19 20 21 22 23 24
LQFP48
VDD_2
VSS_2
PA13
PA12
PA11
PA10
PA9
PA8
PB15
PB14
PB13
PB12
PA3
PA4
PA5
PA6
PA7
PB0
PB1
PB2
PB10
PB11
VSS_1
VDD_1
VBAT
PC13-TAMPER-RTC
PC14-OSC32_IN
PC15-OSC32_OUT
PD0 OSC_IN
PD1 OSC_OUT
NRST
VSSA
VDDA
PA0-WKUP
PA1
PA2
12
PA14
28
27
VDD_2
2
26
VSS_2
OCS_OUT/PD1
3
25
PA13
NRST
4
24
PA12
VSSA
5
23
PA11
VDDA
6
22
PA10
PA0-WKUP
7
21
PA9
PA1
8
20
PA8
PA2
9
10
12
13
14
15
16
17
19
18
VDD_1
11
QFN36
VSS_1
PA15
OCS_IN/PD0
29
PB2
PB4
30
PB1
PB4
31
PB0
PB5
32
PA7
PB6
33
PA6
PB7
34
PA5
BOOT0
35
PA4
VSS_3
36
1
PA3
VDD_3
13
14
15
16
17
18
19
Ibus
Flash
Cortex - M 3 CPU
Dbus
Fmax: 96 MHz
NVIC
System
GP DMA
7 channels
FPU
CLK/SS_N/IO[3:0]
as AF
QSPI
@ VDDA
SUPPLY
SUPERVISION
NRST
VDDA
VSSA
POR/PDR
Rst
PVD
Int
GPIOA
PB[ 15:0]
GPIOB
PC[ 15:0]
GPIOC
PD[ 15:0]
GPIOD
PE[ 15:0]
4 Channels
3 compl . Channels
ETR and BKIN
MOSI/ MISO/ SCK /
NSS as AF
GPIOE
TIM1
SPI1
USART1
@ VDDA
16AF
V REF+
V REF-
PCLK1
PCLK2
HCLK
FCLK
IF
12 bit ADC2
IF
Vss
@ VDD
XTAL OSC
4-16MHz
PLL&CLOCK
MANAGT
RC 8 MHz
RC 40 KHz
@ VDDA
IWDG
Stand by
interface
OSC_ IN
OSC_ OUT
V BAT
@ VBAT
AHB2
APB2
XTAL 32 KHz
AHB2
APB1
Backup
RTC
reg
AWU
Backup interface
OSC 32_ IN
OSC 32_ OUT
TAMPER- RTC
TIM2
4 Channels
TIM3
4 Channels
TIM4
USART2
USART3
4 Channels
RX /TX /CTS/RTS/CK/
SmartCard as AF
RX /TX /CTS/RTS/CK/
SmartCard as AF
I2C1/I2C3
MOSI /MISO/SCK /
NSS as AF
SCL /SDA / SMBA as AF
I2C2/I2C4
SCL /SDA as AF
SPI2
bxCAN
12 bit ADC1
V DD = 2 to 3.6v
@ VDD
SRAM
20 KB
APB1:Fmax=24/48MHz
PA[ 15:0]
RX /TX /CTS/RTS/CK /
SmartCard as AF
Flash 128 KB
64 bit
EXTI
WAKEUP
APB2:Fmax=48/96MHz
80 AF
VOLT.REG.
3.3V TO 1.8V
obI
SW/ JTAG
TM
POWER
Trace
Controller
pbus
Interface
Trace/ trig
AHB:Fmax=48/96MHz
NJTRST
JTDI
JTCK/SWCLK
JTMS/ SWDIO
JTDO
as AF
TPIU
BusMatrix
TRACECLK
TRACED[0:3]
as AS
USB2. 0 FS
( USB2 ) 2.0 FS
USBDP /CAN _ TX
USBDM/ CAN _ RX
SRAM 512B
Temp sensor
WWDG
20
FLITFCLK
to flash programming interface
8 MHz
HSI RC
USB
Prescaler
1/1.5/2
HSI
48 MHz
FPU
Prescaler
1/2
/2
PLLSRC
USBCLK
to USB interface
PLLMUL
HCLK
to AHB bus , core,
memory and DMA
96 MHz max
SW
Clock
. . .,×16
×2,×3,×4
PLL
SYSCLK
96MHz
max
HSI
PLLCLK
HSE
AHB
Prescaler
/1,2. .512
/8
to Cortex System timer
Enable(3bits)
FCLK Cortex
Free running clock
CSS
APB1
Prescaler
/1,2,4,8,16
PLLXTPRE
OSC_ OUT
OSC_IN
OSC32_OUT
OSC32_IN
/2
LSE OSC
32.768KHz
TIM 2,3,4
If( APB1 prescaler=1) ×1
else × 2
To RTC
/128
LSE
RTCCLK
RTCSEL[1:0]
to independent watchdog( IWDG)
LSI
/2
MCO
PLLCLK
HSI
HSE
SYSCLK
to TIM2,3
and 4
TIMXCLK
Peripheral Clock
Enable (3bits)
APB2
Prescaler
/1,2,4,8,16
96 MHz max
IWDGCLK
Main
Clock Output
PCLK1
to APB1
Peripheral Clock peripherals
Enable(13bits)
4-16MHz
HSE OSC
LSI RC
40KHz
MCO
48 MHz max
to APB2
Peripheral Clock peripherals
Enable(11bits)
TIM1 timer
If( APB2 prescaler=1) ×1
else × 2
ADC
Prescaler
/2,4,6,8
PCLK2
to TIM 1
TIM 1CLK
Peripheral Clock
Enable(1bits)
to ADC
ADCCLK
Legend :
HSE= high-speed external clock signal
HSI = high- speed internal clock signal
LSE = low - speed external clock signal
LSI = low - speed internal clock signal
21
APB memory space
0xFFFF FFFF
7
0xE010 0000
ARM® Cortex®-M3
Internal
0xE000 0000
Peripherals
6
0xC000 0000
5
0xA000 0000
0x1FFF FFFF
0x1FFF F80F
4
reserved
Option Bytes
0x8000 0000
0x1FFF F800
System memory
3
0x1FFF F000
0x6000 0000
2
0x4000 0000
reserved
Peripherals
1
0x2000 0000
SRAM
0x0801 FFFF
Flash memory
0
0x0800 0000 Aliased to Flash or
0x0000 0000
0x0000 0000
Reserved
system memory
depending on BOOT
pins
0xFFFF
0x4002
0x4002
0x4002
0x4002
0x4002
0x4002
0x4002
0x4002
0x4002
0x4002
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4001
0x4000
0x4000
0x4000
0x4000
0x4000
FFFF
reserved
43FF
FPU
4000
reserved
3400
CRC
3000
reserved
2400
Flash Interface
2000
reserved
1400
RCC
1000
reserved
0400
DMA
0000
reserved
3C00
USART1
3800
reserved
3400
SPI1
3000
TIM1
2C00
ADC2
2800
ADC1
2400
reserved
1C00
Port E
1800
Port D
1400
Port C
1000
Port B
0C00
Port A
0800
EXTI
0400
AFIO
0000
reserved
7400
PWR
7000
BKP
6C00
reserved
6800
bxCAN
6400 Shared 512 byte
0x4000 6000 USB/CAN SRAM
USB/USB2 Registers
0x4000 5C00
I2C2/I2C4
0x4000 5800
I2C1/I2C3
0x4000 5400
reserved
0x4000 4C00
USART3
0x4000 4800
USART2
0x4000 4400
reserved
0x4000 3C00
SPI2
0x4000 3800
reserved
0x4000 3400
IWDG
0x4000 3000
WWDG
0x4000 2C00
RTC
0x4000 2800
reserved
0x4000 0C00
TIM4
0x4000 0800
TIM3
0x4000 0400
TIM2
0x4000 0000
22
11
23
24
25
26
27
28
29
30
31
32
APM32F103XXPIN
C=50 PF
A:
APM32F103XXPIN
VIN
B:
IDD_VBAT
VBAT
AFM32F103XXPIN
IDD
VDD
Vref
VDDA
C:
(IDD+Vref)
33
34
35
36
37
VBAT
供电开关
1.8-3.6V
输出
通用I/O端口
输入
后备电路
(32KHz振荡器,RTC
唤醒电路,后备寄存器)
电
IO
平
逻辑
转
电路
换
VDD
VDD
1/2/3/4/5
5 × 100 nF
+ 1 × 4.7 µF
核心电路
CPU
数字电路
和存储器
调压器
VSS
1/2/3/4/5
VDD
VDDA
VREF
10 nF
+ 1 µF
10 nF
+ 1 µF
VREF+
VREF-
ADC
模拟电路
RC振荡器
PLL等
VSSA
38
39
40
41
42
43
44
45
46
47
90%
外部输出
负载是50pF
10%
50%
50%
90%
10%
tr(IO)OUT
tr(IO)OUT
T
如果(tr+tf)小于等于(2/3)T,并且占空比是(45~55%)
当负载为50pf时,达到最大的频率
48
49
50
(𝟏)
VDD
4.7KΩ
I²C总线
VDD
4.7KΩ
100Ω
{
100Ω
SDA
APM32F103XX
SCL
重复的开始条件
开始条件
SDA
tf(STA)
tsu(STA)
tr(SDA)
th(STA)
tsu(SDA)
tw(SCKL)
th(SDA)
停止条件
开始条件
tsu(STA;STO)
SCL
tw(SCKH)
tf(SCK)
tf(SCK)
tsu(STO)
51
52
NSS输入
tSU(NSS)
CPHA=0
CPOL=0
CPHA=0
CPOL=1
tc(SCK)
th(NSS)
th(SCKH)
tW(SCKL)
SCK输入
tV(SO)
ta(SO)
MISO输出
tr(SCK)
tf(SCK)
th(SO)
输出最高位
tdls(SO)
输出最低位
输出第6~1位
tSU(SI)
MOSI输入
输入最低位
输入第6~1位
输入最高位
th(SI)
𝟏(𝟏)
NSS输入
tc(SCK)
tSU(NSS)
CPHA=1
CPOL=0
CPHA=1
CPOL=1
SCK输入
MISO输出
th(NSS)
tW(SCKH)
tW(SCKL)
tr(SCK)
tf(SCK)
tV(SO)
ta(SO)
输出最高位
tdls(SO)
th(SO)
输出第6~1位
输出最低位
th(SI)
tSU(SI)
输入最高位
输入第6~1位
输入最低位
MOSI输入
53
(𝟏)
高电平
tc(SCK)
NSS输入
CPHA=0
CPOL=0
CPHA=0
CPOL=1
SCK输入
CPHA=1
CPOL=0
CPHA=1
CPOL=1
SCK输入
tSU(MI)
MISO输入
tW(SCKH)
tW(SCKL)
输入最高位
输入最低位
输入第6~1位
th(MI)
MOSI输出
输出最高位
输出第6~1位
tv(MO)
输出最低位
th(MO)
54
USB
交叉点
差分数据线
VCRS
V SS
tf
tf
55
56
57
58
59
60
61
+0.05
-0.06
62
63
+0.05
-0.06
64
65
+0.05
-0.06
66
例如:
APM32
F 103
C
8
T
6
XXX
产品系列
APM32=基于ARM的32位微控制器
产品类型
F=通用类型
E=增强类型
产品子系列
103=基础型
引脚数目
T=36脚
C=48脚
R=64脚
V=100脚
闪存存储器容量
4=16Kbytes
6=32Kbytes
8=64Kbytes
B=128Kbytes
封装
T=LQFP
U=QFN
温度范围
6=-40℃~85℃
7=-40℃~105℃
选项
XXX=已编程的器件代号
TB=卷带式包装
67
68
69
70
很抱歉,暂时无法提供与“APM32F103C8T6”相匹配的价格&库存,您可以联系我们找货
免费人工找货- 国内价格
- 1+9.77780
- 10+7.95370
- 30+6.94530
- 250+5.81230
- 500+5.31380
- 1000+5.07580
- 国内价格 香港价格
- 1+5.312201+0.66450
- 100+4.43900100+0.55530
- 1250+4.026601250+0.50370
- 2500+3.868902500+0.48400
- 国内价格
- 1+5.62400
- 10+4.94950
- 30+4.31300
- 国内价格
- 1+4.80700
- 100+4.01500
- 1250+3.64100
- 2500+3.49800
- 国内价格
- 1+9.32040
- 10+7.58160
- 30+6.62040
- 250+5.54040
- 500+5.06520
- 1000+4.83840