CH334/CH335 数据手册
V2.2
http://wch.cn
概述
CH334 和 CH335 是符合 USB2.0 协议规范的 4 端口 USB HUB 控制器芯片,上行端口支持
上行端口支持 USB2.0 高速和
全速,下行端口支持 USB2.0 高速 480Mbps
480Mbps、全速 12Mbps 和低速 1.5Mbps。不但支持低成本的
低成本的 STT 模式(单
个 TT 分时调度 4 个下行端口)
,还支持高性能的
高性能的 MTT 模式(4 个 TT 各对应 1 个端口,并发处理
并发处理)
。
工业级设计,外围精简,可应用于计算机和工控机主板
可应用于计算机和工控机主板、外设、嵌入式系统等。
特点
- 4 口 USB 集线器,提供 4 个 USB2.0 下行端口
下行端口,向下兼容 USB1.1 协议规范
- 支持各端口独立电源控制或 GANG 整体
整体联动电源控制
- 支持各端口独立过流检测或 GANG 整体
整体过流检测,支持 5V 耐压过流信号输入
- 支持高性能的 MTT 模式,为每个端口提供独立
为每个端口提供独立 TT 实现满带宽并发传输,总带宽是 STT 的 4 倍
- 支持端口状态 LED 指示灯
- 可通过外部 EEPROM 配置是否支持复合设备
配置是否支持复合设备、不可移除设备、自定义 VID、PID 和端口配置
端口配置
- 内置信息存储器,针对行业特殊需求
针对行业特殊需求可批量定制厂商或产品信息及配置
- 自研的专用 USB PHY,低功耗技术,
,相比第一代 HUB 芯片大幅降低,支持自供电或总线供电
支持自供电或总线供电
- 可通过 I/O 引脚或外部 EEPROM 配置自供电或总线供电
自供电或总线供电模式
- 提供晶体振荡器,内置电容,支持外部
外部 12MHz 输入,内置 PLL 为 USB PHY 提供 480MHz 时钟
- 上行端口内置 1.5KΩ上拉电阻,下行端口内置
下行端口内置 USB Host 主机所需下拉电阻,外围精简
外围精简
- 内置 LDO 线性降压调节器,可将 USB 总线电源电压转换为芯片的 3.3V 工作电源
- 6KV 增强 ESD 性能,Class 3A
- 工业级温度范围:-40~85℃
等多种小体积、低成本、易加工的封装形式
- 提供 QFN28、SOP16、QSOP28 等多种小体积
V2.2
1
CH334/CH335 数据手册
http://wch.cn
第 1 章 引脚
DM1
DP1
DM2
DP2
NC.
DM3
DP3
DM4
DP4
GND
21
20
19
18
17
16
15
DPU
DMU
OVCUR3#
OVCUR4#
RESET#/CDP
DP4
DM4
LED3/SCL
OVCUR2#
OVCUR1#
LED4/SDA
V5
GND
VDD33
14
13
12
11
10
9
8
CH335F
DPU
DMU
DP1
DM1
DP2
DM2
DP3
DM3
8
7
6
5
XO
XI
DM4
DP4
RESET#/CDP
PGANG
V5
VDD33
CH334P
37
38
39
40
41
42
43
44
45
46
47
48
PSELF
NC.
PGANG
OVCUR2#
NC.
OVCUR1#
LED4/SDA
NC.
NC.
NC.
V5
VDD33
1
2
3
4
5
6
7
8
9
10
11
12
1
2
3
4
13
14
15
16
GND
28
27
26
25
24
23
22
21
20
19
18
17
16
15
NC.
NC.
NC.
NC.
NC.
NC.
OVCUR3#
NC.
OVCUR4#
LED3/SCL
RESET#/CDP
NC.
36
35
34
33
32
31
30
29
28
27
26
25
0
CH334H
DP3
DM3
XO
XI
PWREN3#
DP2
DM2
LED1/PSELF
PWREN2#
LED2/PGANG
PWREN1#
PWREN4#/SUSP
DM1
DP1
22
23
24
25
26
27
28
1
2
3
4
5
6
7
14
13
12
11
10
9
8
GND
VDD33
DP3
DM3
XO
XI
NC.
PWREN#
图 1-1 引脚分布
注:0#引脚是指 QFN 封装的底板。
V2.2
18
17
16
15
14
13
12
11
10
CH334Q
1
2
3
4
5
6
7
8
9
0
PSELF
PGANG
OVCUR2#
OVCUR1#
LED4/SDA
V5
VDD33
0
CH334S
NC.
RESET#/CDP
NC.
LED3/SCL
VDD33
LED4/SDA
OVCUR#
NC.
NC.
18
17
16
15
14
13
PSELF
NC.
RESET#/CDP
DPU
DMU
LED3/SCL
OVCUR#
NC.
XO
XI
DM4
DP4
21
20
19
18
17
16
15
22
23
24
25
26
27
28
PWREN#
NC.
NC.
NC.
GND
NC.
NC.
NC.
VDD33
2
NC.
NC.
DP4
DM4
GND
VDD33
DP3
DM3
VDD33
XO
XI
GND
NC.
GND
DMU
DPU
DM1
DP1
NC.
GND
DM2
DP2
PWREN#
NC.
NC.
DP1
DM2
DM1
DP2
DPU
PWREN#
DMU
NC.
VDD33
XI
V5
XO
LED4/SDA
DM3
OVCUR#
DP3
NC.
NC.
NC.
DM4
PGANG
DP4
PSELF
RESET#/CDP
NC.
LED3/SCL
GND
NC.
VDD33
DMU
DPU
XO
XI
NC.
GND
NC.
CH334F
VDD33
OVCUR3#
OVCUR4#
LED3/SCL
RESET#/CDP
DP4
DM4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
28
29
30
31
32
33
34
35
36
12
11
10
9
GND
GND
XO
NC.
XI
OVCUR#
DM4
PWREN#
DP4
LED2
DM3
LED1
DP3
LED4/SDA
DM2
VDD33
DP2
V5
DM1
PSELF
DP1
NC.
GND
RESET#/CDP
VDD33
DPU
LED3/SCL
DMU
16
15
14
13
12
11
10
9
12
11
10
9
8
7
DP1
DM1
DP2
DM2
DP3
DM3
DMU
DPU
DM1
DP1
NC.
DM2
DP2
CH334U
1
2
3
4
5
6
7
8
9
10
11
12
13
14
V5
VDD33
LED4/SDA
LED1
LED2
PWREN#
1
2
3
4
5
6
7
XI
XO
GND
VDD33
V5
DPU
DMU
RESET#/CDP
19
20
21
22
23
24
GND
CH334R
16
15
14
13
12
11
10
9
1
2
3
4
5
6
DM4
DP4
DM3
DP3
DM2
DP2
DM1
DP1
XI
XO
GND
VDD33
V5
DPU
DMU
RESET#/CDP
0
1
2
3
4
5
6
7
8
CH334G
GND
DM4
DP4
DM3
DP3
DM2
DP2
DM1
DP1
0
1
2
3
4
5
6
7
8
27
26
25
24
23
22
21
20
19
1.1 引脚排列
24
23
22
21
20
19
18
17
16
15
14
13
CH334L
CH334/CH335 数据手册
http://wch.cn
1.2 型号对比
表 1-1 同簇型号功能对比
型号
CH334G
CH334R
CH334P
CH334U
CH334F
CH334S
CH334Q
CH334H
CH334L
CH335F
TT 模式
STT
MTT
MTT
MTT
MTT
MTT
MTT
过流检测
×
×
×
GANG 模式
GANG 模式
独立/GANG
独立/GANG
电源控制
×
×
×
GANG 模式
GANG 模式
GANG 模式
独立/GANG
LED 指示灯
×
×
1灯
5灯
1灯
1灯
5 灯/9 灯
×
×
×
√
√
√
√
×
×
×
√
√
√
√
定制配置信息
√
√
√
√
√
√
√
USB3.0 直通
×
-
-
-
-
-
√
功能
I/0 引脚配置
供电模式
外部 EEPROM
提供配置信息
1.3 封装
表 1-2 封装说明
封装形式
塑体宽度
引脚间距
封装说明
订货型号
SOP16
3.9mm
150mil
1.27mm
50mil
标准 16 脚贴片
CH334G
QSOP16
3.9mm
150mil
0.635mm
25mil
1/4 尺寸 16 脚贴片
CH334R
QSOP28
3.9mm
150mil
0.635mm
25mil
1/4 尺寸 28 脚贴片
CH334U
SSOP28
5.3mm
209mil
0.65mm
25mil
缩小型 28 脚贴片
CH334S
QFN16_3x3
3*3mm
0.5mm
19.7mil
四边无引线 16 脚
CH334P
QFN24_4x4
4*4mm
0.5mm
19.7mil
四边无引线 24 脚
CH334F
QFN28_5x5
5*5mm
0.5mm
19.7mil
四边无引线 28 脚
CH334H
QFN36_6x6
6*6mm
0.5mm
19.7mil
四边无引线 36 脚
CH334Q
LQFP48
7*7mm
0.5mm
19.7mil
标准 LQFP48 脚贴片
CH334L
QFN28_4x4
4*4mm
0.4mm
15.7mil
四边无引线 28 脚
CH335F
注:优选 CH334P,体积小;CH335 引脚全
引脚全;其它封装形式侧重于 PCB 兼容;CH334L 仅批量预订。
仅批量预订
1.4 引脚描述
V2.2
3
CH334/CH335 数据手册
http://wch.cn
表 1-3 引脚定义
引脚号(同名引脚可参考)
335F G/R 4F
引脚
4U
4S
4Q
4H
4L
名称
类型
功能描述
20
10
14
15
25
30
1
3
DMU
USB 上行端口 USB2.0 信号线 D-
21
11
15
16
26
31
2
4
DPU
USB 上行端口 USB2.0 信号线 D+
6
7
11
10
27
1
3
5
DM1
USB 1#下行端口 USB 信号线 D-
7
8
12
11
28
2
4
6
DP1
USB 1#下行端口 USB 信号线 D+
8
5
9
8
2
3
6
9
DM2
USB 2#下行端口 USB 信号线 D-
9
6
10
9
3
4
7
10
DP2
USB 2#下行端口 USB 信号线 D+
13
3
7
6
8
6
12
17
DM3
USB 3#下行端口 USB 信号线 D-
14
4
8
7
9
7
13
18
DP3
USB 3#下行端口 USB 信号线 D+
15
1
5
4
11
8
15
21
DM4
USB 4#下行端口 USB 信号线 D-
16
2
6
5
12
9
16
22
DP4
USB 4#下行端口 USB 信号线 D+
11
16
4
3
6
33
10
14
XI
I
晶体振荡器输入端,接外部晶体一端
接外部晶体一端
12
15
3
2
7
32
11
15
XO
O
晶体振荡器反相输出端,接外部晶体另一端
接外部晶体另一端
17
9
16
17
13
26
17
26
26
12
19
20
23
-
27
47
V5
P
28
13
20
21
24
29
28
48
VDD33
P
-
-
-
13
-
10
14
16
23
21
19
VDD33
P
3.3V 电源输入,外接 1uF 或 0.1uF 退耦电容
GND
P
公共接地端
GND
P
公共接地端(底板)
14
-
12
5I
CDP
外部复位输入,内置上拉电阻,
,低电平有效,
不复位时建议完全悬空
5V 或 3.3V 电源输入,外接 1uF 或更大电容
主电源,LDO 输出及 3.3V 输入,
,
外接 0.1uF+10uF 退耦电容,或
或 1uF 退耦电容
2
1
27
RESET#
15
28
14
35
-
8
13
20
0
-
0
-
-
0
0
-
24
-
1
26
21
21
25
42
23
-
-
-
-
-
24
40
OVCUR2#
5I
2#下行端口过流检测输入引脚,
,低电平过流
19
-
-
-
-
-
20
30
OVCUR3#
5I
3#下行端口过流检测输入引脚,
,低电平过流
18
-
-
-
-
-
19
28
OVCUR4#
5I
4#下行端口过流检测输入引脚,
,低电平过流
4
-
24
25
4
18
8
11
2
-
-
-
-
-
-
-
V2.2
OVCUR#
5I
OVCUR1#
PWREN#
O
PWREN1#
PWREN2#
O
4
GANG 整体模式下行端口过流检测输入引脚
模式下行端口过流检测输入引脚;
1#下行端口过流检测输入引脚,
,低电平过流
GANG 整体模式下行端口电源输出控制引脚
模式下行端口电源输出控制引脚;
1#下行端口电源输出控制引脚,
,低电平开启
2#下行端口电源输出控制引脚,
,低电平开启
CH334/CH335 数据手册
10
5
-
-
-
-
-
-
18
-
-
19
http://wch.cn
-
-
17
-
-
-
-
-
22
-
-
37
PWREN3#
O
3#下行端口电源输出控制引脚,
,低电平开启
睡眠状态输出引脚
GANG 整体模式 SUSPEND 睡眠状态输出引脚,高
SUSP
O
PWREN4#
电平指示睡眠态,低电平指示正常态
低电平指示正常态;
4#下行端口电源输出控制引脚,
,低电平开启
PSELF
I
配置供电模式,内置上拉电阻:
:默认高电平为
自供电,低电平设置为总线供电
为总线供电
在复位期间配置电源过流保护模式
模式,内置上拉
电阻。在复位完成后转为睡眠/
/正常状态输出:
-
-
-
-
18
-
23
39
PGANG
I/O
默认高电平为整体过流检测和整体电源
整体电源控制,
复位后输出低指示正常态,高指示睡眠态
高指示睡眠态;
外加下拉电阻置低为独立过流检测
过流检测,复位后输
出高指示正常态,低指示睡眠态
低指示睡眠态
1
-
22
23
-
-
-
-
LED1:端口状态指示信号 1;
LED1
I/O PSELF:在复位期间配置供电模式
在复位期间配置供电模式,内置上拉,
PSELF
默认高为自供电,外加下拉置低为总线供电
外加下拉置低为总线供电
LED2:端口状态指示信号 2;
3
-
23
24
-
-
-
-
LED2
I/O
PGANG
PGANG:在复位期间配置电源过流保护
过流保护模式,内
置上拉,默认高为整体过流检测
默认高为整体过流检测和整体电源控
制,外加下拉置低为独立过流检测
过流检测
22
-
13
14
14
24
18
27
25
-
21
22
22
22
26
43
LED3
I/O
SCL
LED4
I/O
SDA
LED3:端口状态指示信号 3;
SCL:在复位期间为 EEPROM 时钟信号线输出
LED4:端口状态指示信号 4;
SDA:在复位期间为 EEPROM 双向数据信号线
1
5
-
-
2
18
10
17
27
16
*
5
9
*
NC.
空脚或保留引脚,禁止连接
19
20
引脚类型:
(1) I:3.3V 信号输入。
(2) O:3.3V 信号输出。
(3) 5I:额定 3.3V 信号输入,支持 5V 耐压。
(4) P:电源或地。
V2.2
5
CH334/CH335 数据手册
http://wch.cn
第 2 章 结构
2.1 系统结构
USPORT Transceiver
UTMI
BC
I2C
LED Controller
USPORT Routing Logic
HS
REPEATER
FS/LS
REPEATER
HUB Controller
TT * 4
RAM
ROM
DSPORT Routing Logic
DSPORT1
Transceiver
DSPORT
DSPORT2
Transceiver
DSPORT3
Transceiver
DSPORT4
DSPORT
Transceiver
图 2-1 系统框图
图 2-1 是 HUB 控制器系统内部结构框图
系统内部结构框图。HUB 控制器主要包括三大模块:Repeater、TT 和控制器。
控制器类似 MCU 处理器,用于全局管理和控制
用于全局管理和控制。当上行端口与下行端口速度一致时,路由逻辑会将端
路由逻辑会将端
口连接至 Repeater,当上行端口与下行端口速度不一致时
当上行端口与下行端口速度不一致时,路由逻辑会将端口连接至 TT。
TT
TT 分为单个 TT 和多个 TT 两种,即
即 STT 和 MTT,STT 是单个 TT 核分时调度处理 USB 主机下发至
所有下行端口的事务,MTT 指多个 TT 并行
并行,是 4 个 TT 核分别对应并实时处理一个下行端口
一个下行端口的事务,
因此 MTT 可以为各下行端口的接入设备提供
接入设备提供更满的带宽,更好的支持多端口大数据量的并发传输
更好的支持多端口大数据量的并发传输。
注:
USPORT Transceiver:上行端口收发器
上行端口收发器 PHY
DSPORT Transceiver:下行端口收发器
下行端口收发器 PHY
REPEATER:HUB 中继器
TT:处理转换器。
V2.2
6
CH334/CH335 数据手册
http://wch.cn
第 3 章 功能
3.1 过流检测
CH334/CH335 支持三种过流保护模式
三种过流保护模式:Individual 独立控制电源和独立过流检测、
、GANG 整体控
制电源和独立过流检测、GANG 整体联动
联动控制电源和整体过流检测(默认模式)
,如表 3-1
1 所示。
表 33-1 过流保护控制引脚说明
过流保护模式
电源控制引脚
过流检测的采样引脚
参考图
PWREN2#,
PWREN1#,PWREN2#
双独立模式
OVCUR1#,OVCUR2#,OVCUR3#,OVCUR4#
图 3-1-1
PWREN3#,PWREN4#
PWREN4#
整控独检模式
PWREN#(PWREN1#)
)
OVCUR1#,OVCUR2#,OVCUR3#,OVCUR4#
图 3-1-2
GANG 整体模式
PWREN#(PWREN1#)
)
OVCUR#(OVCUR1#)
图 3-1-3
CH335F 支持双独立模式和 GANG 整体模式;CH334H/L 支持整控独检模式和 GANG 整体模式;
CH334U/S/F/Q 只支持 GANG 整体模式;
;CH334G/R/P 不支持过流检测。
3.1.1 双独立模式
5V
VBUS1
5V
VOUT
CH217
EN U5
POWER SW
PWREN1#
OVCUR1#
VDD33
VBUS1
VIN
FLAG
GND
C11
100u-220uF
R11
47K
VBUS2
5V
VOUT
CH217
EN U6
POWER SW
PWREN2#
OVCUR2#
VDD33
VBUS2
VIN
FLAG
GND
C12
100u-220uF
R12
47K
VBUS3
5V
VOUT
CH217
EN U7
POWER SW
PWREN3#
OVCUR3#
VDD33
C4
220uF
FLAG
GND
C13
100u-220uF
R13
47K
VBUS4
5V
VIN
VOUT
CH217
EN U8
POWER SW
PWREN4#
OVCUR4#
VDD33
V2.2
VBUS3
VIN
FLAG
GND
R14
47K
7
VBUS4
C14
100u-220uF
CH334/CH335 数据手册
http://wch.cn
图 3-1-11 双独立模式,R11~R14 可省掉
U5~U8 为 USB 限流配电开关芯片,
,内部集成了过流检测,用于 VBUS 电源分配管理,
,例如 CH217
芯片或类似功能的芯片。在 5V 没有外部供电的应用中
没有外部供电的应用中,建议通过 ISET 外接电阻将限流设置在
限流设置在 1A 以
下甚至 500mA。U5~U8 的 FLAG 引脚是开漏输出
是开漏输出,需要 R11~R14 分别上拉。默认配置下 OC_LEVEL=0,
OC_LEVEL
HUB 芯片的 OVCUR#引脚提供内置的弱上拉电流
提供内置的弱上拉电流,所以可省掉 R11~R14。C11~C14 容量根据需要选择
根据需要选择,
规范中最低 120uF。双独立模式需要设置
需要设置 GANG_MODE=0 选择独立过流检测模式。
图中,VBUS1/VBUS2/VBUS3/VBUS44 分别连接下行端口 1/2/3/4 的 VBUS 电源引脚。
3.1.2 整控独检模式
优选的整控独检电路是基于图 3-11-1 双独立模式电路改动,用 PWREN#同时控制 U5~
~U8。考虑到
4 组开关开启时 C11~C14 同时充电,建议
建议 C4 容量不小于 C11~C14 累计容量。
F1 500mA
5V
C4
470u
OVCUR1#
R11
12K
F2 500mA
VBUS-ALL
VIN
VOUT
OVCUR2#
U5
PWREN#
EN PO WER SW
FLAG
GND
C11
470u
R12
12K
F3 500mA
OVCUR3#
R13
12K
F4 500mA
OVCUR4#
R14
12K
VBUS1
R15
15K
VBUS2
R16
15K
VBUS3
R17
15K
VBUS4
R18
15K
整控独检模式的另一种非优选电路
图 3-1-2 整控独检模式
图 3-1-2 是另一种选择,U5 是合用的
是合用的电源开关芯片,F1~F4 是保险电阻,C11 根据需要选择。
根据需要选择
另外,还有一种去掉电源控制的简化应用
简化应用,基于图 3-1-2 省掉 U5/C4 并将 VBUS-ALL
ALL 短接到 5V。
3.1.3 GANG 整体模式
5V
C4
330u
VIN
PWREN#
EN
OVCUR#
VDD33
V2.2
VBUS-ALL
VOUT
U5
CH217
FLAG
GND
R11
47K
8
C11
330u
VBUS1
VBUS2
VBUS3
VBUS4
CH334/CH335 数据手册
http://wch.cn
图 3-1--3 GANG 整体模式,R11 可省掉
U5 为 USB 限流电源开关芯片。默认配置下
默认配置下可以省掉 R11。C11 的容量可以根据需要选择
根据需要选择。VBUS-ALL
同时连接下行端口 1/2/3/4 的 VBUS 电源引脚
电源引脚。U5 的限流设置值需考虑 4 个下行端口及是否自供电
及是否自供电。
5V
R10
4K7
C4
220u
Q10
PMOS
F1 1A
D10
GREEN
PWREN#
VBUS-ALL
R11
12K
OVCUR#
C11
220u
VBUS1
VBUS2
VBUS3
VBUS4
R15
15K
图 3-1-4 简化的 GANG 整体模式电源控制和过流检测电路示意图
图 3-1-4 为简化示意图,仅作原理参考
仅作原理参考。默认配置下 OC_LEVEL=0,R11 和 R15 分压选择过流检测
点为 VBUS 降到 4V 左右。如果配置 OC_LEVEL
OC_LEVEL=1,那么可以去掉 R15,将 R11 改为 1K。
3.2 复位
芯片内嵌有上电复位模块,一般情况下
一般情况下,无需外部提供复位信号。同时也提供了外部
外部复位输入引
脚 RESET#/CDP,该引脚内置有上拉电阻
该引脚内置有上拉电阻。
3.2.1 上电复位
当电源上电时,芯片内部 POR 上电复位
上电复位模块会产生上电复位时序,并延时 Trpor 约 12mS 以等待
电源稳定。在运行过程中,当电源电压低于
当电源电压低于 Vlvr 时,芯片内部 LVR 低压复位模块会产生低压复位直到
模块会产生低压复位直到
电压回升,并延时以等待电源稳定。图
图 3-2-1 为上电复位过程以及低压复位过程。
Vlvr
VDD33
Trpor
Trpor
RESET
DELAY
INTERNAL
RESET
图 3-2-1 上电期间的复位
V2.2
9
CH334/CH335 数据手册
http://wch.cn
3.2.2 外部复位
外部复位输入引脚 RESET#/CDP 已内置
已内置约 25KΩ上拉电阻,如果外部需要对芯片进行复位
外部需要对芯片进行复位,那么
可以将该引脚驱动为低电平,驱动内阻建议不大于
驱动内阻建议不大于 800Ω,复位的低电平脉宽需要大于 4uS。
4
表 3--2 复位引脚控制与模式说明
RESET#/CDP 引脚
条件
结果
驱动为低电平
上电期间或正常工作期间
复位 HUB 芯片
驱动为高电平
上电期间
启用 CDP,关闭低功耗睡眠
关闭低功耗睡眠
不驱动或不连接(默认)
上电期间
不启用 CDP,支持低功耗睡眠
低功耗睡眠
驱动为高电平或不驱动
正常工作期间
没有影响
注:CDP 属于可配置功能,部分封
封装形式/部分批次的 CH334/5 可能未开放 CDP。
对于 MCU 引脚直接驱动 HUB 芯片 RESET#/CDP 引脚的应用,如果上电期间 MCU 引脚输出高电平则
可能会启用 CH334/CH335 的充电功能并关闭低功耗
并关闭低功耗睡眠,如需避免启用充电功能并降低睡眠电流
并降低睡眠电流,那
么需要在 MCU 引脚与 HUB 芯片 RESET#/CDP 引脚之间串联二极管,参考图 3-2-2。
MCU_GPIO
PIN_HUB_RESET#
D4 SCHOTTKY
图 3-2-2 MCU 引脚驱动复位且避免启用充电功能
3.2.3 充电功能
除了 CDP,还可以提供 Type-C 及 USB PD 高压快充整机方案。
3.3 LED 指示灯
根据 USB2.0 协议规范,CH334/CH
CH335 提供了下行端口状态 LED 指示灯控制引脚,端口对应的
端口对应的绿
灯亮起表明端口状态正常,绿灯熄灭表
表明端口无设备或挂起 Suspend,端口对应的红灯亮起
红灯亮起表明端口
异常。CH334/CH335 根据封装的不同,
,可以动态分时驱动支持 1 灯应用和 5 灯应用,CH335
CH335 还支持 9
灯应用。各图中 LED 限流电阻 R5~R8 可选 100Ω~1KΩ范围。
3.3.1 LED4 引脚 1 灯应用
LED4 引脚可以动态分时驱动一个 LED
LED,亮表示正常工作 Active,灭表示 HUB 芯片睡眠
睡眠 Suspend。
如图 3-3-1 所示,图中 LED 限流电阻 R9 可选 200Ω~1KΩ范围。
R9 470
ACTIVE
VDD33
PIN_LED4
图 3-3--1 LED 指示灯 1 灯应用示意图
V2.2
10
CH334/CH335 数据手册
http://wch.cn
3.3.2 CH335 的 5 灯应用
对于 CH335,引脚 LED1/PSELF 或 LED2/PGANG 支持在复位期间被外部下拉复用于实现配置。因为
支持在复位期间被外部下拉复用于实现
引脚 LED1/2 兼做 LED 驱动输出,所以 LED1 和 LED2 不能直接短路到 GND。具体下拉方法是在引脚
具体下拉方法是
LED1
或 LED2 与引脚 LED3 之间连接 4.7KΩ电阻
电阻,可选 3KΩ~6.8KΩ范围。LED3 在复位期间输出低电平,
在复位期间输出低电平
通过跨接电阻可以实现 LED1/PSELF 或 LED2/PGANG 的下拉,具体如图 3-3-2 所示。如果引脚
如果引脚 LED1 或
LED2 已用于驱动 LED 指示灯,为避免冲突
为避免冲突,那么建议优先用 EEPROM 配置或定制配置。
默认情况下选择 GANG 模式,无需
无需 PGANG 配置独立过流检测,图中 R4 应该去掉。
PORT1
GREEN
R6
PIN_LED1
220
PORT2
GREEN
PORT3
GREEN
R8
PIN_LED2
LED2/PGANG
220
VDD33
PORT4
GREEN
R4
4K7/PULLDOWN
ACTIVE
PIN_LED3
R9 470
PIN_LED4
图 3-3-2 CH335 启用 PGANG 配置的 5 灯应用示意图
3.3.3 CH334U/F 的 5 灯应用
对于 CH334U 和 CH334F,有独立的
有独立的 PSELF 引脚可以用于配置,并且不支持独立过流检测
并且不支持独立过流检测、不需要
PGANG 配置选择,所以,引脚 LED1 和 LED2 无需复用于配置 PSELF 和 PGANG。
CH334U/CH334F 的 5 灯应用如图 3--3-3 所示,注意 LED 与端口对应关系。各端口对应的
端口对应的绿灯亮起
表明端口状态正常,绿灯熄灭表明端口无设备或挂起
绿灯熄灭表明端口无设备或挂起 Suspend。所有 LED 是可选的。
PORT4
GREEN
R6
PIN_LED1
220
PORT3
GREEN
PORT2
GREEN
R8
PIN_LED2
220
PORT1
GREEN
ACTIVE
R9 470
PIN_LED4
图 3-3--3 CH334U/F 的 5 灯应用示意图
V2.2
11
VDD33
CH334/CH335 数据手册
http://wch.cn
3.3.4 全 9 灯应用
9 灯应用主要用于 CH335,如图 3--3-4 所示。9 灯应用相比 5 灯应用增加了 4 个 LED 红灯,端口
对应的红灯亮起表明端口异常,包括端口过流或者传输错误等
包括端口过流或者传输错误等。
PIN_LED1
PORT1
RED
PORT2
RED
PORT3
RED
R5
R6
220
220
PORT1
GREEN
PORT2
GREEN
PIN_LED2
PORT4
RED
R7
R8
220
220
PORT3
GREEN
VDD33
PORT4
GREEN
ACTIVE
BLUE
PIN_LED3
R9 470
PIN_LED4
图 3-3--4 LED 指示灯 9 灯应用示意图
3.3.5 PGANG 引脚 LED
部分封装形式提供 PGANG 引脚或 PSELF 引脚,PSELF 为内置上拉电阻的输入引脚,用于配置供电
用于配置供电
模式。PGANG 是双向引脚,内置上拉电阻
内置上拉电阻,在复位期间配置电源过流保护模式,在复位完成后转为睡
在复位完成后转为睡
眠 Suspend、正常 Active 状态输出。PGANG
PGANG 引脚驱动的 LED 等效于 LED4 引脚驱动的 1 灯应用,区别
灯
在于 LED4 引脚是动态分时驱动 LED,PGANG
PGANG 引脚是静态驱动,LED 限流电阻 R9 可以大些
些。
如图 3-3-5 左图,PGANG 引脚默认
默认被内置电阻上拉,默认高电平,选择整体过流检测和整体电源
整体过流检测和整体电源
控制。PGANG 引脚输出低电平、LED 亮表示 Active,LED 灭表示 Suspend。
如图 3-3-5 右图,PGANG 引脚被外部电阻 R4 下拉,默认低电平,选择独立过流检测
独立过流检测。PGANG 引脚
内部反相输出,PGANG 引脚输出高电平
引脚输出高电平、LED 亮表示 Active,LED 灭表示 Suspend。
VDD33
PIN_PGANG
R9 1K
ACTIVE
ACTIVE
R4
10K/PULLDOWN
R9 1K
PIN_PGANG
图 3-3-5 PGANG 引脚驱动 LED 示意图,右图为启用 PGANG 配置
静态驱动的 PGANG 引脚可以用于控制外部设备的电源
引脚可以用于控制外部设备的电源,例如在 Suspend 时关闭外设电源。
时关闭外设电源
V2.2
12
CH334/CH335 数据手册
http://wch.cn
5V
R19
2K
Q19
PMOS
D19
GREEN
VAUX
PIN_PGANG
DEVICE-POWER
图 3-3-6 PGANG 引脚控制外部设备电源示意图
3.4 EEPROM 配置接口
CH334 和 CH335 提供两线 I2C 接口与外部 EEPROM 存储芯片通信,EEPROM 芯片地址为 0,EEPROM
中存储有自定义的厂商 ID、产品 ID、
、配置等信息。SCL 引脚输出时钟频率为 187.5KHz,
,SDA 引脚已
内置约 250uA 上拉电流以支持开漏双向数据通讯
以支持开漏双向数据通讯,无需外部上拉电阻。参考图 3-4,连接外部
连接外部 EEPROM
与 LED 驱动没有冲突,支持 9 灯、5 灯
灯、1 灯、无 LED 灯应用。
U4
1
2
3
4
A0
A1
A2
GND
VDD33
8
7
6 SCL PIN_LED3
5 SDA PIN_LED4
24C02
VDD
WP
SCL
SDA
图 33-4 外部 EEPROM 连接示意图
CH334 和 CH335 内置信息存储器,
,针对行业特殊需求可以代替外部 EEPROM 批量定制
定制厂商或产品
信息及配置,例如设置下行端口个数,
,设置下行端口的设备不可移除特性等。
3.5 EEPROM 内容
CH334/CH335 支持从外部 EEPROM 中加载
中加载厂商识别码 VID、产品识别码 PID 等配置信息,芯片上电
等配置信息
后首先加载内部 ROM 的数据,加载完内部
内部 ROM 数据后加载外部 EEPROM 的数据。如果 EEPROM 中数据的
校验和 CHKSUM 无效,则放弃 EEPROM 中所有数据
中所有数据;如果 EEPROM 的 CHKSUM 有效,则加载
则加载 EEPROM 中所
有数据。EEPROM 具体布局如表 3-5-1 所示
所示,EEPROM 中各地址定义说明如表 3-5-2 所示。
。
表 3-5-1 EEPROM 地址布局
00
00h
VID_L
01
02
03
04
05
06
07
08
Device
Port
Max
VID_H PID_L PID_H CHKSUM FF
Vendor
Vendor String (UNICODE)
Length
V2.2
0A 0B 0C 0D 0E 0F
SIG CFG FF FF FF FF FF
Removable Number Power
10h
09
13
CH334/CH335 数据手册
http://wch.cn
20h
30h
Vendor String End
Product
40h
Product String (UNICODE)
Length
50h
60h
Product String End
SN
70h
Serial Number String (UNICODE)
Length
80h-9Fh
Serial Number String End
A0h-FFh
Reserved
表 33-5-2 EEPROM 地址内容定义
字节地址
参数简称
参数说明
默认值
00h
VID_L
厂商识别码 VID 的低字节。
86h
01h
VID_H
厂商识别码 VID 的高字节。
1Ah
02h
PID_L
产品识别码 PID 的低字节。
随型号
03h
PID_H
产品识别码 PID 的高字节。
80h
04h
CHKSUM
校验和 CHKSUM 必须等于 VID_H+VID_L+PID_L+PID_H+1,
否则忽略 EEPROM 的所有数据。
Bit7~Bit55,Bit0:保留 reserved。
Bit4:为 1 表示连接至下行端口 4 的设备不可移除。
Device
06h
Bit3:为 1 表示连接至下行端口 3 的设备不可移除。
00h
Removable
Bit2:为 1 表示连接至下行端口 2 的设备不可移除。
Bit1:为 1 表示连接至下行端口 1 的设备不可移除。
07h
Port Number
下行端口个数
端口个数,有效值范围 1~4。
04h
08h
Max Power
最大工作电流
电流,单位为 2mA。
32h
09h
SIG
0Ah 信息 CFG 有效的签名标志,必须是 5Ah,否则 CFG 无效。
。
5Ah
Bit7:保留
保留 reserved。
Bit6:EEPROM
EEPROM 写允许,0=写保护,1=允许被 USB 工具改写。
。
Bit5:过流检测电压阈值
过流检测电压阈值 OC_LEVEL 选择,
0Ah
CFG
57h
默认 0=2.4V 且弱上拉,1=4.1V 且弱下拉。
当用 PMOS 简化电源控制时可选 4.1V,否则用 2.4V。
Bit4&3:选择电源开启后延时多久后检测过流
选择电源开启后延时多久后检测过流 OC_DELAY:
V2.2
14
CH334/CH335 数据手册
http://wch.cn
00:
:约 300uS,适用于开启快、VBUS 电容小的情况;
;
01:
:约 3mS;
10:
:约 10mS;
11:
:约 30mS,适用于开启慢、VBUS 电容大的情况。
Bit2:配置供电模式
配置供电模式 SELF_POWER,
默认 1=自供电(建议)
,0=总线供电。
EEPROM 配置 0 与引脚 PSELF 设置低电平等效。
Bit1:指示灯使能
指示灯使能 INDICATOR_EN,默认 0,1=使能指示灯。
Bit0:配置电源
配置电源过流保护模式 GANG_MODE,
默认 1=整体联动过流检测,0=独立过流检测。
EEPROM 配置 0 与引脚 PGANG 或 LED2 外置下拉等效。
3.6 总线供电与自供电
CH334/CH335 支持 USB 总线供电和
和 HUB 自供电。总线供电来自 USB 上行端口,供电能力
供电能力为 500mA
或 900mA、1.5A 等多种标准,USB 线材内阻损耗和 HUB 自身消耗会降低对下行端口的供电能力,下行
自身消耗会降低对下行端口的供电能力
端口电压可能偏低。自供电通常来自外部电源端口
自供电通常来自外部电源端口,取决于外部电源供电能力。
由于自供电与总线供电的电压难以完全相等
由于自供电与总线供电的电压难以完全相等,所以 HUB 需要避免两者直接短接而产生大电流。另
需要避免两者直接短接而产生大电流
外,当 USB 上行端口断电后,HUB 也要避免自供电的外部电源向 USB 总线及 USB 主机倒灌电流。
主机倒灌电流
3.6.1 双向隔离示意
二极管 D1 和 D2 用于双向隔离 VBUS 总线电源和 P6 端口外部供电,防止两个电源相互
相互倒灌,采用
大功率的肖特基二极管以降低自身压降
大功率的肖特基二极管以降低自身压降,下行端口 VBUS 得到 4.7V 电压甚至更低,仅为示意
示意。
可选的,分压电阻 R31 和 R32 用于实现总线供电和自供电两种模式的自动配置
用于实现总线供电和自供电两种模式的自动配置。
P6 Self-Power
VEXT
1
2
5V
D2
D1
VBUS
C4
U5
R1
CH217
C11
C1
P5
Upstream
V2.2
DMU
DPU
VDD33
VDD33
C8
10u
C2
DM1~4
DP1~4
PSELF
U1
CH334/5
15
1
2
3
4
+5V
UDUD+
GND
R32
4K7
P1~P4
R31
Downstream
2K2
VEXT
GND
1
2
3
4
GND
+5V
UDUD+
GND
GND
GND
GND
VIN
V5
C3
CH334/CH335 数据手册
http://wch.cn
图 3-6-1 肖特基二极管
肖特基二极管双向隔离 VBUS 和外部供电的示意图
3.6.2 实用的单隔离方案
理想二极管的功能是低压降单向导通
单向导通,U3 用于防止 P6 端口的外部电源向上行端口 VBUS 倒灌,
在 500mA 电流时,U3 的压降约为肖特基二极管压降
肖特基二极管压降的三分之一,下行端口 VBUS 可以得到
得到 4.9V 电压。
可选的,图中 CH334/5 的 V5 电源跳过 U3 由上行端口 VBUS 直接提供。这种情况下,即使没有
即使没有 USB
限流配电开关 CH217,U3 也能为上行端口
端口 VBUS 电源提供简单的过流和短路保护。
5V
P6 Self-Power/External-Input
2
GND
1
R1
GND
GND
VIN
+5V
UDUD+
GND
1
2
3
4
P5
Upstream
C4
VDD33
C8
10u
CH217
C11
C1
DMU
DPU
VDD33
U5
C2
1
2
3
4
DM1~4
DP1~4
U1
CH334/5
P1~P4
Downstream
理想二极管隔离 VBUS 和外部供电的示意图
图 3-6-2 理想
V2.2
16
+5V
UDUD+
GND
GND
VI+
C3
VO-
V5
3
VBUS
CH213K
GND
U3
GND
1
2
CH334/CH335 数据手册
http://wch.cn
第 4 章 参数
4.1 绝对最大值 (临界或者超过绝对最大值将可能导致芯片工作不正常甚至损坏
临界或者超过绝对最大值将可能导致芯片工作不正常甚至损坏)
)
名称
参数说明
最小值
最大值
单位
TA
工作时的环境温度
-40
85
℃
TS
储存时的环境温度
-55
150
℃
V5
LDO 输入电源电压(V5 引脚接电源
引脚接电源,GND 引脚接地)
-0.4
5.5
V
VDD33
工作电源电压(VDD33 引脚接电源
引脚接电源,GND 引脚接地)
-0.4
4.0
V
V5I
5V 耐压输入引脚上的电压
-0.4
5.3
V
VUSB
USB 信号引脚上的电压
-0.4
VDD33+0.4
V
VGPIO
其它(3.3V)输入或者输出引脚上的电压
输入或者输出引脚上的电压
-0.4
VDD33+0.4
V
VESD
USB 信号引脚上的 HBM 人体模型 ESD 耐压
5K
7K
V
最小值
典型值
最大值
单位
4.2 电气参数 (测试条件:TA=25℃
℃,V5=5V 或 V5=VDD33=3.3V)
名称
V5
参数说明
LDO 输入电源电压@V5
启用内部 LDO
4.6
5.0
5.25
批号倒数第 5 位为 0 版本
启用内部 LDO
3.8
4.2
4.5
外供电源电压@V5
无需内部 LDO
3.2
3.3
3.4
LDO 输出电压@VDD33
启用内部 LDO
3.2
3.3
3.5
外供 3.3V 电压@VDD33
无需内部 LDO
3.2
3.3
3.4
VDD33
ILDO
ICC
V
V
内部电源调节器 LDO 对外负载能力
工作电流
20
mA
上行高速
4 个下行高速
85
mA
上行高速
1 个下行高速
42
mA
上行高速
4 个下行全速
25
mA
上行高速
1 个下行全速
21
mA
上行全速
4 个下行全速
20
mA
上行高速
下行无设备
0.27
mA
上行全速
含 1.5KΩ上拉
深度睡眠电源电流(不含
不含 1.5KΩ上拉)
ISLP
0.07
0.3
mA
或:自身睡眠电源电流(不接
不接 USB 主机)
VIL
除过流检测外引脚的低电平输入电压
0
0.8
V
VIH
除过流检测外引脚的高电平输入电压
2.0
VDD33
V
VILRST
RESET#引脚的低电平输入电压
引脚的低电平输入电压
0
0.75
V
V2.2
17
CH334/CH335 数据手册
VIX
http://wch.cn
过流检测电压阈值 OC_LEVEL 的误差
±0.2
V
低电平
LED 引脚,吸入
吸入 15mA 电流
0.5
0.6
V
输出电压
PWREN#引脚,
,吸入 4mA 电流
0.5
0.6
V
高电平
LED 引脚,输出
输出 10mA 电流
VOL
VDD33-0.6 VDD33-0.5
V
VOH
输出电压
PWREN#引脚,
,输出 1mA 电流 VDD33-0.6 VDD33-0.5
4.3
V
IPU
上拉电流
LED1/2/3/PSELF/PGANG 引脚
16
40
80
uA
IPUOC
上拉电流
OVCUR#
OVCUR#引脚
8
14
22
uA
IPDOC
下拉电流
OVCUR#
OVCUR#引脚
2
5
40
uA
2.4
2.9
3.2
V
Vlvr
V2.2
电源低压复位的电压门限
18
CH334/CH335 数据手册
http://wch.cn
第 5 章 封装
说明:尺寸标注的单位是 mm(毫米)
。
引脚中心间距是标称值,没有误差
没有误差,除此之外的尺寸误差不大于±0.2mm。
5.1 SOP16
5.2 QSOP16
V2.2
19
CH334/CH335 数据手册
http://wch.cn
5.3 QSOP28
5.4 QFN28_5x5
V2.2
20
CH334/CH335 数据手册
http://wch.cn
5.5 SSOP28
5.6 QFN24_4x4
V2.2
21
CH334/CH335 数据手册
http://wch.cn
5.7 QFN28_4x4
5.8 QFN36_6x6
V2.2
22
CH334/CH335 数据手册
http://wch.cn
5.9 LQFP48
5.10 QFN16_3x3
V2.2
23
CH334/CH335 数据手册
http://wch.cn
第 6 章 应用
6.1 简化应用,仅总线供电
GND
GND
P4
USB
VBUS
1
2
3
4
+5V
UDUD+
GND
+5V
UDUD+
GND
GND
GND
P2
USB
VBUS
1
2
3
4
+5V
UDUD+
GND
GND
GND
P1
USB
+5V
UDUD+
GND
VBUS
1
2
3
4
U1
1
2
3
4
5
6
7
8
DM4
DP4
DM3
DP3
DM2
DP2
DM1
DP1
CH334G/R
X1
12MHz
XI
XO
GND
VDD33
V5
DPU
DMU
RESET#/CDP
VBUS
Fuse
C4 1A
220uF
16
15
14
13
12
11
10
9
VDD33
V5
R0
FUSE
5V
C2
0.1u
4
3
2
1
5V
C3
10uF
GND
UD+
UD+5V
C8
10u
C1
1u
GND
VBUS
1
2
3
4
GND
GND
GND
P3
USB
P0
USB
简化应用中,可以用 0Ω。如有过压保护器件,则连接在 V5 引脚。
R0 为 100mA 保险电阻,简化应用中
对于批号倒数第 5 位为 0 的第一版
第一版 CH334,R0 改用 1N4001 或类似二极管。
5V 与 VBUS 之间的保险电阻 Fuse 可以改
可以改用 USB 限流电源开关芯片,保护响应更快,
,效果更好。
工业级应用建议将 V5 和 VDD33 都接
都接到外供的 3.3V 电源,使 HUB 芯片的最大功耗从 85mA*5V 降低
到 85mA*3.3V,有利于减小 HUB 芯片的压降和温升
芯片的压降和温升。实测可支持扩展工业级温度范围-40
40℃~105℃,
并且在 125℃时短期可用(部分参数会超
会超)
。注意,保险电阻和 USB 电源开关芯片可能不支持高温
可能不支持高温。
CH334Q 没有内部 LDO 降压调节器和 V5 引脚,所有 VDD33 都需要接到外供的 3.3V 电源。
电源
在下行端口 USB 设备带电热插拔的瞬间
的瞬间,动态负载可能使 VBUS 和 5V 电压瞬时跌落,
,进而可能产
生 LVR 低压复位,从而出现整个 HUB 断开再连接的现象
断开再连接的现象。改进方法:①在规范允许范围内加大
在规范允许范围内加大 5V 电
源的电解电容(加大图示 C4 容量),缓解
缓解跌落;②加大 HUB 芯片 LDO 输出端的电容(加大
加大图示 C8 容
V2.2
24
CH334/CH335 数据手册
http://wch.cn
量,例如 22uF);③不用 HUB 内部 LDO
LDO,而是外供 3.3V 到 V5 和 VDD33 引脚,并且加大
并且加大 3.3V 电源的
电容;④增强 5V 供电能力或改为自供电
供电能力或改为自供电,另外,提升 USB 线材质量也会改善供电能力。
。
6.2 简化应用,可外部供电
GND
GND
P4
Downstream
+5V
UDUD+
GND
VBUS
1
2
3
4
GND
GND
P2
Downstream
+5V
UDUD+
GND
VBUS
1
2
3
4
U1
1
2
3
4
5
6
7
8
VBUS
GND
GND
1
VBUS
1
2
3
4
2
X1
12MHz
16
15
14
13
12
11
10
9
XI
XO
GND
VDD33
V5
DPU
DMU
RESET#/CDP
C2
0.1u
R1
FUSE
VIN
4
3
2
1
CH213K
GND
VI+
VO-
3
VIN
C3
10uF
5V
C4
220uF
VDD33
V5
C8
10u
C1
1u
5V
U3
P1
Downstream
+5V
UDUD+
GND
DM4
DP4
DM3
DP3
DM2
DP2
DM1
DP1
CH334R/G
1
2
GND
UD+
UD+5V
GND
+5V
UDUD+
GND
VBUS
1
2
3
4
GND
GND
GND
P3
Downstream
P5
Upstream
P6
External-Power-Input
理想二极管 CH213,
与前面 6.1 节中的电路的主要区别在于具有外部供电端口 P6,U3 是低压降理想二极管
用于避免 P6 外部电源向上行端口 P5 的 VBUS 倒灌,尤其是上行端口例如计算机关机而 P6 外部仍然供
电时的情况。理论上 U3 可以换成肖特基二极管
可以换成肖特基二极管,但需要选择自身压降较低的器件,否则会降低下行
否则会降低下行
端口 VBUS 的输出电压,
在 300mA 负载电流时
负载电流时,
肖特基二极管的压降约 0.3V,
理想二极管的压降约 0.05V。
由于 P6 自身及外部电源通常没有负载
通常没有负载,所以一般不考虑 P5 向 P6 的倒灌。
低压降二极管 CH213 具有简单的过流和短路保护功能
过流和短路保护功能,且保护响应更快,从而可以替代并
替代并省掉前
面 6.1 节中 5V 与 VBUS 之间的保险电阻 Fuse。P6 所接的外部电源自身需要有过流和短路保护能力,
所接的外部电源自身需要有过流和短路保护能力
否则,需要在 P6 与 5V 之间加上保险电阻
保险电阻,或者在 5V 与 VBUS 之间加上 USB 限流电源开关芯片。
限流电源开关芯片
V2.2
25
CH334/CH335 数据手册
http://wch.cn
6.3 板载嵌入 HUB
如果有板载 3.3V 电源,那么建议将
建议将 HUB 芯片的 V5 和 VDD33 都接 3.3V 电源。这种情况下
这种情况下,C8 和
C2 也可以合并为单个 1uF 电容(可选)。
)。
如果 USB 设备也是固定板载,那么
那么还可以设置对应的下行端口的 USB 设备为不可移除
不可移除,并且可以
简化 VBUS 电源控制、将 5V 直供 USB 设备
设备、简化或取消过流检测等。
6.4 独立过流检测应用
下图为 HUB 各端口独立电源配电控制
各端口独立电源配电控制、独立过流检测的应用参考图,可以用于计算机
可以用于计算机和 HUB 集线
器。图中 R21~R24 根据电源供电能力设置限流门限
根据电源供电能力设置限流门限,CH217 的 FLAG#引脚可以产生过流或过温报警信
引脚可以产生过流或过温报警信
号通知 HUB 控制器及计算机,CH334/5
CH334/5 的 OVCUR#引脚已内置上拉电阻(默认 OC_LEVEL=0
=0)
。
P6 为外部自供电输入端口,理想二极管
理想二极管 U3 用于避免外部供电向上行端口 USB 电源的倒灌。如果
电源的倒
没有 P6 或者不考虑防倒灌,那么无需
那么无需 U3,VIN 与+5V 之间可以短接。
设计 PCB 时需考虑实际工作电流承载能力
时需考虑实际工作电流承载能力,VIN、+5V、VOUT(VBUS*)和 P6 及各端口 GND 走线路
径的 PCB 尽可能宽,如有过孔则建议多个并联
如有过孔则建议多个并联。
DPU
DMU
OVCUR3#
OVCUR4#
RESET#
DP4
DM4
建议 VIN 加过压保护器件,建议所有
建议所有 USB 信号加 ESD 保护器件,例如 CH412K,其 VCC 应接 3V3。
3V3
0.1u F
GND
10 uF
LED3 /SCL
OVCUR2 #
OVCUR1 #
LED4 /SDA
V5
GND
VDD33
DP3
DM3
XO
XI
PW REN3 #
DP2
DM2
14
13
12
11
10
9
8
GND
VI+
2
1
2
3
4
5
6
7
CH2 13K
3
VIN
VO-
P6
External-Power-Inp ut
P1
C11
15 0uF
DM1
DP1
+5 V
UDUD+
GND
Downstream
V2.2
C12
15 0uF
DM2
DP2
R8
R11
NC(91 K)
VBUS2
1
2
OVCUR2 # 3
+5
6
5
4
VIN
ISET
EN#
PW REN1 #
R21
91 K
CH2 17K
+5 V
UDUD+
GND
22 0
PLED3
R4
4K7/PULLDOWN
PLED4
PORT1
GREEN
VBUS3
1
2
OVCUR3 # 3
PORT2
GREEN
R13
NC(91 K)
15 0uF
DM3
DP3
+5
6
5
4
VIN
ISET
EN#
PW REN2 #
R22
91 K
CH2 17K
1
2
3
4
VBUS4
1
2
OVCUR4 # 3
Downstream
Downstream
26
VIN
ISET
EN#
+5
6
5
4
ACTIVE
BLUE
R9 47 0
15 0uF
R23
91 K
U8
VOUT
GND
FLAG#
VIN
ISET
EN#
+5
6
5
4
PW REN4 #
R24
91 K
CH2 17K
3V3
P4
C14
PW REN3 #
CH2 17K
R14
NC(91 K)
VBUS4
+5 V
UDUD+
GND
U7
VOUT
GND
FLAG#
3V3
3V3
P3
C13
U6
VOUT
GND
FLAG#
R12
NC(91 K)
PORT4
GREEN
PLED2
PGANG
VBUS3
1
2
3
4
U5
VOUT
GND
FLAG#
3V3
P2
VBUS2
1
2
3
4
PLED3
PLED4
PORT3
GREEN
1
2
VBUS1
VBUS1
1
2
OVCUR1 # 3
12 MHz
22 0
+5
C4
33 0uF
3V3
8
7
6
5
Y1
R6
PLED1
PWREN2#
PLED2
PWREN1#
PWREN4#
DM1
DP1
0
U3
VDD
WP
SCL
SDA
DP3
DM3
XO
XI
PW REN3 #
DP2
DM2
PLED1
1
24 C0 2
A0
A1
A2
GND
3V3
LED1/PSELF
PWREN2#
LED2/PGANG
PWREN1#
PWREN4#/SUSP
DM1
DP1
PLED3
22
OVCUR2 # 23
R1
OVCUR1 # 24
0
PLED4
25
FUSE
26
27
28
3V3
C8
C2
C1
1
2
3
4
U1
CH3 35F
DPU
DMU
OVCUR3#
OVCUR4#
RESET#/CDP
DP4
DM4
VIN
1u F
U4
21
20
19
18
17
16
15
R2
NC(4K7)
RESET#
DM4
DP4
P5
VIN
1
2
3
4
+5 V
UDUD+
GND
Downstream
C3
10 uF
1
DMU 2
DPU 3
4
+5 V
UDUD+
GND
Upstream-USB
CH334/CH335 数据手册
http://wch.cn
6.5 整体过流检测应用
下图为 HUB 所有端口 GANG 电源配电控制
电源配电控制和整体过流检测的应用参考图,CH217 是支持过流保护
的 USB 配电开关芯片。
R1
0
FUSE
C8
1u F
10 uF
PLED3
PLED4
19
20
21
PLED4
C2
PLED1
22
0.1u F PLED2
23
PW REN# 24
0
+5 V
UDUD+
GND
P1
VBUS
DM1
DP1
1
2
3
4
+5 V
UDUD+
GND
USB
V2.2
DP1
DM1
DP2
DM2
DP3
DM3
12
11
10
9
8
7
VIN
ISET
EN#
10 0uF
1
2
3
4
R 21
56 K
POR T4
GREEN
PLED1
R6
POR T3
GREEN
22 0
POR T2
GREEN
PLED2
R8
POR T1
GREEN
ACTIVE
+5 V
UDUD+
GND
R 9 47 0
PLED4
P2
DM2
DP2
PW REN#
R2
NC(4K7)
R ESET#
Y1
12 MHz
C 12
+5
3V3
22 0
VBUS
6
5
4
C H2 17K
DP1
DM1
DP2
DM2
DP3
DM3
XO
XI
DM4
DP4
1
DMU 2
DPU 3
4
USB
10 0uF
R 11
NC(56 K)
3V3
V5
VDD33
LED4 /SDA
LED1
LED2
PW REN#
OVC UR#
C3
47 0uF 1u F
C11
U1
C H3 34F
U5
VOUT
GND
FLAG#
P5
+5
C4
VBUS
1
2
OVC UR# 3
R ESET#
DPU
DMU
PLED3
3V3
18
17
16
15
14
13
8
7
6
5
GND
3V3
C1
VDD
WP
SC L
SDA
PS ELF
NC.
R ESET#/CDP
DPU
DMU
LED3/SC L
24 C0 2
OVC UR#
NC.
XO
XI
DM4
DP4
+5
U4
A0
A1
A2
GND
1
2
3
4
5
6
1
2
3
4
P3
VBUS
C 13
10 0uF
USB
DM3
DP3
1
2
3
4
+5 V
UDUD+
GND
USB
27
P4
VBUS
C 14
10 0uF
DM4
DP4
1
2
3
4
+5 V
UDUD+
GND
USB
3V3
很抱歉,暂时无法提供与“CH334R”相匹配的价格&库存,您可以联系我们找货
免费人工找货- 国内价格
- 1+2.20000
- 30+2.12500
- 100+1.97500
- 500+1.82500
- 1000+1.75000
- 国内价格
- 1+3.86930
- 10+3.19940
- 30+2.86440
- 100+2.54100
- 500+2.34470
- 国内价格
- 100+2.82430
- 500+2.60980
- 1000+2.50250