10位、集成式、多格式
标清电视/高清电视
视频解码器和RGB图形数字化仪
ADV7181C
产品特性
概述
四个10位ADC,采样速率最高可达110 MHz
6个模拟输入通道
支持SCART快速消隐
内部抗混叠滤波器
支持NTSC、PAL、SECAM色彩标准
支持525p/625p分量逐行扫描
支持720p/1080i分量高清电视
可对最高达1024 × 768、70 Hz (XGA)的RGB图形进行数字化
处理
3 × 3颜色空间转换矩阵
工业温度范围:−40°C至+85°C
12位4:4:4 DDR、8/10/16/20位SDR像素输出接口
可编程中断请求输出引脚
小尺寸封装
引脚数量减少
适用于视频和图形的单前端
VBI数据分隔器(包括图文电视)
通过汽车应用认证
ADV7181C是一款高质量、单芯片、多格式视频解码器和
图形数字化仪。这款多格式解码器支持将复合视频或S视
频形式的PAL、NTSC和SECAM标准信号转换为数字ITU-R
BT.656格式。它还支持将RGB/YPrPb分量视频信号解码为
数 字 YCrCb或 RGB像 素 输 出 流 。 支 持 的 分 量 视 频 包 括
525i、625i、525p、625p、720p、1080i等标准,以及许多
其它高清和SMPTE标准。该器件也支持图形数字化,能够
对VGA至XGA速率的RGB图形信号进行数字化处理,将其
转换为数字DDR RGB或YCrCb像素输出流。此外能够同时
处理CVBS和标清RGB信号,从而支持SCART和叠加功
能。这些信号的混合由快速消隐引脚控制。
应用
注意,ADV7181C具有独特的软件和硬件配置要求。更多
信息参见本数据手册的第19页。
车载娱乐设备
高清电视
液晶/DLP投影仪
带个人录像机功能的高清电视机顶盒
支持逐行扫描输入的DVD刻录机
AVR接收机
ADV7181C主要包含两个处理部分。第一部分为标清处理
器(SDP),可处理所有类型的PAL、NTSC和SECAM信号。
第二部分为分量处理器(CP),可处理YPrPb和RGB分量格
式,包括RGB图形。
Rev. E
Information furnished by Analog Devices is believed to be accurate and reliable. However, no
responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other
rights of third parties that may result from its use. Specifications subject to change without notice. No
license is granted by implication or otherwise under any patent or patent rights of Analog Devices.
Trademarks and registered trademarks are the property of their respective owners.
One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A.
www.analog.com
Tel: 781.329.4700
Fax: 781.461.3113 ©2008–2012 Analog Devices, Inc. All rights reserved.
ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供
的最新英文版数据手册。
ADV7181C
目录
特性.................................................................................................. 1
应用.................................................................................................. 1
概述.................................................................................................. 1
修订历史 ......................................................................................... 2
功能框图 ......................................................................................... 3
技术规格 ......................................................................................... 4
电气特性.................................................................................... 4
视频规格.................................................................................... 5
时序特性.................................................................................... 6
模拟规格.................................................................................... 8
绝对最大额定值............................................................................ 9
封装热性能 ............................................................................... 9
热规格 ........................................................................................ 9
ESD警告..................................................................................... 9
引脚配置和功能描述 ................................................................. 10
功能详解 ....................................................................................... 12
模拟前端.................................................................................. 12
SDP像素数据输出模式 ........................................................ 12
CP像素数据输出模式........................................................... 12
复合和S视频处理 .................................................................. 12
分量视频处理 ......................................................................... 13
RGB图形处理 ......................................................................... 13
通用特性.................................................................................. 13
详细说明 ....................................................................................... 14
模拟前端.................................................................................. 14
标清处理器(SDP)................................................................... 14
分量处理器(CP)..................................................................... 14
模拟输入多路复用 ................................................................ 15
像素输出格式化.......................................................................... 17
外部环路滤波器元件建议 ........................................................ 18
典型连接图................................................................................... 19
外形尺寸 ....................................................................................... 20
订购指南.................................................................................. 20
汽车应用级产品..................................................................... 20
修订历史
2012年8月—修订版D至修订版E
更改表3 .......................................................................................... 6
更改图6 ......................................................................................... 10
2012年12月-修订版C至修订版D
更改特性和概述部分 ................................................................... 1
增加“典型连接图”部分的文字 ................................................ 19
增加“汽车应用级产品”部分..................................................... 20
2009年12月—修订版B至修订版C
更改产品名称、特性部分和概述部分 .................................... 1
更改图1 ........................................................................................... 3
更改表1的电源要求参数............................................................. 4
更改表3的系统时钟和晶振参数以及注释3............................ 6
删除表3的注释3;重新排序 ...................................................... 6
增加时序图部分............................................................................ 7
将“AVDD = 3.1.5 V至3.45 V”改为
“AVDD = 3.15 V至3.45 V”........................................................... 8
更改封装热性能............................................................................ 9
增加热规格部分............................................................................ 9
更改SDP像素数据输出模式部分 ............................................ 12
更改RGB图形处理部分 ............................................................. 13
更改分量处理器(CP)部分......................................................... 14
更改模拟输入多路复用部分.................................................... 15
2009年4月—修订版A至修订版B
更改封装热性能部分 ................................................................... 8
更改引脚配置和功能描述部分 ................................................. 9
删除LFCSP_VQ封装 .................................................................. 19
更改“订购指南”........................................................................... 19
2009年1月——修订版0至修订版A
更改表1的模拟电源电流参数.................................................... 4
更改封装热性能部分 ................................................................... 8
删除热规格部分............................................................................ 8
增加引脚65(EPAD) .................................................................... 10
更改模拟输入多路复用部分.................................................... 15
更改“订购指南”........................................................................... 20
2008年8月—版本0:初始版
Rev. E | Page 2 of 20
图1.
Rev. E | Page 3 of 20
SOG/SOY
HS_IN/
CS_IN
VS_IN
ALSB
SDATA
SCLK
FB
CVBS
S-VIDEO
YPrPb
SCART–
(RGB + CVBS)
GRAPHICS RGB
AIN1 6
TO
AIN6
ADC2
ADC3
ANTIALIAS
FILTER
CLAMP
ADC1
CLAMP
ANTIALIAS
FILTER
ADC0
ANTIALIAS
FILTER
CLAMP
CLAMP
ANTIALIAS
FILTER
XTAL
SSPD
XTAL1
STDI
SYNC PROCESSING AND
CLOCK GENERATION
SERIAL INTERFACE
CONTROL AND VBI DATA
INPUT
MUX
ADV7181C
10
10
10
10
10
COLORSPACE
CONVERSION
10
10
DECIMATION
AND
DOWNSAMPLING 10
FILTERS
DATA
PREPROCESSOR
10
10
10
Cb
Cr
C
CVBS
DIGITAL
FINE
CLAMP
ACTIVE PEAK
AND
AGC
CHROMA
DEMOD
FSC
RECOVERY
CVBS/Y
MACROVISION
DETECTION
CHROMA
RESAMPLE
RESAMPLE
CONTROL
LUMA
RESAMPLE
GAIN
CONTROL
MACROVISION
DETECTION
OFFSET
CONTROL
CGMS DATA
EXTRACTION
Y
Cb
Cr
Y
Cr
CHROMA
2D COMB Cb
(4H MAX)
LUMA
2D COMB
(5H MAX)
AV CODE
INSERTION
FAST
BLANK
OVERLAY
CONTROL
AND
AV CODE
INSERTION
VBI DATA RECOVERY
COMPONENT PROCESSOR
CHROMA
FILTER
SYNC
EXTRACT
LUMA
FILTER
STANDARD
AUTODETECTION
STANDARD DEFINITION PROCESSOR
20
20
10
10
INT
SFL/
SYNCOUT
LLC
FIELD/DE
VS
HS/CS
P9 TO
P0
P19 TO
P10
PIXEL
DATA
ADV7181C
功能框图
07513-001
OUTPUT FIFO AND FORMATTER
ADV7181C
技术规格
电气特性
AVDD = 3.15 V至3.45 V,DVDD = 1.65 V至2.0 V,DVDDIO = 3.0 V至3.6 V,PVDD = 1.71 V至1.89 V,标称输入范围1.6 V。
除非另有说明,TMIN至TMAX = −40°C至+85°C。
表1.
参数1, 2
静态性能3, 4
分辨率(每个ADC)
积分非线性
差分非线性
数字输入5
高输入电压6
符号
测试条件
N
积分非线性(INL)
BSL 27 MHz(10位水平)
BSL 54 MHz(10位水平)
BSL 74 MHz(10位水平)
BSL 110 MHz(8位水平)
差分非线性(DNL)误差: 27 MHz(10位水平)
54 MHz(10位水平)
74 MHz(10位水平)
110 MHz(8位水平)
VIH
HS_IN、VS_IN低电平触发模式
低输入电压7
最小值 典型值
±0.6
−0.6/+0.7
±1.4
±0.9
−0.2/+0.25
−0.2/+0.25
±0.9
−0.2/+1.5
HS_IN、VS_IN低电平触发模式
IIN
CIN
输出电容5
COUT
ISOURCE = 0.4 mA
ISINK = 3.2 mA
ILEAK
引脚1
所有其他输出引脚
电源要求5
数字内核电源
数字I/O电源
PLL电源
模拟电源
数字内核电源电流
DVDD
DVDDIO
PVDD
AVDD
IDVDD
数字I/O电源电流
IDVDDIO
PLL电源电流
IPVDD
模拟电源电流9
IAVDD
掉电电流
绿色省电模式
上电时间
IPWRDN
IPWRDNG
TPWRUP
1
2
3
4
5
6
7
8
9
−10
VOH
VOL
同步旁路功能
1.8
3.3
1.8
3.3
105
90
106
4
38
11
12
99
166
200
2.25
16
20
在此范围内保证最大值和最小值性能规格。
所有规格均是利用ADI公司推荐的编程脚本获得。
所有ADC线性测试的输入范围均为满量程− 12.5%至零量程+ 12.5%。
INL和DNL最大值是在器件配置为分量视频输入的条件下获得。
通过特性保证。
为在引脚22上获得规定的VIH电平,需将值0x04写入寄存器0x13 (WO)。如果将值0x00写入寄存器0x13,则引脚22上的VIH为1.2 V。
为在引脚22上获得规定的VIL电平,需将值0x04写入寄存器0x13 (WO)。如果将值0x00写入寄存器0x13,则引脚22上的VIL为0.4 V。
VOH和VOL电平是使用寄存器子地址0xF4中的默认驱动强度值(0xD5)而获得。
仅测量CVBS电流时,ADC0上电。仅测量RGB电流时,ADC0、ADC1和ADC2上电。测量SCART FB电流时,所有ADC均上电。
Rev. E | Page 4 of 20
10
±2.5
位
LSB
LSB
LSB
LSB
LSB
LSB
LSB
LSB
−0.99/+2.5
0.8
0.3
+10
10
V
V
V
V
µA
pF
0.4
V
V
60
10
20
µA
µA
pF
2
3.6
1.89
3.45
V
V
V
V
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
ms
2.4
1.65
3.0
1.71
3.15
CVBS输入采样速率54 MHz
图形RGB采样速率75 MHz
SCART RGB FB采样速率54 MHz
CVBS输入采样速率54 MHz
图形RGB采样速率75 MHz
CVBS输入采样速率54 MHz
图形RGB采样速率75 MHz
CVBS输入采样速率54 MHz
图形RGB采样速率75 MHz
SCART RGB FB采样速率54 MHz
单位
2
0.7
VIL
输入电流
输入电容5
数字输出
高输出电压8
低输出电压8
高阻抗漏电流
最大值
ADV7181C
视频规格
AVDD = 3.15 V至3.45 V,DVDD = 1.65 V至2.0 V,DVDDIO = 3.0 V至3.6 V,PVDD = 1.71 V至1.89 V。除非另有说明,
TMIN至TMAX = −40°C至+85°C。
表2.
参数1, 2
非线性规格
差分相位
差分增益
亮度非线性
噪声规格
未加权SNR
未加权SNR
模拟前端串扰
锁定时间规格
水平锁定范围
垂直锁定范围
fSC副载波锁定范围
色彩锁定时间
同步深度范围3
色同步范围
垂直锁定时间
水平锁定时间
色度规格
色调精度
色彩饱和精度
色彩AGC范围
色度幅度误差
色度相位误差
色度亮度交调
亮度规格
亮度精度
亮度对比度精度
1
2
3
符号
测试条件
DP
DG
LNL
CVBS输入,5步调制
CVBS输入,5步调制
CVBS输入,5步
亮度斜坡
亮度平场
最小值 典型值
54
58
最大值 单位
0.5
0.5
0.5
度
%
%
56
60
60
dB
dB
dB
−5
40
+5
70
±1.3
60
20
5
200
200
2
100
HUE
CL_AC
1
1
0.5
0.4
0.2
度
%
%
%
度
%
1
1
%
%
5
CVBS,1 V输入
CVBS,1 V输入
在此范围内保证最大值和最小值性能规格。
通过特性保证。
标称同步深度为300 mV(100%同步深度范围)。
Rev. E | Page 5 of 20
%
Hz
kHz
行
%
%
场
行
400
ADV7181C
时序特性
AVDD = 3.15 V至3.45 V,DVDD = 1.65 V至2.0 V,DVDDIO = 3.0 V至3.6 V,PVDD = 1.71 V至1.89 V。除非另有说明,
TMIN至TMAX = −40°C至+85°C。
表3.
参数1, 2
系统时钟和晶振
晶振标称频率
晶振频率稳定性
水平同步输入频率
LLC频率范围
I2C端口3
SCLK频率
SCLK最短脉冲宽度(高电平)
SCLK最短脉冲宽度(低电平)
保持时间(起始条件)
建立时间(起始条件)
SDA建立时间
SCLK和SDA上升时间
SCLK和SDA下降时间
停止条件的建立时间
复位特性
复位脉冲宽度
时钟输出
LLC传号空号比
数据和控制输出
数据输出转换时间SDR(SDP)4
t11
数据输出转换时间SDR(SDP)4
t12
数据输出转换时间SDR(CP)5
t13
数据输出转换时间SDR(CP)5
t14
数据输出转换时间DDR(CP)5, 6
t15
数据输出转换时间DDR(CP)5, 6
t16
数据输出转换时间DDR(CP)5, 6
t17
数据输出转换时间DDR(CP)5, 6
t18
1
2
3
4
5
6
符号
测试条件
最小值
典型值
最大值
单位
±50
110
110
MHz
ppm
kHz
MHz
28.63636
14.8
12.825
400
t1
t2
t3
t4
t5
t6
t7
t8
0.6
1.3
0.6
0.6
100
300
300
0.6
5
t9:t10
45:55
负时钟沿至有效数据
开始
有效数据结束至负时
钟沿
有效数据结束至负时
钟沿
负时钟沿至有效数据
开始
正时钟沿至有效数据
结束
有效数据起始至正时
钟沿
负时钟沿至有效数据
结束
有效数据起始至负时
钟沿
在此范围内保证最大值和最小值性能规格。
通过特性保证。
TTL输入值为0 V至3 V,上升/下降时间 ≤3 ns,在10%与90%点之间测量。
SDP时序数值是使用寄存器子地址0xF4中的默认驱动强度值(0xD5)而获得。
CP时序数值是使用寄存器子地址0xF4中的最大驱动强度值(0x3F)而获得。
通过特性保证,最高75 MHz像素时钟。
Rev. E | Page 6 of 20
kHz
µs
µs
µs
µs
ns
ns
ns
µs
ms
55:45
%占空比
3.6
ns
2.4
ns
2.8
ns
0.1
ns
1.9
ns
1.7
ns
1.4
ns
1.7
ns
ADV7181C
时序图
t3
t5
t3
SDATA
t1
t2
t7
t4
t8
图2. I 2C时序
t9
t10
LLC
t12
07513-104
P0 TO P19, VS, HS,
FIELD/DE,
SFL/SYNC_OUT
t11
图3. 像素端口和控制SDR输出时序(SD内核)
t9
t10
LLC
t13
07513-105
t14
P0 TO P19
图4. 像素端口和控制SDR输出时序(CP内核)
LLC
t18
t15
t17
P0 TO P19
图5. 像素端口和控制DDR输出时序(CP内核)
Rev. E | Page 7 of 20
05340-006
t16
07513-103
t6
SCLK
ADV7181C
模拟规格
AVDD = 3.15 V至3.45 V,DVDD = 1.65 V至2.0 V,DVDDIO = 3.0 V至3.6 V,PVDD = 1.71 V至1.89 V。除非另有说明,
TMIN至TMAX = −40°C至+85°C。建议模拟输入视频信号范围:0.5 V至1.6 V,典型值1 V p-p。
表4.
参数1, 2
箝位电路
外部箝位电容
输入阻抗;引脚34(FB)除外
引脚34(FB)的输入阻抗
CML
ADC满量程电平
ADC零电平
ADC动态范围
箝位电平(锁定时)
大箝位源电流
大箝位吸电流
小箝位源电流
小箝位吸电流
1
2
测试条件
箝位断开
CVBS输入
SCART RGB输入(R、G、B信号)
S视频输入(Y信号)
S视频输入(C信号)
分量输入(Y、Pr、Pb信号)
PC RGB输入(R、G、B信号)
仅SDP
仅SDP
仅SDP
仅SDP
在此范围内保证最大值和最小值性能规格。
通过特性保证。
Rev. E | Page 8 of 20
最小值 典型值
0.1
10
20
1.86
CML + 0.8
CML − 0.8
1.6
CML – 0.292
CML – 0.4
CML – 0.292
CML – 0
CML – 0.3
CML – 0.3
0.75
0.9
17
17
最大值
单位
µF
MΩ
kΩ
V
V
V
V
V
V
V
V
V
V
mA
mA
µA
µA
ADV7181C
绝对最大额定值
封装散热性能
表5.
参数
AVDD至AGND
DVDD至DGND
PVDD至AGND
DVDDIO至DGND
DVDDIO至AVDD
PVDD至DVDD
DVDDIO至PVDD
DVDDIO至DVDD
AVDD至PVDD
AVDD至DVDD
数字输入电压至DGND
数字输出电压至DGND
模拟输入至AGND
工作温度范围
最大结温(TJ MAX)
存储温度范围
红外回流焊(20秒)
额定值
4V
2.2 V
2.2 V
4V
−0.3 V至+0.3 V
−0.3 V至+0.3 V
−0.3 V至+2 V
−0.3 V至+2 V
−0.3 V至+2 V
−0.3 V至+2 V
DGND − 0.3 V至
DVDDIO + 0.3 V
DGND − 0.3 V至
DVDDIO + 0.3 V
AGND − 0.3 V至
AVDD + 0.3 V
−40°C至+85°C
125°C
−65°C至+150°C
260°C
注意,超出上述绝对最大额定值可能会导致器件永久性
损坏。这只是额定最值,并不能以这些条件或者在任何其
它超出本技术规范操作章节中所示规格的条件下,推断器
件能否正常工作。长期在绝对最大额定值条件下工作会影
响器件的可靠性。
为了降低器件功耗,请关断所有不用的ADC。
针对下列高电流模式,必须使用推荐的脚本:SCART、
720p、1080i和所有RGB图形标准。使用推荐的脚本可确保
热性能正常。这些脚本可向本地现场应用工程师索取。
结温必须始终低于最大结温(TJ MAX)125°C。结温可以通过下
式计算:
TJ = TA MAX + (θJA × WMAX)
其中:
TA MAX = 85°C.
θJA = 45.5°C/W.
WMAX = ((AVDD × IAVDD) + (DVDD × IDVDD) +
(DVDDIO × IDVDDIO) + (PVDD × IPVDD)).
热规格
表6.
参数
结壳热阻θJC
结至环境热阻θJA
测试条件
值
带实体接地层的4层PCB 典型值
9.2°C/W
带实体接地层的4层PCB 典型值
(静止空气)
45.5°C/W
ESD警告
ESD(静电放电)敏感器件。
带电器件和电路板可能会在没有察觉的情况下放电。
尽管本产品具有专利或专有保护电路,但在遇到高
能量ESD时,器件可能会损坏。因此,应当采取适当
的ESD防范措施,以避免器件性能下降或功能丧失。
Rev. E | Page 9 of 20
ADV7181C
64 63 62 61 60 59 58
INT
1
HS/CS
2
DGND
AIN6
SOG/SOY
ALSB
RESET
SDATA
SCLK
VS_IN
DGND
HS_IN/CS_IN
DVDD
P19
P18
P17
FIELD/DE
P16
VS
引脚配置和功能描述
57 56 55 54 53 52 51 50 49
48
AIN5
47
AIN4
3
46
AIN3
DVDDIO
4
45
NC
P15
5
44
CAPC2
P14
6
43
AGND
P13
7
42
CML
P12
8
41
REFOUT
SFL/SYNC_OUT
9
40
AVDD
39
CAPY2
DVDDIO 11
38
CAPY1
P11 12
37
AGND
P10 13
36
AIN2
P9 14
35
AIN1
P8 15
34
FB
P7 16
33
NC
PIN 1
ADV7181C
TOP VIEW
(Not to Scale)
DGND 10
PVDD
ELPF
PWRDWN
AGND
07513-002
NOTES
1. NC = NO CONNECT. DO NOT CONNECT TO THIS PIN.
P0
P1
P2
P3
DGND
DVDD
XTAL
LLC
XTAL1
P4
P5
P6
17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32
图6. 引脚配置
表7. 引脚功能描述
引脚编号
1
引脚名称
INT
类型1
O
2
HS/CS
O
3, 10, 24, 57
4, 11
28至25、19至12、8至5、
62至59
9
DGND
DVDDIO
P0至P19
G
P
O
SFL/SYNC_OUT
O
20
21
LLC
XTAL1
O
O
22
XTAL
I
23, 58
29
30
31
32, 37, 43
DVDD
PWRDWN
ELPF
PVDD
AGND
P
I
O
P
G
描述
中断。此引脚可以是低电平有效或高电平有效。SDP/CP状态位改变就会触
发此引脚。触发中断的事件集由用户控制。
HS:水平同步输出信号(SDP和CP模式)。
CS:数字复合同步信号(CP模式)。
数字地。
数字I/O电源电压(3.3 V)。
视频像素输出端口。输出配置模式参见表10。
SFL:副载波频率锁定。该引脚包含一个串行输出流,可以在该解码器连到
任何ADI数字视频编码器时锁定副载波频率。
SYNC_OUT:分隔同步输出信号,仅在CP模式下可用。
行锁定输出时钟。该引脚用于像素数据(12.825 MHz至110 MHz范围)。
该引脚应连到28.63636 MHz晶振;如果ADV7181C使用外部3.3 V、28.63636 MHz
时钟振荡器源,则该引脚应保持不连接状态。晶振模式下,晶振必须为基
频晶体。
28.63636 MHz晶振的输入引脚,也可以用为ADV7181C提供时钟的外部3.3 V、
28.63636 MHz时钟振荡器源过驱。
数字内核电源电压(1.8 V)。
该引脚为逻辑0时,ADV7181C进入关断模式。
必须将推荐的外部环路滤波器连接到此ELPF引脚。
PLL电源(1.8 V)。
模拟地。
Rev. E | Page 10 of 20
ADV7181C
引脚编号
33, 45
34
35, 36, 46, 47, 48, 49
38, 39
40
41
42
44
50
51
引脚名称
NC
FB
AIN1至AIN6
CAPY1, CAPY2
AVDD
REFOUT
CML
CAPC2
SOG/SOY
RESET
类型1
52
ALSB
I
53
54
55
56
SDATA
SCLK
VS_IN
HS_IN/CS_IN
I/O
I
I
I
63
FIELD/DE
O
64
VS
O
1
I
I
I
P
O
O
I
I
I
描述
不连接。这些引脚不在内部互连。
快速开关叠加输入。该引脚切换CVBS与RGB模拟信号。
模拟视频输入通道。
ADC电容网络。用于该引脚的推荐电容网络参见图9。
模拟电源电压(3.3 V)。
内部基准电压输出。用于该引脚的推荐电容网络参见图9。
内部ADC的共模电平引脚(CML)。用于该引脚的推荐电容网络参见图9。
ADC电容网络。用于该引脚的推荐电容网络参见图9。
绿同步/亮度同步输入。用于嵌入式同步模式。
系统复位输入,低电平有效。ADV7181C电路复位需要最短5 ms的低电平复位
脉冲。
该引脚选择ADV7181C控制端口和VBI回读端口的I2C地址。ALSB设为逻
辑0时,可设置控制端口0x40写操作的地址和VBI端口0x21的回读地
址。ALSB设为逻辑1时,可设置控制端口0x42写操作的地址和VBI端口
0x23的回读地址。
I2C端口串行数据输入/输出引脚。
I2C端口串行时钟输入。最大时钟速率为400 kHz。
VS输入信号。用于5线定时模式下的CP模式。
该引脚可在CP模式下配置为数字HS输入信号或数字CS输入信号,用于
提取5线或4线RGB模式中的时序。
场同步输出信号(所有隔行视频模式)。CP模式下,该引脚也可用作数据
使能信号(DE),允许直接连接到HDMI/DVI Tx IC。
垂直同步输出信号(SDP和CP模式)。
G = 接地,I = 输入,O = 输出,I/O = 输入/输出,P = 电源。
Rev. E | Page 11 of 20
ADV7181C
功能详解
复合和S视频处理
模拟前端
模拟前端部分包括4个高质量10位 ADC,6个模拟输入通道
多路复用器可以连接多个视频源,无需外部多路复用器。
它还包括:
• 4个电流和电压箝位控制环路,确保消除视频信号中的
所有直流失调。
• SCART功能和CVBS的SD RGB叠加功能,这些功能由快
速消隐输入控制。
• 4个内部抗混叠滤波器,用于消除标清输入视频信号的
带外噪声。
SDP像素数据输出模式
SDP像素数据输出模式如下:
• 8/10位ITU-R BT.656 4:2:2 YCrCb,带嵌入式时间码和/或
HS、VS、FIELD
• 16/20位YCrCb,带嵌入式时间码和/或HS、VS、FIELD
CP像素数据输出模式
CP像素数据输出模式包括单通道数据速率(SDR)和双通道
数据速率(DDR),如下所示:
•
•
•
•
SDR 8-/10位 4:2:2 YCrCb,支持525i、625i
SDR 16-/20位 4:2:2 YCrCb,支持所有标准
DDR 8-/10位 4:2:2 YCrCb,支持所有标准
DDR 12位 4:4:4 RGB,支持图形输入
复 合 和 S视 频 处 理 特 性 支 持 NTSCVBS和 S视 频 形 式 的 C
M/J、NTSC 4.43、PAL B/D/I/G/H、PAL60、PAL M、PAL N和
SECAM(B、D、G、K和L)标准,用于NTSC和PAL的超级
自适应、2D、5线梳状滤波器可为复合视频提供出色的色
度和亮度分离。它还能完全自动地检测和切换所有全球标
准(PAL、NTSC和SECAM),白色峰值模式下的自动增益控
制功能可确保始终以完整视频处理范围处理视频。其它特
性包括:
• 自适应数字线路长度跟踪(ADLLT™)
• 专有架构支持锁定较弱、高噪声且不稳定的视频源,如
VCR和调谐器等
• IF滤波器模块补偿调谐器SAW滤波器所导致的高频亮度
衰减
• 色度瞬态改善(CTI)
• 亮度数字降噪(DNR)
• 色彩控制功能包括色调、亮度、饱和度、对比度和Cr、
Cb控制
• 经过认证的Macrovision®版权保护检测功能适用于复合
和S视频,支持所有全球格式(PAL/NTSC/SECAM)
• CVBS、S视频和YUV模式支持4倍过采样(54 MHz)
• 行锁定时钟输出(LLC)
• 支持宽银幕检测
• 无视频输入时,自由输出模式提供稳定的时序
• 垂直消隐间隔数据处理器,包括图文电视、视频编程系
统(VPS)、垂直间隔时间码(VITC)、字幕信息(CC)和扩
展数据服务(EDS)、宽屏幕信令(WSS)、版权生成管理系
统(CGMS)、兼容GemStar™ 1×/2×电子节目指南
• 由28.63636 MHz单晶振提供时钟
• 副载波频率锁定(SFL)输出用于下游视频编码器
• 差分增益典型值0.5%
• 差分相位典型值0.5°
Rev. E | Page 12 of 20
ADV7181C
分量视频处理
通用特性
分量视频处理支持525i、625i、525p、625p、720p、1080i
及其它许多高清电视格式,同时支持自动增益(对比度)和
失调(亮度)调整以及手动调整控制。分量视频处理支持的
其它特性包括:
ADV7181C的通用特性包括具有可编程位置、极性和宽度
的 HS/CS、 VS和 FIELD/DE输 出 信 号 , 以 及 用 于 提 示
SDP/CP状态变化的可编程中断请求输出引脚INT。其它特
性包括:
• 带嵌入式同步或带独立HS、VS或CS的模拟分量
YpbPr/RGB视频格式
• 色彩空间转换矩阵,支持YCrCb转DDR RGB和RGB转
YCrCb
• 标准识别(STDI)支持系统级分量格式检测
• 同步源极性检测器(SSPD)确定输入视频伴随的同步信号
的来源和极性
• 经过认证的Macrovision版权保护功能适用于分量格式
(525i、625i、525p和625p)
• 无视频输入时,自由输出模式提供稳定的时序
• 支持对非标准视频源进行任意像素采样
• 低功耗:1.8 V数字内核、3.3 V模拟和数字I/O、低功耗
关断模式及绿色PC模式
• 工业温度范围:−40°C至+85°C
• 64引脚、10 mm × 10 mm无铅LQFP封装
• 3.3 V ADC提供增强的动态范围和性能
RGB图形处理
RGB图形处理提供110 MSPS转换速率,支持最高达1024 ×
768、70 Hz (UXGA)的RGB输入分辨率、图形模式的自动或
手动钳位和增益控制、对比度和亮度控制。其他特性包括:
•
•
•
•
32相位DLL支持最佳像素时钟采样
SSPD模块自动检测同步源和极性
STDI模块支持标准识别
RGB可通过色彩空间转换变为YcbCr,并通过降采样变
为4:2:2格式,以便与以视频为中心的后端IC接口
• 提供数据使能(DE)输出信号,以便直接连到HDMI/DVI
Tx IC
• 支持对非标准视频源进行任意像素采样
• 12位DDR格式支持RGB图形
Rev. E | Page 13 of 20
ADV7181C
详细说明
模拟前端
ADV7181C模拟前端包括4个10位 ADC,用来对模拟视频
信号进行数字化处理,然后将信号提供给SDP或CP。模拟
前端使用差分通道连接各ADC,确保混合信号应用能够实
现高性能。
模拟前端还包括一个6通道输入多路复用器,支持将多个
视频信号施加于ADV7181C。各ADC前置电流和电压钳位
电路,确保视频信号始终在转换器的处理范围之内。下游
的CP或SDP中的数字精密钳位电路对视频信号执行精密
钳位。
各ADC前置可选的抗混叠滤波器。这些滤波器可用来限制
标清视频信号的带宽,从而消除带外杂散噪声。
当解码复合和S视频输入时,ADC配置为4倍过采样模式;
对于525i、625i、525p和625p视频源,则执行2×过采样。
对所有其它视频标准执行1倍过采样。视频信号过采样可
降低外部抗混叠滤波器的成本和复杂度,并提高信噪比
(SNR)。
ADV7181C支持对CVBS和RGB标清信号进行同步处理,以
实现SCART兼容和叠加功能。在I2C寄存器和快速消隐引
脚的控制下,CVBS和RGB输入组合可以混合输出。
标清处理器(SDP)
SDP部分可解码复合、S视频和YUV格式的许多基带视频信
号。SDP支持的视频标准包括PAL
B/D/I/G/H、PAL60、
PAL M、PAL N、NTSC M/J、NTSC 4.43和SECAM B/D/G/
K/L。ADV7181C自动检测视频标准,并进行相应处理。
SDP具有一个5线式超级自适应2D梳状滤波器,可在解码
复合视频信号时提供出色的色度和亮度分离。这种自适应
滤波器根据视频标准和信号质量自动调整处理模式,无需
用户干预。SDP还有一个IF滤波器模块,可补偿调谐器
SAW滤波器所导致的高频亮度频谱衰减。
SDP有专门的亮度和色度参数来控制亮度、对比度、饱和
度和色调。
SDP可以处理各种VBI数据服务,例如:图文电视、字幕
信息(CC)、宽屏幕信令(WSS)、视频编程系统(VPS)、垂直
间隔时间码(VITC)、版权生成管理系统(CGMS)、GemStar
1×/2×和扩展数据服务(XDS)。ADV7181C SDP部分具有一个
Macrovision 7.1检测电路,可检测I型、II型和III型保护级。
该解码器还能够稳定地支持所有Macrovision信号输入。
分量处理器(CP)
CP部分可以对任何色彩空间的广泛复合视频格式进行解码
和数字化处理。CP支持的分量视频标准包括525i、625i、
525p、625p、720p、1080i、最高达XGA 70 Hz的图形以及许
多其它标准。
ADV7181C的CP部分含有一个AGC模块。无嵌入式同步
时,可以手动设置视频增益。AGC部分后接一个数字钳位
电路,以确保将视频信号钳位于正确的消隐电平。CP的自
动调整功能包括增益(对比度)和失调(亮度)调整,另外也
支持手动调整控制。
CP支持固定模式图形RGB转分量输出。
模拟前端和CP部分之间有一个色彩空间转换矩阵,支持
YPrPb转DDR RGB和RGB转YCrCb。利用色彩空间转换器
可以实施色彩空间的许多其它标准。
CP的输出部分非常灵活。它可以配置为SDR模式,每个时
钟周期提供一个数据包;或者配置为DDR模式,在时钟的
上升沿和下降沿提供数据。SDR模式下,可以实现20位
4:2:2格式。这些模式提供HS/CS、VS和FIELD/DE(如适用)
时序参考信号。在DDR模式下,ADV7181C可以提供具有
相应时序信号的8位 4:2:2 YCrCb或12位 4:4:4 RGB像素输出
接口。
CP部分具有一个检测电路,可以检测525i、625i、525p和
625p标准的Macrovision编码YPrPb信号。它能够稳定地支
持此类信号的解码。
分量数据的VBI提取由ADV7181C的CP部分执行,支持隔行、
逐行和高清扫描速率。提取的数据可通过I2C接口回读。
ADV7181C采用专利ADLLT算法来跟踪VCR等视频源的变
化的视频行长。ADLLT使ADV7181C能够跟踪和解码质量
不佳的视频源,如VCR、调谐器输出、VCD播放器和便携
式摄像机的高噪声源等。SDP还含有一个色度瞬态改变
(CTI)处理器,它可以提高色度转换的边沿速率,使视频图
像更清晰。
Rev. E | Page 14 of 20
ADV7181C
模拟输入多路复用
ADC_SW_MAN_EN
1
ADC0_SW[3:0]
AIN1
AIN2
AIN3
ADC0
AIN4
AIN5
AIN6
1
ADC1_SW[3:0]
AIN3
AIN4
AIN5
ADC1
AIN6
AIN2
1
ADC2_SW[3:0]
AIN4
AIN5
ADC2
AIN6
1
ADC3_SW[3:0]
AIN4
ADC3
图7. 内部引脚连接
Rev. E | Page 15 of 20
07513-003
AIN6
AIN5
AIN4
AIN3
AIN2
AIN1
ADV7181C集成一个模拟多路复用部分,允许多个视频信号源连接到该解码器。图7显示了ADV7181C输入多路复用部分的
整体结构。
ADV7181C
对于ADV7181C,建议使用表8所示的ADC映射。
表8. ADC映射建议
模式
CVBS
ADC映射要求
ADC0
AIN通道
CVBS = AIN1
内核
SD
YC/YC自动
Y = ADC0
C = ADC1
Y = AIN2
C = AIN3
SD
分量YUV
Y = ADC0
U = ADC2
V = ADC1
Y = AIN6
U = AIN4
V = AIN5
SD
分量YUV
Y = ADC0
U = ADC2
V = ADC1
Y = AIN6
U = AIN4
V = AIN5
CP
SCART RGB
CBVS = ADC0
G = ADC1
B = ADC3
R = ADC2
G = ADC0
B = ADC2
R = ADC1
CVBS = AIN2
G = AIN6
B = AIN4
R = AIN5
G = AIN6
B = AIN4
R = AIN5
SD
图形
RGB模式
1
CP
配置1
INSEL[3:0] = 0000
SDM_SEL[1:0] = 00
PRIM_MODE[3:0] = 0000
VID_STD[3:0] = 0010
INSEL[3:0] = 0000
SDM_SEL[1:0] = 11
PRIM_MODE[3:0] = 0000
VID_STD[3:0] = 0010
INSEL[3:0] = 1001
SDM_SEL[1:0] = 00
PRIM_MODE[3:0] = 0000
VID_STD[3:0] = 0010
INSEL[3:0] = 0000
SDM_SEL[1:0] = 00
PRIM_MODE[3:0] = 0000
VID_STD[3:0] = 1010
INSEL[3:0] = 0000
SDM_SEL[1:0] = 00
PRIM_MODE[3:0] = 0000
VID_STD[3:0] = 0010
INSEL[3:0] = 0000
SDM_SEL[1:0] = 00
PRIM_MODE[3:0] = 0001
VID_STD[3:0] = 1100
以正确格式对后续模块进行格式化的配置。
表9. 所有ADC的手动多路复用设置
ADC_SWITCH_MAN置1
ADC0_SW_SEL[3:0]
0001
0010
0100
0101
0110
1100
ADC0连接
AIN1
AIN2
AIN4
AIN5
AIN6
AIN3
ADC1_SW_SEL[3:0]
0001
0010
0100
0101
0110
1100
ADC1连接
不适用
不适用
AIN4
AIN5
AIN6
AIN3
必须直接控制ADV7181C的模拟输入多路复用,这种方式
称为手动输入多路复用。ADC_SWITCH_MAN位设为1可
激活手动多路复用(见表9)。它只影响ADC之前的模拟开
关。INSEL、SDM_SEL、PRIM_MODE和VID_STD仍然要
求进行设置,以便后续模块以正确的格式处理视频数据。
并非每个输入引脚都能连接到任何ADC。IC内部的模拟信
号路由对通道连接做出了一些限制。表9概要显示了芯片
之内的路由能力。4个多路复用部分可以通过保留的控制
信 号 总 线 ADC0_SW[3:0]/ADC1_SW[3:0]/ADC2_SW
[3:0]/ADC3_SW[3:0]进行控制。
ADC2_SW_SEL[3:0]
0001
0010
0100
0101
0110
1100
ADC2连接
不适用
AIN2
AIN4
AIN5
AIN6
不适用
ADC3_SW_SEL[3:0]
0001
0010
0100
0101
0110
1100
ADC3连接
不适用
不适用
AIN4
不适用
不适用
不适用
表9列出了下列情况的ADC映射配置:
• ADC_SW_MAN_EN,手动输入多路复用使能,IO映
射,地址C4[7]
• ADC0_SW[3:0],ADC0多路复用配置,IO映射,地址
C3[3:0]
• ADC1_SW[3:0],ADC1多路复用配置,IO映射,地址
C3[7:4]
• ADC2_SW[3:0],ADC2多路复用配置,IO映射,地址
C4[3:0]
• ADC3_SW[3:0],ADC3多路复用配置,IO映射,地址F3
[7:4]
Rev. E | Page 16 of 20
ADV7181C
像素输出格式化
表10. 像素输出格式
处理器、格式和模式
SDP
SDP
SDP
SDP
CP
CP
CP
1
视频输出8位
4:2:2
视频输出10位
4:2:2
视频输出16位
4:2:2
视频输出20位
4:2:2
视频输出12位
4:4:4
RGB DDR
视频输出16位
4:2:2
视频输出20位
4:2:2
像素端口引脚P[19:0]
19
18
17
16
15
14
13
12
11 10 9
8
7
6
5
YCrCb[7:0]
YCrCb[9:0]
Y[7:0]
CrCb[7:0]
Y[9:0]
1
CrCb[7:0]
1
1
1
1
1
1
1
D7
D6
D5
D4
D3
D2
D1
D0
B[7]↑ B[6]↑ B[5]↑ B[4]↑ B[3]↑ B[2]↑ B[1]↑ B[0]↑
R[3]↓ R[2]↓ R[1]↓ R[0]↓ G[7]↓ G[6]↓ G[5]↓ G[4]↓
D111 D101 D91 D81
G[3]↑ G[2]↑ G[1]↑ G[0]↑
R[7]↓ R[6]↓ R[5]↓ R[4]↓
CHA[7:0](例如,Y[7:0])
CHB/C[7:0](例如,Cr/Cb[7:0])
CHA[9:0](例如,Y[9:0])
CHB/C[9:0](例如,Cr/Cb[9:0])
↑表示数据在LLC的上升沿提供,↓表示数据在LLC的下降沿提供。
Rev. E | Page 17 of 20
4
3
2
1
0
ADV7181C
推荐外部环路滤波器元件
ELPF引脚的外部环路滤波器元件应尽可能靠近相应的引
脚。图8给出了元件建议值。
ELPF 30
1.69kΩ
10nF
PVDD = 1.8V
07513-004
82nF
图8. ELPF元件
Rev. E | Page 18 of 20
ADV7181C
典型连接图
07513-005
图9. 典型连接
欲获得最新软件配置文件,请访问中文技术论坛视频社区的ADV7181C设计支持文件网页。
Rev. E | Page 19 of 20
ADV7181C
外形尺寸
0.75
0.60
0.45
12.20
12.00 SQ
11.80
1.60
MAX
64
49
1
48
PIN 1
10.20
10.00 SQ
9.80
TOP VIEW
(PINS DOWN)
0.15
0.05
SEATING
PLANE
0.20
0.09
7°
3.5°
0°
0.08
COPLANARITY
16
33
32
17
VIEW A
VIEW A
ROTATED 90° CCW
0.50
BSC
LEAD PITCH
COMPLIANT TO JEDEC STANDARDS MS-026-BCD
0.27
0.22
0.17
051706-A
1.45
1.40
1.35
图10. 64引脚薄型四方扁平封装[LQFP]
(ST-64-2)
尺寸单位:mm
订购指南
型号1, 2
ADV7181CBSTZ
ADV7181CBSTZ-REEL
ADV7181CWBSTZ
ADV7181CWBSTZ-REEL
EVAL-ADV7181CLQEBZ
1
2
温度范围
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
封装描述
64引脚 LQFP
64引脚 LQFP
64引脚 LQFP
64引脚 LQFP
LQFP评估板
封装选项
ST-64-2
ST-64-2
ST-64-2
ST-64-2
Z = 符合RoHS标准的器件。
W = 通过汽车应用认证。
汽车应用级产品
ADV7181CW生产工艺受到严格控制,以提供满足汽车应用的质量和可靠性要求。请注意,车用型号的技术规格可能不同
于商用型号;因此,设计人员应仔细阅读本数据手册的技术规格部分。只有显示为汽车应用级的产品才能用于汽车应用。
欲了解特定产品的订购信息并获得这些型号的汽车可靠性报告,请联系当地ADI客户代表。
I2C指最初由Philips Semiconductors(现为NXP Semiconductors)开发的一种通信协议。
©2008–2012 Analog Devices, Inc. All rights reserved. Trademarks and
registered trademarks are the property of their respective owners.
D07513sc-0-8/12(E)
Rev. E | Page 20 of 20
很抱歉,暂时无法提供与“EVAL-ADV7181CLQEBZ”相匹配的价格&库存,您可以联系我们找货
免费人工找货